• 제목/요약/키워드: Switching Block

검색결과 132건 처리시간 0.027초

Research on The SWIPT System Throughput Based on Interference Signal Energy Collecting

  • Jianxiong Li;Hailong Jiang
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제17권8호
    • /
    • pp.2170-2187
    • /
    • 2023
  • The general interference is the imperative trouble for simultaneous wireless information and power transfer (SWIPT) system. Although interference has bad influences on the performance of the system, it carries energy simultaneously. In this paper, the energy-constrained relay of the SWIPT system needs to spend much time on energy collecting (EC) in the information transmission (IT) period. Therefore, we propose the scheme of interference signal energy collecting (ISEC) when the interference is strong, and the SWIPT system does not carry out IT. The relay of the system continues to collect energy and stores it until the interference has minimal impact on IT. Then the system performs IT. We divide the collected interference energy equally into several parts, and each IT block receives one part. The proposed scheme is appealing because it can reduce the time of EC in IT period to make the relay spends more time forwarding the received signal in order to improve the performance of the system throughput. Furthermore, we propose a time-switching (TS) protocol based on EC at the relay. And it allows the relay forwarding signal at an appropriate power. Under the protocol, the time of EC can be flexible according to the forwarding power that we give so that the collected energy can be used more efficiently. We give the expressions of the system throughput according to the proposed scheme and protocol. Moreover, the influence of the interference power on the system throughput is also studied.

선로전환부 청결을 위한 자동 분사형 윤활시스템 개발에 관한 연구 (A Study on the Development and Application of an Automatic Injection Type Lubrication System for the Cleaning of the Line Switching Part)

  • 이인철;이유신
    • 한국산업융합학회 논문집
    • /
    • 제26권3호
    • /
    • pp.455-462
    • /
    • 2023
  • In this study, an automatic spraying lubrication system was developed to maintain the cleanliness of the switchgear when detecting the movement of the track through the switchgear. To develop this system, an air tank, valve block, and spray nozzle were designed, and the safety was secured through the pressure test of the prototype after designing the air tank. Furthermore, the environmental aspect was considered by minimizing the use of lubricant by enabling the mixing of air and lubricant through the production of a valve using the Venturi principle. The performance evaluation was conducted by implementing (producing) the injection system, and the product developed in this study was deemed installable in actual switchgear. It is expected that the proposed system will enable the maintenance of the cleanliness of the track during switching and reduce faults and malfunctions caused by switchgear defects.

휴대기기용 DC-DC 부스트 컨버터 집적회로설계 (Design of a DC-DC Converter for Portable Device)

  • 이자경;송한정
    • 한국산업정보학회논문지
    • /
    • 제22권2호
    • /
    • pp.71-78
    • /
    • 2017
  • 본 논문에서는 휴대기기용 DC-DC 부스트 컨버터를 설계하였다. 제안하는 DC-DC 부스트 컨버터는 1MHz의 스위칭 주파수로 구동되며, 인덕터, 출력 커패시터, MOS 트랜지스터 등으로 이루어지는 파워단 부분과 보호회로단, 컨트롤블럭단으로 구성하였다. CMOS magnachip $0.18{\mu}m$ 공정을 이용하여 SPICE 모의실험을 통하여 동작을 확인하였고, 칩을 제작하여 모의실험결과와 비교 분석하였다. 설계된 컨버터는 3.3 V 입력 전압 조건에서 출력전압 4.8 V 가 나타났고, 출력전류 95 mA 로 기존의 25~50 mA보다 큰 출력을 얻었다.

초전도 논리연산자의 개발 (Development of Superconductive Arithmetic and Logic Devices)

  • 강준희
    • Progress in Superconductivity
    • /
    • 제6권1호
    • /
    • pp.7-12
    • /
    • 2004
  • Due to the very fast switching speed of Josephson junctions, superconductive digital circuit has been a very good candidate fur future electronic devices. High-speed and Low-power microprocessor can be developed with Josephson junctions. As a part of an effort to develop superconductive microprocessor, we have designed an RSFQ 4-bit ALU (Arithmetic Logic Unit) in a pipelined structure. To make the circuit work faster, we used a forward clocking scheme. This required a careful design of timing between clock and data pulses in ALU. The RSFQ 1-bit block of ALU used in this work consisted of three DC current driven SFQ switches and a half-adder. We successfully tested the half adder cell at clock frequency up to 20 GHz. The switches were commutating output ports of the half adder to produce AND, OR, XOR, or ADD functions. For a high-speed test, we attached switches at the input ports to control the high-speed input data by low-frequency pattern generators. The output in this measurement was an eye-diagram. Using this setup, 1-bit block of ALU was successfully tested up to 40 GHz. An RSFQ 4-bit ALU was fabricated and tested. The circuit worked at 5 GHz. The circuit size of the 4-bit ALU was 3 mm ${\times}$ 1.5 mm, fitting in a 5 mm ${\times}$ 5 mm chip.

  • PDF

계통전압.무효전력 제어에 관한 연구 (A study for the system voltage and reactive power control)

  • 송길영
    • 전기의세계
    • /
    • 제14권3호
    • /
    • pp.10-17
    • /
    • 1965
  • This paper presents a method of the voltage-reactive power control in the long and short range operations and introduces a conception, "optimum control pattern." The optimum control pattern, aiming at the over-all system control, is defined as the optimum voltage distribution which minimizes the system operating cost under the conditions that the specified power be supplied and the system voltage be kept within the specified bounds. The following procedure was adopted to obtain this optimum pattern. In the first place, a power system was divided into three blocks, namely, load, substation and generator. Lagrange's, multiplier method is applied to each block in turn, paying attention only at the operating voltage distribution. Phase angles at each bus are then modified so that the continuity of active power is maintained. This procedure may be called "block relaxation method with Lagrange's multipliers." In a long range operation, this control pattern determines the optimum installation capacity of reactive power sources. In a short range operation, it also gives the reference state of real time control and the optimum switching capacity of reactive power souces. The real time control problem is also studied from the standpoint of cooperation of control devices such as generators, shunt capacitors, shunt reactors and ratio load controllers. A proposal for the real time control will contribute to the automation of power system operation in the near future. in the near future.

  • PDF

지상파 DMB 모뎀용 R2SDF/R2SDC 하이브리드 구조의 FFT/IFFT 코어 설계 (A Design of FFT/IFFT Core with R2SDF/R2SDC Hybrid Structure For Terrestrial DMB Modem)

  • 이진우;신경욱
    • 대한전자공학회논문지SD
    • /
    • 제42권11호
    • /
    • pp.33-40
    • /
    • 2005
  • 본 논문에서는 지상파 DMB 단말기 모뎀의 핵심 기능블록으로 사용되는 FFT/IFFT 코어(FFT256/2k)를 설계하였다. 설계된 코어는 Eureka-147 전송 규격에 명시된 4가지 전송모드를 지원할 수 있도록 256/512/1204/2048점 FFT/IFFT를 선택적으로 수행하도록 설계되었다. R2SDF와 R2SDC 구조를 혼합하여 적용함으로써 메모리 용량을 최소화 하였으며, R2SDC 단일 구조로 구현한 경우에 비해 메모리 크기를 약 $62\%$ 감소시켰다. 또한 TS_CBFP(Two Step Convergent Block Floating Point)를 사용하여 SQNR를 향상시켰으며, 50MHz(a)2.5-V로 동작하는 경우 2048점 FFT/IFFT 연산에 $41-\;{\mu}s$가 소요되었다 Verilog-HDL로 설계된 코어는 $0.25-\;{\mu}m$ CMOS Cell 라이브러리로 합성한 결과 약 68,400개의 게이트와 58,130 비트의 메모리로 구현되었으며, switching activity를 산출하여 전력소모를 측정한 결과 2048점 FFT의 경우 113-mW의 전력을 소모하는 것으로 추정되었다. 설계된 코어를 FPGA에 구현하여 동작시킨 결과 정상 동작을 검증하였으며, 전체 평균 50-dB 이상의 SQNR 성능을 보였다.

고속전철 보조전원장치용 PWM 컨버터의 병렬운전에 관한 연구 (A Study on Parallel Operation of PWM Converter for Auxiliary Power Supply of High Speed Train)

  • 김연충;오근우;원충연;최종묵;기상우
    • 전자공학회논문지SC
    • /
    • 제37권6호
    • /
    • pp.64-72
    • /
    • 2000
  • 본 논문은 고속전철 보조전원장치에 사용되는 2대의 PWM 컨버터 병렬운전에 관하여 다루고 있다. 고역률을 이루고 변압기 1차측 전류 고조파 성분을 줄이기 위하여 3레벨 PWM 스위칭 방법에 의해 제어되는 AC/DC PWM 컨버터의 병렬운전을 제안하였다. 본 논문에서는 변압기의 결합효과를 제거하기 위한 제어기법과 컨버터 2대 사이의 위상전이기법 및 전원과 제어기를 동기화하기 위한 영점 검출방식을 나타내었다. TMS320C31 마이크로 프로세서와 10[kVA] PWM 컨버터로 구성된 축소시스템에 의한 실험 결과들은 제안된 알고리즘의 타당성을 보여주고 있다.

  • PDF

IC 보호회로를 갖는 저면적 Dual mode DC-DC Buck Converter (Low-area Dual mode DC-DC Buck Converter with IC Protection Circuit)

  • 이주영
    • 전기전자학회논문지
    • /
    • 제18권4호
    • /
    • pp.586-592
    • /
    • 2014
  • 본 논문에서는 DT-CMOS(Dynamic Threshold voltage Complementary MOSFET) 스위칭 소자를 사용한 DC-DC Buck 컨버터를 제안하였다. 높은 효율을 얻기 위하여 PWM 제어방식을 사용하였으며, 낮은 온 저항을 갖는 DT-CMOS 스위치 소자를 설계하여 도통 손실을 감소시켰다. 제안한 Buck 컨버터는 밴드갭 기준 전압 회로, 삼각파 발생기, 오차 증폭기, 비교기, 보상 회로, PWM 제어 블록으로 구성되어 있다. 삼각파 발생기는 전원전압(3.3V)부터 접지까지 출력 진폭의 범위를 갖는 1.2MHz의 주파수를 생성하며, 비교기는 2단 증폭기로 설계되었다. 그리고 오차 증폭기는 70dB의 이득과 $64^{\circ}$의 위상여유를 갖도록 설계하였다. 또한 제안한 Buck 컨버터는 current-mode PWM 제어회로와 낮은 온 저항을 갖는 스위치를 사용하여 100mA의 출력 전류에서 최대 95%의 효율을 구현하였으며, 1mA 이하의 대기모드에도 높은 효율을 구현하기 위하여 LDO 레귤레이터를 설계하였으며, 또한 2개의 IC 보호 회로를 내장하여 신뢰성을 확보하였다.

재구성 스위칭 매트릭스와 에러 보정회로를 포함한 4×4 다중 포트 증폭 시스템 (A 4×4 Multiport Amplifier System with Reconfigurable Switching Matrices and Error Calibration)

  • 이한림;박동훈;이원석;강승태;이문규;유종원
    • 한국전자파학회논문지
    • /
    • 제25권6호
    • /
    • pp.637-645
    • /
    • 2014
  • 본 논문에서는 재구성 가능한 스위칭 매트릭스와 위상 및 진폭 에러 보정회로를 포함하는 새로운 구조의 $4{\times}4$ 다중 포트 증폭(MPA) 시스템을 제안한다. 제안하는 재구성 스위칭 매트릭스는 MPA 시스템의 입출력 하이브리드 매트릭스 회로로 사용되며, 스위칭 매트릭스의 스위치 모드 조절을 통해 신호의 증폭에 사용될 증폭기의 개수 및 신호의 출력 방향, 출력 크기를 유동적으로 조절할 수 있다. 또한, 제안하는 MPA 시스템은 증폭기간의 위상 및 이득 오차를 최소화하기 위한 보정 회로를 포함하여, 각각의 신호 경로에 이상적인 위상 및 진폭 밸런스를 만들 수 있기에 MPA 최종 출력단의 포트간 격리도를 향상시키게 된다.

블록체인 기반 공급망관리 정보시스템으로의 전환의도에 영향을 미치는 요인 (The Effect on the Switching Intention to the Blockchain-based Supply Chain Management Information System)

  • 오경상;이동명
    • 산업융합연구
    • /
    • 제20권12호
    • /
    • pp.11-25
    • /
    • 2022
  • 본 연구에서는 블록체인이 적용된 공급망관리 정보시스템으로 전환의도에 영향을 미치는 요인을 검증하고자한다. 이를 위해 선행연구의 고찰을 통해 변수 선정 및 연구모형을 구성하고, TOE 프레임워크와 PPM 모델을 활용해 실증분석을 시행하였다. Push 요인, Pull 요인이 블록체인 시스템 전환의도에 미치는 영향 및 Mooring 요인인 전환비용을 통한 조절효과를 검증하였다. 국내에 소재한 중소기업을 대상으로 설문을 하여 320개 응답 자료를 표본으로 구조방정식 모형을 사용해 가설을 검증하였다. 연구 결과 Push 요인인 사회적 영향과 Pull 요인인 경영진의 혁신의지가 전환의도에 유의미한 영향을 미쳤다. 그리고 전환비용 인식 수준이 높고 낮은 집단 간 조절효과를 확인하였다. 본 연구는 블록체인 기반 공급망관리 정보시스템의 구현을 통한 기업의 경쟁력을 제고시킬 수 있는 SCBM(supply chain & blockchain management)의 개념 및 연구 방향을 제시하였다는 점에 의의가 있다.