• 제목/요약/키워드: Spurious free dynamic range(SFDR)

검색결과 33건 처리시간 0.033초

불요신호 특성이 우수한 다기능레이더 신호처리기 개발 (The Development of the Multi-function Radar Signal Processor Having the High Spurious Free Dynamic Range)

  • 이희영
    • 한국군사과학기술학회지
    • /
    • 제13권1호
    • /
    • pp.140-146
    • /
    • 2010
  • The multi-function radar can detect and track the low RCS targets. For this purpose the multi-function radar uses the pulse train waveform. because this waveform has high dynamic range and good SNR(Signal to Noise Ratio). But the spurious signals can also be detected by processing the pulse train waveform. Thus the multi-function radar signal processor must have the high SFDR(Spurious Free Dynamic Range). This paper describes the development of the multi-function radar signal processor having the high SFDR.

고속 ADC 회로를 위한 100 MS/s의 샘플링의 SHA 설계 (Development of a SHA with 100 MS/s for High-Speed ADC Circuits)

  • 채용웅
    • 한국전자통신학회논문지
    • /
    • 제7권2호
    • /
    • pp.295-301
    • /
    • 2012
  • 본 논문에서는 고속 ADC의 앞단에서 사용하기 위한 1 $V_{pp}$의 입력 신호 범위에서 12 Bit의 해상도를 갖고 100 MS/s의 샘플링 속도에서 동작하는 SHA를 설계하였다. 제안된 시스템은 입력 주파수가 5 MHz, 샘플링 주파수 100 MHz 일 때 SFDR(Spurious Free Dynamic Range)가 약 66.3 dB로 해상도가 떨어졌으나 feedthrough를 제거한 회로는 SFDR이 약 73 dB로 12 bit 해상도를 갖는다.

ADC 특성에 따른 능동 위상 배열 레이더 수신기의 이득 설정 방법 (Receiver Gain of Active Phased Array Radar-Dependence on ADC Characteristic)

  • 김태환;최병관;이희영;조춘식
    • 한국전자파학회논문지
    • /
    • 제20권1호
    • /
    • pp.52-59
    • /
    • 2009
  • 현대의 레이더는 큰 클러터 환경에서 동작하기 위해 넓은 동적 영역을 요구한다. ADC(Analog-to-Digital Converter)가 발생시키는 스퓨리어스(spurious) 신호는 넓은 동적 영역을 구현하는데 걸림돌이 되고 있다. 본 논문에서는 ADC의 비선형 특성에 따른 능동 위상 배열 레이더 수신기의 이득을 분석하였다. ADC SFDR(Spurious Free Dynamic Range)은 시스템이 요구하는 동적 영역을 한정하고, 제한된 영역내에서 ADC SNR(Signal-to-Noise Ratio) 손실을 고려하여 ADC 동적 영역을 설정하였다. 그리고 계산된 능동 위상 배열 레이더의 안테나단 출력 잡음 전압과 ADC 입력 잡음 전압을 비교하여 수신기의 이득을 구하였다. 끝으로 응용 예제를 통한 전체적인 내용을 살펴보았다.

0.18 ㎛ CMOS 공정을 이용한 저 전력 1 Ms/s 12-bit 2 단계 저항 열 방식 DAC (A Low-Power 1 Ms/s 12-bit Two Step Resistor String Type DAC in 0.18 ㎛ CMOS Process)

  • 유명섭;박형구;김홍진;이동수;이성호;이강윤
    • 전자공학회논문지
    • /
    • 제50권5호
    • /
    • pp.67-74
    • /
    • 2013
  • 본 논문은 무선 센서분야를 위한 1MS/s rate의 저 전력 12-bit 2단계 저항 열 DAC를 제시하고 있다. 2단계 저항 열 구조를 채택함으로써 복잡함을 줄이고, 소비 전력을 최소화 하고 변환속도를 증가 시킬 수 있었다. 이 칩은 $0.18{\mu}m$ CMOS 공정에서 제작 되었으며, Die 면적은 $0.76{\mu}m{\times}0.56{\mu}m$ 이다. 1.8V의 공급 전압으로부터 측정된 전력 소비는 1.8 mW 이다. 샘플링 주파수가 1MHz 이하에서 측정된 동적 동작범위(Spurious-Free Dynamic Range: SFDR)은 70dB 이다.

A 67.5 dB SFDR Full-CMOS VDSL2 CPE Transmitter and Receiver with Multi-Band Low-Pass Filter

  • Park, Joon-Sung;Park, Hyung-Gu;Pu, Young-Gun;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제10권4호
    • /
    • pp.282-291
    • /
    • 2010
  • This paper presents a full-CMOS transmitter and receiver for VDSL2 systems. The transmitter part consists of the low-pass filter, programmable gain amplifier (PGA) and 14-bit DAC. The receiver part consists of the low-pass filter, variable gain amplifier (VGA), and 13-bit ADC. The low pass filter and PGA are designed to support the variable data rate. The RC bank sharing architecture for the low pass filter has reduced the chip size significantly. And, the 80 Msps, high resolution DAC and ADC are integrated to guarantee the SNR. Also, the transmitter and receiver are designed to have a wide dynamic range and gain control range because the signal from the VDSL2 line is variable depending on the distance. The chip is implemented in 0.25 ${\mu}m$ CMOS technology and the die area is 5 mm $\times$ 5 mm. The spurious free dynamic range (SFDR) and SNR of the transmitter and receiver are 67.5 dB and 41 dB, respectively. The power consumption of the transmitter and receiver are 160 mW and 250 mW from the supply voltage of 2.5 V, respectively.

반도체 광증폭기를 이용한 전계흡수 광변조기 비선형성 보상 (Nonlinearity Compensation of Electroabsorption Modulator by using Semiconductor Optical Amplifier)

  • 이창현;손성일;한상국
    • 대한전자공학회논문지SD
    • /
    • 제37권5호
    • /
    • pp.23-30
    • /
    • 2000
  • 지수함수형태의 전달함수를 갖는 전계흡수 광변조기(electroabsorption modulator: EAM)의 비선형성 보상을 위해 로그함수형태의 전달함수를 갖는 반도체 광증폭기(semiconductor optical amplifier : SOA)를 이용한다. 우선 SOA의 전달함수는 EAM의 전달함수와 역함수 관계를 갖기 때문에 EAM의 상호변조왜곡 (intermodulation distortion: IMD)을 보상한다. 더불어 SOA가 제공하는 이득에 의해 변조신호는 증폭되어진다. 이 두 가지에 의해 EAM의 SFDR(spurious free dynamic range)은 증가한다. 이때 SOA는 EAM 뒷단에 직렬로 연결되어 이득포화영역에서 동작되어진다. EAM의 IMD 보상을 향상시키기 위해서는 SOA의 이득을 증가시켜 이득포화영역 기울기를 증가시켜야 한다. 하지만 SOA의 이득 증가에 따라 ASE 잡음도 증가하여 시스템의 잡음레벨을 높여 EAM의 SFDR은 감소한다. 즉 SOA의 이득포화영역 기울기와 ASE 잡음은 이득에 대해 trade-off를 가지게 되고 모의실험 결과 이득이 약 8㏈일 때 최적화 된다. 이 지점에서 EAM의 SFDR 향상은 약 9㏈였다. SOA를 사용한 EAM 선형성 향상 방법은 구성이 간편하고 3개의 소자를 집적할 경우 낮은 삽입손실, 낮은 편광의존성, 낮은 처핑 등 효율적인 아날로그 광변조기로 이용될 수 있다.

  • PDF

능동 위상 배열 레이더의 디지털 수신기 제작 및 측정 (Design and Measurement of Active Phased Array Radar Digital Receiver)

  • 김태환;이성주;이동휘;홍윤석;조춘식
    • 한국전자파학회논문지
    • /
    • 제22권3호
    • /
    • pp.371-379
    • /
    • 2011
  • 최근의 다기능 레이더는 능동 위상 배열 안테나 구조를 이용하고 있다. 열약한 클러터 환경에서 표적을 탐지하기 위해서는 레이더 수신기의 동적 영역이 커야 한다. 능동 위상 배열 안테나 구조를 이용한 구조의 레이더는 SNR(Signal-to-Noise Ratio)를 향상시키지만, SFDR(Spurious Free Dynamic Range)은 개선되지 않는다. 본 논문에서는 높은 SFDR을 갖는 X-밴드 능동 위상 배열 레이더의 다채널 디지털 수신기를 설계하고 제작하였다. 32개의 T/R(Transmit/Receive) 모듈이 한 채널의 디지털 수신기와 연결되어 있다. 디지털 수신기내에 RF부, ADC부, 로컬 분배부 및 디지털 하향변환부가 존재하고, 한 개의 조립체 내에 2채널의 디지털 수신기가 포함되어 있다. 상용 FIFO 보드를 이용하여, 디지털 출력 신호에 대해, 디지털 수신기 주요 특성을 측정하였다. 제작된 디지털 수신기의 이득은 33 dB이고, SFDR은 81 dBc 이상이다.

MMWP 아날로그 광송수신기의 설계

  • 최영완
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.301-304
    • /
    • 1999
  • 밀리미터파 대역의 아날로그 광전송을 위한 진행파형 (travel ing wave, TW) 전계흡수 광변조기 (electroabsorption modulator, EAM)와 광수신기의 설계에 대해 발표하고자 한다. TW EAM 및 TW 광수신기의 일반적인 형태인 ridge-type의 co-planar waveguide (CPW)구조에서의 마이크로파의 전송특성을 3차원 FDTD로 분석하여 광파와 전파의 속도 정합 등을 이루는 최적화 구조를 설계하였다. TW EAM의 경우 광세기 변조의 비선형 응답특성에 있어서 마이크로파 손실과 소자길이가 RF 신호의 혼변조 왜곡 (intermodulation distortion)과 SFDR (spurious free dynamic range)성능에 미치는 영향도 이론적으로 조사하였다. TW PIN 광수신기의 경우 광파와 마이크로파의 속도정합의 영향과 이전에는 고려되지 않았던 photo-generated 전송자의 진성 영역에서의 transit time이 광수신기의 밴드 폭에 미치는 영향을 분석하여 최적화 설계하였다.

  • PDF

SFDR 70dBc의 성능을 제공하는 10비트 100MS/s 파이프라인 ADC 설계 (A 10-bit 100Msample/s Pipeline ADC with 70dBc SFDR)

  • 여선미;문영주;박경태;노형환;박준석;오하령;성영락;정명섭
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 제39회 하계학술대회
    • /
    • pp.1444-1445
    • /
    • 2008
  • 최근 Wireless Local Area Network(WLAN), Wide-band Code Division Multiple Access(WCDMA), CDMA2000, Bluetooth 등 다양한 모바일 통신 시스템에 대한 수요가 증가하고 있다. 이와 같은 모바일 통신 시스템에는 70dB이상의 SFDR(Spurious Free Dynamic Range)을 가진 ADC(Analog-to-Digital Converter)가 사용된다. 본 논문에서는 모바일 통신 시스템을 위한 SFDR 70dBc의 성능을 제공하는 10비트, 100Msps 파이프라인 ADC를 제안한다. 제안한 ADC는 요구되는 해상도 및 속도 사양을 만족시키기 위해 3단 파이프라인 구조를 채택하였으며, 입력단 SHA(Sample and Hold)회로에는 Nyquist 입력에서도 10비트 이상의 정확도로 신호를 샘플링하기 위해 부트스트래핑 기법 기반의 샘플링 스위치를 적용하였다. residue amplifier 회로에는 전력을 줄이기 위해 8배 residue amplifier 대신 3개의 2배 ressidue amplifier를 사용하였다. ADC의 높은 사양을 만족시키기 위해서는 높은 이득을 가지는 op-amp가 필수적이다. 제안한 ADC 는 0.18um CMOS 공정으로 설계되었으며, 100Msps의 동작 속도에서 70dBc 수준의 SFDR과 60dB 수준의 SNDR(Signal to Noise and Distortion Ratio)을 보여준다.

  • PDF

광대역 피코셀 응용을 위한 다중양자우물 광전흡수 변조기 (A Multiple Quantum Well Electro-absorption Modulator for Broadband Picocell Applications)

  • 송주빈
    • 한국항행학회논문지
    • /
    • 제8권2호
    • /
    • pp.91-97
    • /
    • 2004
  • 본 논문은 수직 구조와 고성능 특성을 가진 InGaAsP 다중양자우물(MQW; Multiple Quantum Well) 비대칭 페브리페롯 변조기(AFPM; Asymmetric Fabry-Perot Modulators)에 관한 연구결과로써 광대역 동작특성과 저가격이 요구되는 피코셀과 같은 차세대 광대역 무선통신 시스템에 응용 가능성을 제안하고자 한다. 이 AFPM은 <-2V 동작전압과 광섬유와 간단히 결합되어 결합손실이 3dB 내외인 장점과 -3dB 주파수응답 특성이 10GHz인 특성을 보이므로 광대역 및 다중 무선서비스가 요구되는 시스템에 적용 가능할 것으로 기대된다. 이를 위한 간단한 링크실험 결과 92dB/Hz의 SFDR(Spurious Free Dynamic Range)과 약 40dB의 IMD(Inter-Modulation Distortion)의 결과를 보였다.

  • PDF