• 제목/요약/키워드: Simulation Signal Generator

검색결과 153건 처리시간 0.02초

다중 소노부이 체계의 신호합성기 및 성능검증용 시뮬레이터 개발 (Development of Synthetic Signal Generator and Simulator for Performance Evaluation in Multiple Sonobuoy System)

  • 이수형;박상배;한상규;권범수
    • 한국시뮬레이션학회논문지
    • /
    • 제30권2호
    • /
    • pp.11-22
    • /
    • 2021
  • 소노부이(sonobuoy)는 넓은 지역을 빠르게 탐색할 수 있다는 장점으로 인해 P-3 초계기를 이용한 전투체계에서 매우 중요한 음향센서로 사용되고 있다. 소노부이 시스템을 개발하고, 이를 실제 전투체계에 성공적으로 적용하기 위해서는 다양한 해상시험을 통해 소노부이 시스템의 성능을 검증하여야 한다. 그러나 실제 해상 시험은 많은 시간과 노력이 동반되기 때문에 다양한 해상시험 데이터를 확보하기는 쉽지 않다. 따라서 본 논문에서는 실제 해상시험을 수행하지 않고서도 소노부이 시스템의 성능을 검증할 수 있는 모의 신호합성기를 개발하였고, 소노부이 시스템의 효과도를 분석할 수 있는 시뮬레이터를 개발하였다. 실제 수중 소음원의 특성을 고려하여 표적신호를 합성하였으며, 음파전달특성 등 실제 해양환경과 유사한 조건을 고려하여 소노부이용 신호합성기를 개발하였다. 시뮬레이터 개발에서는 HMI(Human Machine Interface) 기법을 사용하여 운용자 편이성을 높였으며, 다양한 조건에서 소노부이 시스템의 성능을 검증할 수 있도록 설계하였다. 개발한 신호합성기 및 시뮬레이터는 P-3 초계기를 이용한 전투체계에서 최적의 소노부이 배치 등 작전 효과도를 분석하는데 유용한 도구로 사용 될 수 있을 것이다.

전력선 암호화 통신을 위한 마이크로콘트롤러 기반 카오스 신호 발생기: 1부 - 시스템 뷰 (Microcontroller-based Chaotic Signal Generator for Securing Power Line Communication: Part I-A System View)

  • 알라딘;차민드라;지성현;응우웬 반하;권유진;송한정
    • KEPCO Journal on Electric Power and Energy
    • /
    • 제2권4호
    • /
    • pp.563-567
    • /
    • 2016
  • In this paper, the chaos-based secure scheme for power line communication is proposed for the first time. A digitalized chaotic generator based Lorenz system is utilized for generating nonlinear dynamic chaotic signal for masking the information signal instead of reported analog chaotic generators. A simple method of encryption and decryption is also given. In order to confirm the feasibility of the proposed scheme, the system is simulated using a simplified encryption/decryption method in Proteus. The gained results from simulation demonstrated that by using the chaos-based security method, the data can be encrypted and easily transmitted through the power line network efficiently.

FPGA를 이용한 압전소자 작동기용 단일칩 제어기 설계 (Single-Chip Controller Design for Piezoelectric Actuators using FPGA)

  • 윤민호;박정근;강태삼
    • 제어로봇시스템학회논문지
    • /
    • 제22권7호
    • /
    • pp.513-518
    • /
    • 2016
  • The piezoelectric actuating device is known for its large power density and simple structure. It can generate a larger force than a conventional actuator and has also wide bandwidth with fast response in a compact size. To control the piezoelectric actuator, we need an analog signal conditioning circuit as well as digital microcontrollers. Conventional microcontrollers are not equipped with an analog part and need digital-to-analog converters, which makes the system bulky compared with the small size of piezoelectric devices. To overcome these weaknesses, we are developing a single-chip controller that can handle analog and digital signals simultaneously using mixed-signal FPGA technology. This gives more flexibility than traditional fixed-function microcontrollers, and the control speed can be increased greatly due to the parallel processing characteristics of the FPGA. In this paper, we developed a floating-point multiplier, PWM generator, 80-kHz power control loop, and 1-kHz position feedback control loop using a single mixed-signal FPGA. It takes only 50 ns for single floating-point multiplication. The PWM generator gives two outputs to control the charging and discharging of the high-voltage output capacitor. Through experimentation and simulation, it is demonstrated that the designed control loops work properly in a real environment.

Performance Analysis of the GPS Receiver under High Acceleration and Jerk Environments

  • Kwon, Byung-Moon;Moon, Ji-Hyeon;Choi, Hyung-Don
    • 한국항해항만학회:학술대회논문집
    • /
    • 한국항해항만학회 2006년도 International Symposium on GPS/GNSS Vol.2
    • /
    • pp.279-283
    • /
    • 2006
  • The GPS receiver developed by KARI for the satellite launch vehicle should operate under severe dynamic environments such as high acceleration and jerk. Several terrestrial tests including the outdoor centrifuge test are planed in order to verify performances of the GPS receiver before flight. This paper deals with preliminary test results of the GPS receiver using a GPS signal generator before the centrifuge test that is a performance test of the GPS receiver using live GPS satellite signals. Test methods of the GPS receiver for the satellite launch vehicle under high centripetal acceleration and jerk utilizing a GPS signal generator are described. The simulation results are also analyzed in this paper.

  • PDF

GNSS 신호생성기에서 DCO 누적오차 보상 알고리즘 (Compensation Algorithm of DCO Cumulative Error in the GNSS Signal Generator)

  • 김태희;신천식;김재훈
    • 한국위성정보통신학회논문지
    • /
    • 제9권2호
    • /
    • pp.119-125
    • /
    • 2014
  • 본 논문에서 우리는 GNSS 항법 신호 생성 시뮬레이터 개발 연구를 수행하고, DCO(Digitally Clock Oscillator) 누적오차로 인한 의사거리 오차를 보상하기 위한 알고리즘을 구현한 후 시뮬레이션을 통하여 성능을 분석하였다. 일반적으로 신호를 생성하기 위하여 위성과 수신기의 위치 정보를 이용하여 초기의사거리 및 도플러를 계산한다. GNSS 신호생성기는 초기 의사거리를 이용하여 신호를 생성할 시점의 비트정보 및 코드정보를 생성하고 시간에 따라 계산된 도플러 정보를 이용하여 코드 및 반송파 출력주파수를 결정한 후 신호를 생성하게 된다. 이때 코드 및 반송파 출력주파수는 DCO를 이용하게 된다. DCO를 누적하여 샘플마다 코드 정보 및 비트정보를 추출하는데 DCO의 누적오차로 인하여 의사거리의 오차가 발생하게 된다. 의사거리 오차가 발생하면 수신기의 항법해에 영향을 주게 된다. 따라서 본 논문에서는 이러한 DCO 누적오차 성분을 제거하기 위한 DCO 누적오차 보상 알고리즘을 구현하고 실험을 통하여 의사거리 누적오차가 제거되며 항법해가 정밀해지는 것을 확인할 수 있었다.

자동변속기의 변속특성시뮬레이션을 위한 HILS시스템 개발 (A Development of Hardware-in-the-Loop Simulation System of Automatic Transmission for the Simulation of Shifting Characteristics)

  • 정규홍;이교일
    • 한국자동차공학회논문집
    • /
    • 제9권6호
    • /
    • pp.143-151
    • /
    • 2001
  • During the past several years, the major interests of car manufacturers in development of automatic transmission were in durability and shift quality. However, a large number of researches for improving shift quality that are based on dynamic characteristics of shifting mechanism have been rarely adopted in the developing process because it is quite difficult to predict the shifting performance from the dynamics simulation. One of the important reasons for the difference between simulation results and experiments arises from the automatic transmission hydraulic system that consists of many valves with high order model and shows a lot different dynamics to temperature variation. In this work, hardware-in-the-loop simulation system for automatic transmission was developed f3r improving the accuracy of simulated result by combining the real-time simulation model with the real hydraulic system. The real-time simulation for automatic transmission model excluding hydraulic system is executed with TI's TMS320C31 DSP and the interfacing board which includes 12bit A/D, PWM signal generator and driver, serial driver ,etc is designed for acquiring the simulation data and signal interface with hydraulic system. We verified the proper operation and correctness of shifting result by comparing the off-line simulation result with that of HILS and experimental result which was performed on transmission dynamometer driven by electric motor.

  • PDF

Downlink Signal Measurement Algorithm for WCDMA/HSPA/HSPA+

  • Kwon, Bit-Na;Lee, Eui-Hak;Hong, Dae-Ki;Kang, Sung-Jin;Kang, Min-Goo;Song, Hyoung-Kyu
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제9권8호
    • /
    • pp.3040-3053
    • /
    • 2015
  • Wideband code division multiple access (WCDMA), high speed packet access (HSPA) and HSPA+ are third generation partnership project (3GPP) standards. These systems are the major wireless communication standards. In order to test the performance of WCDMA/HSPA/HSPA+ signal in a base station, the measurement hardware is required to the evaluation of the transmitted signals. In this paper, the algorithm for the performance measurement of the WCDMA/HSPA/HSPA+ is proposed. Also, the performance of the measurement algorithm is used to evaluate the generated signal by the WCDMA/HSPA/HSPA+ signal generator. Generally, the algorithm of normal modems cannot be applied to the measurement system because the signal measurement equipment needs to guarantee the high accuracy. So, the WCDMA/HSPA/HSPA+ signal measurement algorithm for the accurate measurement is proposed. By the simulation, it is confirmed that the proposed measurement algorithm has good performance compared with the specification. Therefore, the proposed algorithm can be usefully applied to verify the performance of the measurement using the simulation.

블루투스 기저대역을 위한 상관기와 액세스 코드 생성 모듈의 설계 (Design of a Correlator and an Access-code Generator for Bluetooth Baseband)

  • 황선원;이상훈;신위재
    • 융합신호처리학회논문지
    • /
    • 제6권4호
    • /
    • pp.206-211
    • /
    • 2005
  • 본 논문에서는 블루투스 기저대역에 적용하기 위한 상관기와 액세스 코드 생성모듈의 설계에 대해 다룬다. 상관기와 액세스 코드 생성 모듈은 블루투스 유닛 사이의 연결설정과 패킷판별, 클록 동기화를 수행한다. 상관기 모듈은 1Mb/s 전송속도를 가지는 입력신호에 대해 슬라이딩 윈도우 상관을 취하여 유용한 패킷판별과 클록 동기화를 행하며, 그 구성은 Wallace tree 구조의 CSA(Carry Save Adder)와 임계 값 판별기로 구성된다. 액세스 코드 생성모듈은 블루투스 표준안에서 제시한 4단계의 생성과정에 따라 설계하였으며 BCH(Bose-Chadhuri-Hocquenghem)순회 부호기(cyclic code)와 제어장치로 구성된다. 의사 랜덤 시퀀스는 동기화 문제를 해결하기 위해 임의의 저장장치에 저장된 형태로 사용하였다. 본 논문에서 제시한 상관기와 액세스 코드 생성모듈은 하드웨어 묘사언어인 VHDL로 설계되었으며 시뮬레이션 및 테스트를 위해 Xilinx FPGA를 사용하여 검증하였다. 설계된 회로의 합성결과는 치대 4.689ns의 임계지연과 최대 7-bit까지의 상관허용 오차를 보여준다.

  • PDF

핵발전소의 증기발생기 비파괴 평가를 위한 초음파 스펙클 감소 기술 (Ultrasonic Speckle Surpression Technique for Nondestructive Evaluation of Steam Generator in Nuclear Power plants)

  • 이영석;조현섭
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2005년도 춘계학술발표논문집
    • /
    • pp.151-154
    • /
    • 2005
  • In this paper, we present a ultrasonic speckle suppression method for centrifugal-casted stainless steel sample by computer simulations of a flaw enhancement algorithm. Because of their practical importance in welds, the ultrasonic signal obtained from heat-affected zone or welds are investigated for computer simulation. The results for computer simulation present the more enhanced flaw-visibility and speckle suppression than the compared two techniques.

  • PDF

위상차 클럭 기반 NoC 용 동기회로 설계 (Mesochronous Clock Based Synchronizer Design for NoC)

  • 김강철
    • 한국전자통신학회논문지
    • /
    • 제10권10호
    • /
    • pp.1123-1130
    • /
    • 2015
  • NoC는 SoC의 IP 코어들 사이에서 통신하는 시스템으로 기존의 버스 시스템이나 크로스바 상호연결 시스템보다 월등히 향상된 성능을 제공한다. 그러나 NoC의 송신부와 수신부 사이에서 데이터 이동 시에 송신부와 수신부 사이에 발생하는 불안정 상태(metastability)는 극복하기 위하여 동기회로가 필요하다. 본 논문에서는 신호 영역 발생기, 선택 신호 발생기와 데이터 버퍼로 구성된 새로운 위상차 동기회로를 설계하였다. 불안정 상태가 없는 선택구간을 구하기 위하여 전송된 클럭을 지연하는 회로가 사용되며, 전송클럭과 지역 클럭을 비교하여 선택신호를 발생한다. 제안된 위상차 동기회로는 선택신호 값에 의하여 지역클럭의 상승 또는 하강 모서리 중의 하나를 선택하여 불안정 상태를 제거한다. 모의실험 결과는 제안된 위상차 동기회로가 전송된 클럭과 지역 클럭의 어떤 위상차에서도 잘 동작하는 것을 보여 주었다.