• 제목/요약/키워드: Selective application

검색결과 541건 처리시간 0.023초

고선택성 유수분리막 적용성 향상을 위한 유수분리장치 성능 개선 연구 (Development of Oil-water Separator for the Effective Application of Highly Selective Membranes)

  • 최광순;이동헌;엄성현
    • 공업화학
    • /
    • 제30권1호
    • /
    • pp.39-42
    • /
    • 2019
  • 본 연구에서는 PET 상용 소재를 기반으로 제작된 유수분리막을 오일 폐수 처리에 효과적으로 적용하기 위하여 유수분리장치 성능 향상 및 적절한 소재 선정에 대하여 검토하였다. PET 섬유 소재의 방수 능력과 선택성을 유지할 수 있는 최적 조건을 탐색하였으며, 밀도 $60g/m^2$ 이상의 PET 소재를 2겹 이상으로 사용하여야 분리 효율을 유지하면서 본 연구에서 설계한 단위 셀에 적합한 수준의 방수 능력을 보여주었다. 유수분리장치는 회전하는 타공 원통 구조로 설계되고, 외부에 유수분리막이 감싸는 구조로 장착되어 연속적인 흡착제거가 가능하며, 내부에 부유형 방해판을 설치하여 오일 성분을 강제적으로 유수분리막 방향으로 유도하여 제거 효율과 안정성을 극대화하였다.

영속 메모리를 이용한 스마트폰 버퍼 캐시의 선별적 플러시 정책 (Policy for Selective Flushing of Smartphone Buffer Cache using Persistent Memory)

  • 임수정;반효경
    • 한국인터넷방송통신학회논문지
    • /
    • 제22권1호
    • /
    • pp.71-76
    • /
    • 2022
  • 버퍼 캐시는 스토리지의 느린 속도를 완충하는 중요한 역할을 하지만, 데이터의 유실을 막기 위한 주기적인 플러시 연산으로 인해 스마트폰에서 그 효과가 크게 떨어진다. 본 논문에서는 소량의 영속 메모리에 선택적인 플러시 정책을 적용하여 스마트폰 버퍼 캐시의 플러시 오버헤드를 크게 줄일 수 있음을 보인다. 이는 스마트폰 앱의 I/O 분석 결과 대부분의 파일 쓰기가 소량의 핫 데이터에 집중돼 있는 반면 상당 부분의 파일 데이터는 1회성 쓰기에 국한한다는 점에 근거한다. 제안하는 기법은 플러시 상황 발생 시 자주 수정되는 데이터를 영속 메모리로 우회 플러시하고 그렇지 않은 데이터만을 스토리지로 플러시한다. 이를 통해 스토리지 쓰기량을 크게 줄이는 동시에 영속 메모리의 공간 효율성을 높인다. 인기 있는 스마트폰 앱의 I/O 트레이스를 이용한 재현 실험을 통해 제안하는 기법이 스토리지 쓰기량을 평균 25.8%, 최대 37.8%까지 줄임을 보인다.

A New Quinoline-Based Acylhydrazone for Highly Selective Fluorescence Recognition of Cu(II) and Sulfide in Aqueous Solution

  • Tang, Lijun;Zhou, Pei;Qi, Zhikai;Huang, Zhenlong;Zhao, Jia;Cai, Mingjun
    • Bulletin of the Korean Chemical Society
    • /
    • 제34권8호
    • /
    • pp.2256-2260
    • /
    • 2013
  • A new quinoline-based acylhydrazone (1) has been synthesized and applied as a fluorescent probe. Probe 1 exhibits high selectivity and sensitivity to $Cu^{2+}$ with fluorescence "ON-OFF" behavior in HEPES buffered (1‰ DMSO, HEPES 20 mM, pH = 7.4) solution. The on-site generated 1-$Cu^{2+}$ complex displays excellent selectivity to sulfide ions with fluorescence "OFF-ON" performance through copper displacement approach.

Fourier-Based PLL Applied for Selective Harmonic Estimation in Electric Power Systems

  • Santos, Claudio H.G.;Ferreira, Reginaldo V.;Silva, Sidelmo Magalhaes;Cardoso Filho, Braz J.
    • Journal of Power Electronics
    • /
    • 제13권5호
    • /
    • pp.884-895
    • /
    • 2013
  • In this paper, the Fourier-based PLL (Phase-locked Loop) is introduced with a new structure, capable of selective harmonic detection in single and three-phase systems. The application of the FB-PLL to harmonic detection is discussed and a new model applicable to three-phase systems is introduced. An analysis of the convergence of the FB-PLL based on a linear model is presented. Simulation and experimental results are included for performance analysis and to support the theoretical development. The decomposition of an input signal in its harmonic components using the Fourier theory is based on previous knowledge of the signal fundamental frequency, which cannot be easily implemented with input signals with varying frequencies or subjected to phase-angle jumps. In this scenario, the main contribution of this paper is the association of a phase-locked loop system, with a harmonic decomposition and reconstruction method, based on the well-established Fourier theory, to allow for the tracking of the fundamental component and desired harmonics from distorted input signals with a varying frequency, amplitude and phase-angle. The application of the proposed technique in three-phase systems is supported by results obtained under unbalanced and voltage sag conditions.

박형 결정질 실리콘 태양전지 제작을 위한 웨이퍼 두께에 따른 특성 연구 (Characteristics of doping process with various wafer thicknesses for thin crystalline silicon solar cell application)

  • 정경택;이희준;송희은;유권종;양오봉
    • 한국태양에너지학회:학술대회논문집
    • /
    • 한국태양에너지학회 2011년도 춘계학술발표대회 논문집
    • /
    • pp.101-104
    • /
    • 2011
  • Many studies in crystalline silicon solar cell fabrication have been focused on high efficiency and low cost. In this paper, we carried out the doping procedure by varying the silicon wafer thicknesses and sheet resistance. The silicon wafers with various thicknesses were obtained by shiny etching and texturing. The thicknesses of wafers were 100, 120, 150, and $180{\mu}m$. The emitter layer formed by $POCl_3$ doping process had sheet resistance with 40 and $80{\Omega}/sq$ for selective emitter application. This experiment indicated wafer thickness did not influence sheet resistance but lifetime was strongly effected.

  • PDF

FACTS 적용을 위한 직렬형 멀티레벨 전압형 인버터를 사용한 1MVar STATCON의 새로운 스위칭기법 (Novel Switching Strategy of 1MVar STATCON using Cascade Multilevel Voltage Source Inverter for FACTS Application)

  • 민완기;민준기;최재호
    • 대한전기학회논문지:전기기기및에너지변환시스템부문B
    • /
    • 제48권12호
    • /
    • pp.691-700
    • /
    • 1999
  • This paper proposes a novel switching strategy of 1Mvar STATCON using cascade multilevel H-bridge inverter(HBI) for FACTS application. To control the reactive power instantaneously, the d-q dynamic system model is described and analyzed. A single pulse pattern based on the SHEM(Selective Harmonic Elimination Method) technique is determined from the look-up table to reduce the line current harmonics and a rotating fundamental frequency switching scheme is presented to adjust the DC voltage of each inverter capacitor at the same value. So the voltage unbalance problem between separately DC bus voltage is improved by using the proposed switching scheme. As a result, the presented inverter configuration not only reduces the system complexity by eliminating the isolation at the AC input side transformer but also improves the dynamic response to the step change of reactive power.

  • PDF