• 제목/요약/키워드: Register transfer level

검색결과 56건 처리시간 0.019초

cdma2000 1x 이동국 모뎀을 위한 하드웨어-소프트웨어 동시 검증 방법 (A Hardware-Software Co-verification Methodology for cdma2000 1x Compliant Mobile Station Modem)

  • 한태희;한성철;한동구;김성룡;한금구;황석민;김경호
    • 대한전자공학회논문지SD
    • /
    • 제39권7호
    • /
    • pp.46-56
    • /
    • 2002
  • 본 논문에서는 3세대 이동 통신 표준안의 하나인 cdma2000 1x를 지원하는 이동국 모뎀칩 개발에 사용된 하드웨어-소프트웨어 동시 검증 방법과 환경에 대해 기술한다. 하드웨어의 프로토타이핑 없이 레지스터 전송단계의 가상 하드웨어 모델과 물리 계층의 소프트웨어 모델을 채널링크 시뮬레이터, 다기능 테스트벤치와 유기적으로 결합하여 효과적인 통합 검증 환경을 구축함으로써 300만 게이트급의 복잡한 시스템 집적회로 개발 기간과 배용을 대폭 단축하였다.

결정 궤환 구조를 갖는 차동 위상 검출기의 고속 데이터 처리를 위한 VLSI 설계 (A VLSI Design for High-speed Data Processing of Differential Phase Detectors with Decision Feedback)

  • 김창곤;정정화
    • 대한전자공학회논문지SD
    • /
    • 제39권5호
    • /
    • pp.74-86
    • /
    • 2002
  • 본 논문은 결정 궤환 구조를 갖는 차동 위상 검출기의 고속 데이터 처리를 위한 VLSI 구조를 제안한다. 기존 차동 위상 검출 방식의 낮은 BER 성능을 극복하기 위해 DF-DPD, DPD-RGPR, DFDPD-SA 등의 다중 심볼 검출 방식이 제시되었다. 이러한 검출 방식들은 참조 위상으로 사용되는 이전 심볼에서의 잡음 효과를 작게 하기 위하여 검출된 위상을 궤환시키는 구조를 갖고 있다. 하지만, 검출된 위상을 궤환시키는 작용은 데이터 처리 속도를 기존의 차동 위상 검출기보다 느리게 한다. 본 논문에서는 결정 궤환 구조를 갖는 차동 위상 검출기가 기존의 차동 위상 검출 방식처럼 고속으로 데이터를 처리할 수 있는 VLSI 구조를 제안하였다. 제안된 구조는 'M-1' 번째 과정에서 'M' 번째 과정을 미리 계산하는 선계산(pre-calculation) 방식과 'M-1'번째 과정에서 예견 위상들을 궤환시키는 선결정 궤환(pre-decision feedback) 방식을 갖는다. 본 논문에서 제안된 구조는 VHDL(Very-high-speed-IC Hardware Description Language)를 사용하여 RTL(Register Transfer Level)로 구현되었다. 시뮬레이션 결과, 제안된 구조는 고속으로 데이터를 처리함을 확인하였다.

Cycle-C를 이용한 제어흐름 중심의 FSM 설계 (FSM Designs with Control Flow Intensive Cycle-C Descriptions)

  • 윤창열;장경선
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제11권1호
    • /
    • pp.26-35
    • /
    • 2005
  • 일반적으로 디지털 시스템에서 시스템의 제어부 설계를 위해 FSM이 많이 사용된다. FSM은 제어흐름(Control Flow)으로부터 생성된 상태 다이어그램에 기반하여 구현된다. 설계자는 상태 다이어그램을 이용하여, HDL로 FSM을 설계하고 검증한다. FSM의 상태의 수가 증가할수록, FSM을 검증하거나 변경하는 작업은 매우 복잡해지고 오류가 많이 발생하며 많은 시간을 필요로 한다. 따라서 본 논문에서는 레지스터 전송 수준에서 제어흐름중심으로 하드웨어를 기술하는 언어인 Cycle-C를 제안한다. Cycle-C는 제어 흐름에 시간 정보를 더하여 FSM을 기술한다. Cycle-C로 표현된 FSM은 합성 가능한 VHDL 코드로 자동으로 변환된다. 실험에서는, 인터페이스 회로들에 대한 FSM을 비교 예제로 삼았다. Cycle-C를 이용한 설계와 설계자가 직접 RTL VHDL로 설계한 것은 비슷한 면적을 보였다. Cycle-C를 이용하면 설계자가 직접 기술한 RTL VHDL 행수의 약 10~50%만으로 동일한 동작에 대한 기술을 할 수 있었다.

ISDB-T 시스템을 위한 SNR 추정기 구현 (Implementation of SNR Estimator for ISDB-T Systems)

  • 김성일;손채봉
    • 방송공학회논문지
    • /
    • 제18권6호
    • /
    • pp.927-934
    • /
    • 2013
  • 본 논문에서는 ISDB-T (Integrated Services Digital Broadcasting-Terrestrial) 시스템을 기반으로 한 동기 방식의 OFDM 시스템에서 방송 시스템에서 중요한 지표가 되는 SNR (Signal to Noise Ratio) 추정기를 구현하고자 한다. 다양한 SNR 추정 방법 중 복잡도가 적어 ASIC 설계에 적합한 MSE (Mean Square Error) 알고리즘을 사용하여 ISDB-T 시스템의 OFDM 세그먼트를 구성하고 있는 요소 중 방송 정보 데이터를 사용하여 SNR을 추정하는 방법과 분산 파일럿 신호를 사용하여 SNR을 추정하는 방법을 각각 RTL(Register Transfer Level)로 구현하였다. 두 방법을 이상적인 채널인 AWGN (Additive White Gaussian Noise) 채널뿐만 아니라 SFN(Single Frequency Network) 채널 및 주파수 선택적 페이딩 채널과 같이 왜곡된 채널에서 모의실험을 통해 성능을 비교하고 RTL 구현을 통해 복잡도를 비교하여 분산 파일럿 신호를 사용하여 SNR을 추정하는 방법의 성능과 구현의 용이함을 보였다.

IoT 어플리케이션을 위한 분수분주형 디지털 위상고정루프 설계 (Design of Fractional-N Digital PLL for IoT Application)

  • 김신웅
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.800-804
    • /
    • 2019
  • 본 논문은 2.4 GHz 대역의 IoT용 주파수합성기를 위한 이중-루프 구성의 서브-샘플링 디지털 PLL을 소개한다. PLL은 초기에 주파수 분주기를 사용하는 coarse locking을 수행하며, 이 후 최종적으로는 주파수 분주기를 사용하지 않는 서브-샘플링 방식의 fine locking loop로 스위칭하게 된다. DTC를 사용하여 양자화 에러 제거를 수행하며 이를 통해 특정 타이밍 범위를 갖는 고해상도 TDC를 사용함으로써 낮은 인-밴드 위상잡음 특성을 가질 수 있다. 본 논문에서는 또한 coarse loop와 fine loop간의 위상 오프셋을 제거하기 위한 보정 회로를 제안하였다. Coarse locking이 진행되는 동안 fine loop의 위상 에러를 예측하고, 이를 다시 coarse loop에 보상함으로써 빠른 락킹 타임과 안정적인 동작을 확보하였다. 회로는 SystemVerilog 및 Verilog 언어로 모델링 및 Register-Transfer Level (RTL) 수준으로 설계 되었으며 시뮬레이션을 통해 충분히 그 동작이 검증되었다.

CIS의 전달특성과 SGL 함수를 이용한 적응적인 영상의 Colorimetry 분석 기법 (An Adaptive Colorimetry Analysis Method of Image using a CIS Transfer Characteristic and SGL Functions)

  • 이성학;이종협;송규익
    • 한국멀티미디어학회논문지
    • /
    • 제13권5호
    • /
    • pp.641-650
    • /
    • 2010
  • 컬러 이미지 센서는 광전 변환을 일으키는 촬상 소자와 내부의 영상처리 과정을 거쳐서 컬러 이미지를 출력한다. 일반적으로 출력 영상은 원 피사체의 XYZ 3 자극치와 카메라 RGB 출력 신호 사이의 변환 관계인 카메라 전달 특성에 의해 결정된다. 본 논문에서는 컬러 이미지 센서의 내부 조정 항목인 노출-증폭-레벨(shutter-gain-level, SGL)의 특성함수와 자동 화이트 밸런스 상태를 이용한 카메라 전달 행렬을 이용하여 영상의 colorimetry(측색) 상태를 분석하는 기법을 제안한다. 제안 방법으로부터 실제 영상물의 색도와 휘도 등을 예측할 수 있다. 연구에 사용된 컬러 이미지 센서의 AE(auto exposure) 상태와 실제 휘도의 관계를 정량화하여 SGL 함수를 유도하여 영상의 휘도를 예측 한다. 그리고 영상의 색도는 최소 제곱 다항식 모델링 (polynomial modeling)을 이용하여 기준 환경에서 얻은 카메라 전달 행렬과 AWB(auto white balance) 상태를 통해 예측한다. 실험을 통해서 컬러 이미지 센서를 이용한 제안된 영상의 색도와 휘도 예측 기법의 성능이 우수함을 볼 수 있고, 예측된 결과는 실제 영상물 계측과 시청 환경 측정을 이용한 디스플레이 화질 설정 시스템, 보안 등의 다양한 분야에서 응용이 가능하다.