• 제목/요약/키워드: Poly-Si TFT's

검색결과 116건 처리시간 0.026초

Annealed effect on the Optical and Electrical characteristic of a-IGZO thin films transistor.

  • 김종우;최원국;주병권;이전국
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2010년도 춘계학술발표대회
    • /
    • pp.53.2-53.2
    • /
    • 2010
  • 지금까지 능동 구동 디스플레이의 TFT backplane에 사용하고 있는 채널 물질로는 수소화된 비정질 실리콘(a-Si:H)과 저온 폴리실리콘(low temperature poly-Si)이 대표적이다. 수소화된 비정질 실리콘은 TFT-LCD 제조에 주로 사용되는 물질로 제조 공정이 비교적 간단하고 안정적이며, 생산 비용이 낮고, 소자 간 특성이 균일하여 대면적 디스플레이 제조에 유리하다. 그러나 a-Si:H TFT의 이동도(mobility)가 1 cm2/Vs이하로 낮아 Full HD 이상의 대화면, 고해상도, 고속 동작을 요구하는 UD(ultra definition)급 디스플레이를 개발하는데 있어 한계 상황에 다다르고 있다. 또한 광 누설 전류(photo leakage current)의 발생을 억제하기 위해서 화소의 개구율(aperture ratio)을 감소시켜야하므로 패널의 투과율이 저하되고, 게이트 전극에 지속적으로 바이어스를 인가 시 TFT의 문턱전압(threshold voltage)이 열화되는 문제점을 가지고 있다. 문제점을 극복하기 위한 대안으로 근래 투명 산화물 반도체(transparent oxide semiconductor)가 많은 관심을 얻고 있다. 투명 산화물 반도체는 3 eV 이상의 높은 밴드갭(band-gap)을 가지고 있어 광 흡수도가 낮아 투명하고, 광 누설 전류의 영향이 작아 화소 설계시 유리하다. 최근 다양한 조성의 산화물 반도체들이 TFT 채널 층으로의 적용을 목적으로 활발하게 연구되고 있으며 ZnO, SnO2, In2O3, IGO(indium-gallium oxide), a-ZTO(amorphous zinc-tin-oxide), a-IZO (amorphous indium-zinc oxide), a-IGZO(amorphous indium-galliumzinc oxide) 등이 그 예이다. 이들은 상온 또는 $200^{\circ}C$ 이하의 낮은 온도에서 PLD(pulsed laser deposition)나 스퍼터링(sputtering)과 같은 물리적 기상 증착법(physical vapor deposition)으로 손쉽게 증착이 가능하다. 특히 이중에서도 a-IGZO는 비정질임에도 불구하고 이동도가 $10\;cm2/V{\cdot}s$ 정도로 a-Si:H에 비해 월등히 높은 이동도를 나타낸다. 이와 같이 a-IGZO는 비정질이 가지는 균일한 특성과 양호한 이동도로 인하여 대화면, 고속, 고화질의 평판 디스플레이용 TFT 제작에 적합하고, 뿐만 아니라 공정 온도가 낮은 장점으로 인해 플렉시블 디스플레이(flexible display)의 backplane 소재로서도 연구되고 있다. 본 실험에서는 rf sputtering을 이용하여 증착한 a-IGZO 박막에 대하여 열처리 조건 변화에 따른 a-IGZO 박막들의 광학적, 전기적 특성변화를 살펴보았고, 이와 더불어 a-IGZO 박막을 TFT에 적용하여 소자의 특성을 분석함으로써, 열처리에 따른 Transfer Curve에서의 우리가 요구하는 Threshold Voltage(Vth)의 변화를 관찰하였다.

  • PDF

다결정 박막 트랜지스터 적용을 위한 SiNx 박막 연구 (A Study on the Silicon Nitride for the poly-Si Thin film Transistor)

  • 김도영;김치형;고재경;이준신
    • 한국전기전자재료학회논문지
    • /
    • 제16권12S호
    • /
    • pp.1175-1180
    • /
    • 2003
  • Transformer Coupled Plasma Chemical Vapor Deposited (TCP-CVD) silicon nitride (SiNx) is widely used as a gate dielectric material for thin film transistors (TFT). This paper reports the SiNx films, grown by TCP-CVD at the low temperature (30$0^{\circ}C$). Experimental investigations were carried out for the optimization o(SiNx film as a function of $N_2$/SiH$_4$ flow ratio varying ,3 to 50 keeping rf power of 200 W, This paper presents the dielectric studies of SiNx gate in terms of deposition rate, hydrogen content, etch rate and leakage current density characteristics lot the thin film transistor applications. And also, this work investigated means to decrease the leakage current of SiNx film by employing $N_2$ plasma treatment. The insulator layers were prepared by two step process; the $N_2$ plasma treatment and then PECVD SiNx deposition with SiH$_4$, $N_2$gases.

다결정 실리콘 박막 위에 P이온 샤워 도핑 후 열처리 방법에 따르는 도펀트 활성화 및 결함 회복에 관한 효과 (The Effect of Annealing Methods on Dopant Activation and Damage Recovery of Phosphorous ion Shower Doped Poly-Si)

  • 김동민;노재상;이기용
    • 전기화학회지
    • /
    • 제8권1호
    • /
    • pp.24-31
    • /
    • 2005
  • Ion-Shower-Doping장비 및 $PH_/3M_2$혼합 가스를 사용하여 Phosphorous를 ELA방법으로 제조된 Poly-Si에 가속 전압 및 조사량을 변수로 이온 주입하였다. As-implanted된 시편의 결정도는 UV-transmittance spectroscopy를 사용하여 측정하였다. 이 때 UV-transmittance를 이용하여 측정한 값은 Raman spectroscopy를 이용해서 측정한 값과 서로 관련되어 있음을 알았다. 면 저항은 가속전압이 1kV에서 15kV까지 증가함에 따라 감소한다 그러나 가혹한 도핑조건하에서는 가속전압의 증가 시 면 저항이 증가한다. 이는 활성화 열처리 후 치유되지 않은 결함에 의해 전자가 포획되며 이에 따라 전하 운반자의 농도가 감소하는 때문이다. 활성화 열처리는 로열처리, RTA 열처리, ELA 열처리 등의 방법으로 수행하였고 열처리 방법에 따르는 도펀트의 활성화 및 결함의 회복의 거동을 연구하였다

플라스틱 기판위에 엑시머 레이저 열처리된 저온 다결정 실리콘 박막 트랜지스터 (Low Temperature Poly-Si TFTs with Excimer Laser Annealing on Plastic Substrates)

  • 최광남;곽성관;김동식;정관수
    • 전자공학회논문지 IE
    • /
    • 제43권2호
    • /
    • pp.11-15
    • /
    • 2006
  • FPD (flat panel display)의 능동구동 (active matrix) 방식의 플렉시블 디스플레이를 위해 PES의 플라스틱 기판위에 극저온 다결정 실리콘 박막 트랜지스터를 제작하였다. 상온에서도 박막의 증착이 가능한 RF 마크네트론 스퍼터링과 양질의 다결정 실리콘 박막을 얻을 수 있다고 알려진 XeCl 엑시머 레이져 열처리를 이용하였으며 모든 공정이 150$^{\circ}C$ 이하의 극저온에서 이루어졌다. 플라스틱 기판에 형성한 실리콘 박막 트랜지스터는 344 $mJ/cm^2$ 의 에너지 밀도에서 결정화 하였을 때 이동도 63.64$cm^2/V$ 로 기판에 회로를 집적할 수 있기에 충분한 특성을 얻을 수 있었다.

Halogen-based Inductive Coupled Plasma에서의 W 식각시 첨가 가스의 효과에 관한 연구

  • 박상덕;이영준;염근영;김상갑;최희환;홍문표
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2003년도 춘계학술발표회 초록집
    • /
    • pp.41-41
    • /
    • 2003
  • 텅스텐(W)은 높은 thermal stability 와 process compatibility 및 우수한 corrosion r resistance 둥으로 integrated circuit (IC)의 gate 및 interconnection 둥으로의 활용이 대두되고 있으며, 차세대 thin film transistor liquid crystal display (TFT-LCD)의 gate 및 interconnection m materials 둥으로 사용되고 았다. 그러나, 이러한 장점을 가지고 있는 팅스텐 박막이 실제 공정상에 적용되가 위해서는 건식 식각이 주로 사용되는데, 이는 wet chemical 을 이용한 습식 식각을 사용할 경우 낮은 etch rate, line width 의 감소 및 postetch residue 잔류 동의 문제가 발생하기 때문이다. 또한 W interconnection etching 을 하기 위해서는 높은 텅스텐 박막의 etch rate 과 하부 layer ( (amorphous silicon 또는 poly-SD와의 높은 etch selectivity 가 필수적 이 라 할 수 있다. 그러 나, 지금까지 연구되어온 결과에 따르면 텅스탠과 하부 layer 와의 etch selectivity 는 2 이하로 매우 낮게 관찰되고 았으며, 텅스텐의 etch rate 또한 150nm/min 이하로 낮은 값을 나타내고 있다. 따라서 본 연구에서는 halogen-based inductively coupled plasma 를 이용하여 텅스텐 박막 식각시 여러 가지 첨가 가스에 따른 높은 텅스탠 박막의 etch rate 과 하부 layer 와의 높은 etch s selectivity 를 얻고자 하였으며, 그에 따른 식각 메커니즘에 대하여 알아보고자 하였다. $CF_4/Cl_2$ gas chemistry 에 첨 가 가스로 $N_2$와 Ar을 첨 가할 경 우 텅 스텐 박막과 하부 layer 간의 etch selectivity 증가는 관찰되지 않았으며, 반면에 첨가 가스로 $O_2$를 사용할 경우, $O_2$의 첨가량이 증가함에 따라 etch s selectivity 는 계속적으로 증가렴을 관찰할 수 있었다. 이는 $O_2$ 첨가에 따라 형성되는 WOF4 에 의한 텅스텐의 etch rates 의 감소에 비하여, $Si0_2$ 등의 형성에 의한 poly-Si etch rates 이 더욱 크게 감소하였기 때문으로 사료된다. W 과 poly-Si 의 식각 특성을 이해하기 위하여 X -ray photoelectron spectroscopy (XPS)를 사용하였으며, 식각 전후의 etch depth 를 측정하기 위하여 stylus p pmfilometeT 를 이용하였다.

  • PDF

박막히터를 사용한 비정질 실리콘의 고상결정화 (A New process for the Solid phase Crystallization of a-Si by the thin film heaters)

  • 김병동;정인영;송남규;주승기
    • 한국진공학회지
    • /
    • 제12권3호
    • /
    • pp.168-173
    • /
    • 2003
  • 유리 기판 위에 증착된 비정질 실리콘 박막의 고상 결정화에 대한 새로운 방법을 제시하였다. 비정질 실리콘 박막의 하부에 패턴 된 다양한 크기의 $TiSi_2$ 박막을 전기저항 가열 방식으로 가열함으로서 비정질 실리콘이 고상 결정화 되도록 하였다. 박막히터를 이용한 열처리는 매우 빠른 열처리 공정으로써, 일반적인 로에 의한 열처리에 비해 매우 낮은 thermal budget을 가지므로, 유리기판 위에서도 고온 열처리가 가능하다는 장점을 가진다. 본 연구에서는 500 $\AA$의 비정질 실리콘 박막을 약 $850^{\circ}C$ 이상의 높은 온도에서 수 초 내에 결정화 할 수 있음을 보였으며, 열처리 조건의 변화에 따른 영향과 지역선택성의 장점을 보였다.

대면적 플라즈마 공정에서 자장이 내장형 선형 유도결합형 플라즈마 특성에 미치는 영향에 관한 연구

  • 경세진;이영준;김경남;염근영
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2003년도 춘계학술발표회 초록집
    • /
    • pp.55-55
    • /
    • 2003
  • 최근 높은 해상도의 평판 디스플레이 장치 특히 차세대 TFT-LCD를 개발하기 위해서는 건식식각공정의 개발이 필수 불가결하며 이는 플라즈마 공정장치의 대면적화가 가능해야 한다. 따라서 산업계는 이러한 제조 조건에 알맞는 대면적 플라즈마 반응기 개발을 추구하고 있다. 이를 위해서는 건식식각공정의 개발이 필수 불가결하며 이를 위해선 플라즈마 공정장 치의 대면적화가 가능해야 한다. 이러한 대면적 공정을 위해서는 낮은 공정압력, 고밀도, 높은 플라즈마 균일도가 요구된다. 또한 이러한 대면적 고밀도 플라즈마에의 적용을 위하여 새로운 유도결합형 플라즈마 소오스의 개발이 진행되고 있으며, 안정적인 300mm웨이퍼 공정을 위하여 여러 형태의 안테나가 연구되어지고 있다. 그러나 차세대 TFT-LCD에 적용 가 능하게끔 기존의 ICP 소오스를 직접적으로 대면적화 하는데 있어서는 안테나의 인덕턴스의 값이 키지며, 유전물질의 두께 증가 및 그에 따른 재료비의 상슴에 의해 그 한계점을 나타 내었다. 본 연구에서는 차세대 TFT-LCD 및 POP 대면적 공정에 적용 가능한 고밀도 플라즈마를 발생시키기 위해서 내장형 유도결합형 선형 안테나를 사용하였다. 내장형 유도결합형 선형 안테나가 가지고 있는 고유의 정전기적 결합효과를 최소화시키기 위해 직사각형모양의 플라즈마 챔버(830mm*1,020mm)에서 영구자석을 사용하였다. 영구자석을 사용하여 외부자 장을 인가하였을 때가, 그럴지 않은 때보다 RF 안테나에 걸리는 코일의 전압을 낮춰주었으며, 영구자석의 배열에 따라 코일의 인덕턴스의 값이 크게 변함을 알 수 있었다. 그리고, 최적화된 자장의 배열은 플라즈마의 이온밀도를 증가시켰으며, 플라즈마 균일도 또한 10% 이 내로 유지됨을 알 수 있었다. 따른 식각 메커니즘에 대하여 알아보고자 하였다. $CF_4/Cl_2$ gas chemistry 에 첨 가 가스로 $N_2$와 Ar을 첨 가할 경 우 텅 스텐 박막과 하부 layer 간의 etch selectivity 증가는 관찰되지 않았으며, 반면에 첨가 가스로 $O_2$를 사용할 경우, $O_2$의 첨가량이 증가함에 따라 etch s selectivity 는 계속적으로 증가렴을 관찰할 수 있었다. 이는 $O_2$ 첨가에 따라 형성되는 WOF4 에 의한 텅스텐의 etch rates 의 감소에 비하여, $Si0_2$ 등의 형성에 의한 poly-Si etch rates 이 더욱 크게 감소하였기 때문으로 사료된다. W 과 poly-Si 의 식각 특성을 이해하기 위하여 X -ray photoelectron spectroscopy (XPS)를 사용하였으며, 식각 전후의 etch depth 를 측정하기 위하여 stylus p pmfilometeT 를 이용하였다.X> 피막이 열처리 전후에 보아는 기계적 특성의 변화 양상은 열역학적으로 안정한 Wurzite-AlN의 석출에 따른 것으로 AlN 석출상의 크기에 의존하며, 또한 이러한 영향은 $(Ti_{1-x}AI_{x})N$ 피막에 존재하는 AI의 함량이 높고, 초기에 증착된 막의 업자 크기가 작을 수록 클 것으로 여겨진다. 그리고 환경의 의미의 차이에 따라 경관의 미학적 평가가 달라진 것으로 나타났다.corner$적 의도에 의한 경관구성의 일면을 확인할수 있지만 엄밀히 생각하여 보면 이러한 예의 경우도 최락의 총체적인 외형은 마찬가지로

  • PDF

$a-Si_{1-x}Ge_x:H$ 박막의 고상결정화에 따른 스핀밀도의 변화

  • 노옥환;윤인호;이정근
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.64-64
    • /
    • 1999
  • 다결정 실리콘-게르마늄(poly-SiGe)은 태양전지 및 TFT-LCD와 같은 소자 응용에 있어서 중요하게 연구되고 있는 물질이다. 우리는 수소화된 비정질 실리콘-게르마늄 (a-Si1-xGex:H) 박막을 증착시키고 고상결정화시키며 XRD(x-ray diffraction) 및 ESR (electron spin resonance) 측정을 수행하였다. PECVD 증착가스는 SiH4과 GeH4가스를 사용하였고 Ge의 성분비는 x=0.0, 0.1, 0.5 정도로 조절되었다. 기판은 Corning 1737 glass를 사용하였고, 기판 온도는 20$0^{\circ}C$ 이었다. 증착압력과 r.f. 전력은 각각 0.6Torr와 3W이었다. 증착된 SiGe 박막은 고상결정화를 위해 $600^{\circ}C$ N2 분위기에서 가열되고, 그에 따른 XRD 및 ESR spectrum의 변화를 관찰하였다. ESR 측정은 X-band 그리고 상온에서 행해졌다. 먼저 XRD 측정으로부터 박막의 고상결정화 정도를 알 수 있었고, 고상결정화 과정이 초기 핵형성 단계와 결정화 단계, 그리고 더 이상 결정화가 일어나지 않는 완료 단계로 구분될 수 있음을 보여주었다. X값이 증가함에 따라 결정화 시간은 훨씬 단축되었다. ESR로 측정된 스핀 밀도는 a-Si1-xGex:H 박막이 처음 가열됨에 따라 전체적으로 크게 증가했다가, 결정화가 일어나면서 다시 감소하여 나중에는 거의 변화가 없었다. ESR 신호의 초기 증가는 수소 이탈에 의한 dangling bond의 증가에 기인하며, 다음 단계의 감소 및 안정 상태는 결정화에 따른 결정경계 영역의 감소와 결함들의 안정성에 기인하는 것으로 생각된다. 그러나 흥미로운 것은 Si1-xGex 합금의 경우 가열시간이 증가됨에 따라 Si-db(Si-dangling bond)와 Ge-db에 의한 신호가 서로 분리되어 나타났으며, 이 Si-db 스핀 밀도와 Ge-db 스핀밀도의 변화정도는 x값에 크게 의존함을 보여준 것이다. 즉 순수한 a-Si:H의 경우 Si-db 의 스핀밀도의 증가시간은 4시간 정도였고, 그리고 다시 감소하였으며, x=0.1 인 박막에서 Si-db와 Ge-db의 변화 시간은 순수 S-db 변화의 경우와 거의 유사하였다. 그러나 x=0.5 샘플에서는 Si-db의 변화가 빨라져서 0.1 시간 안에 증가되었고, Ge-db의 변화는 더 빠르게 수 분 동안에 증가 된후 다시 감소하였다. 이것은 수소의 Si에 대한 친화력 뿐 만아니라 Si-H과 Ge-H 결합에너지가 주위 원자들의 구성에 크게 영향받을 수 있는 가능성을 제시해준다.

  • PDF

High Performance 2.2 inch Full-Color AMOLED Display for Mobile Phone

  • Kim, H.K.;Suh, M.S.;Lee, K.S.;Eum, G.M.;Chung, J.T.;Oh, C.Y.;Kim, B.H.;Chung, H.K.
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2002년도 International Meeting on Information Display
    • /
    • pp.325-328
    • /
    • 2002
  • We developed a high performance 2.2" active matrix OLED display for IMT-2000 mobile phone. Scan and Data driver circuits were integrated on the glass substrate, using low temperature poly-Si(LTPS) TFT CMOS technology. High efficiency EL materials were employed to the panel for low power consumption. Peak luminescence of the panel was higher than 250cd/$m^2$ with power consumption of 200mW.

  • PDF

금속 유도 엑시머 레이져 어닐링을 이용한 다결정 실리콘 박막 트랜지스터의 제작 (Poly-Si TFT's Fabricated by Metal Induced Excimer Laser Annealing)

  • 한상면;박기찬;이재훈;한민구
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 C
    • /
    • pp.1400-1402
    • /
    • 2002
  • 금속유도 측면 결정화 (Metal Induced Lateral Crystallization; MILC)를 통하여 형성한 다결정 실리콘 박막에 엑시머 (excimer) 레이저를 조사하여 우수한 특성을 갖는 박막 트랜지스터를 제작하였다. MILC 공정 중에 형성되는 금속 유도 결정화 (Metal Induced Crystallization; MIC) 실리콘 박막은 다량의 Ni을 함유하고 있기 때문에, 이에 인접한 MILC 실리콘 박막 내에는 니켈 농도의 점진적인 차이가 발생한다. MILC 다결정 실리콘 박막 내의 Ni 농도 차이는 실리콘 박막의 용융점 차이를 유발하여 레이저 결정화 시에 매우 큰 실리콘 결정립의 성장을 유도한다. 새로운 다결정 실리콘 박막 트랜지스터는 기존의 레이저 결정화 방식으로 제작한 다결정 실리콘 박막 트랜지스터에 비하여 40% 향상된 전계효과 이동도를 나타내었다.

  • PDF