• Title/Summary/Keyword: Plasma panel display

Search Result 689, Processing Time 0.026 seconds

Three-level PDP Sustain circuits with Six-switches (Six Switch를 적용한 Three-level PDP Sustain Circuit)

  • Nam Won-Seok;Roh Chung-Wook;Han Sang-Kyu;Hong Sung-Soo;SaKong Suk-Chin;Yang Hak-Chul
    • Proceedings of the KIPE Conference
    • /
    • 2006.06a
    • /
    • pp.384-386
    • /
    • 2006
  • 본 논문에서는 AC Plasma display panel(AC-PDP) 구동을 위한 Six-switch를 적용한 Three-level PDP Sustain 회로를 제안한다. 제안 회로는 기존 회로의 Sustain 스위치와 Clamp 다이오드의 내압이 절반이 되어 특성이 우수한 반도체 소자의 채택이 가능하며, 환류 전류가 저감되어 높은 전력 효율을 가지는 장점을 가지므로 AC-PDP 구동 회로 설계에 매우 적합하다. 본 논문에서는 기존 회로와 제안 회로의 전도 손실 계산 및 시뮬레이션과 실험 결과를 보였다.

  • PDF

Single Sustaining Driver for AC-PDP employing Voltage Stress Reduction Technique (전압 스트레스 저감 기법을 적용한 AC-PDP를 위한 단일 유지 구동 회로)

  • Park Ki-Bum;Choi Seong-Wook;Kim Chong-Eun;Moon Gun-Woo;Youn Myung-Joong
    • Proceedings of the KIPE Conference
    • /
    • 2006.06a
    • /
    • pp.88-90
    • /
    • 2006
  • Conventional sustaining driver (SD) of plasma display panel (PDP) employing auxiliary circuits on both side of a H-bridge inverter increases volume of PDP with cost. To solve this problem, a new single sustaining driver (SSD), which utilize only one side of auxiliary circuit is proposed. Moreover, using the voltage stress reduction technique (VSRT), the proposed SSD effectively reduces switch voltage stress with a simple structure.

  • PDF

A Study on High Efficient AC-PDP Energy Recovery Circuit (고효율 AC-PDP 구동 장치의 전력 회수 회로에 관한 연구)

  • Park Yu-Hwan;Kang Feel-Soon;Kim Cheul-U
    • Proceedings of the KIPE Conference
    • /
    • 2002.07a
    • /
    • pp.631-634
    • /
    • 2002
  • Plasma Display Panel의 기술은 급격하게 발전하고 있지만, 여전히 몇 가지 문제를 해결하기 위해 다각적인 접근이 이루어지고 있다. 동화상의 윤곽제거, 광 대비 향상을 통한 화질의 개선, 신뢰도 및 전력 효율을 개선하는 등의 문제가 여기에 해당되며 그 중에서도 특히, 전력 효율을 향상시키기 위해서는 PDP의 발광효율을 높이는 것과 함께 기체방전과는 직접적인 관련이 없이 구동과정에서 발생하게 되는 불필요한 전력 소모를 최소화하여야한다. 본 논문에서는 이러한 전력소모를 최소화하기 위한 새로운 형태의 고효율 에너지 회수 회로를 제안하고 시뮬레이션을 통해 그 동작을 확인하였다 그리고 제안하는 회로를 실제 7.5 인치 패널에 연결하고, 200 (kHz)에서 실험하여 제안한 에너지 회수 회로의 타당성을 검증하였다.

  • PDF

Sustainer with Primary sided Integration of DC/DC converter and Energy Recovery circuit for AC PDP (AC PDP를 위한 SPIDER(Sustainer with Primary sided Integration of DC/DC converter and Energy Recovery) 회로)

  • Park, Jae-Sung;Shin, Yong-Saeng;Hong, Sung-Soo;Han, Sang-Kyoo;Roh, Chung-Wook
    • Proceedings of the KIPE Conference
    • /
    • 2010.07a
    • /
    • pp.164-165
    • /
    • 2010
  • 본 논문은 PDP(Plasma Display Panel)용 전원 공급 회로 및 구동 회로에 관한 것으로써, 기존의 분리되어 있는 전원 공급 회로와 구동 회로를 통합한 새로운 방식의 PDP용 전원-구동 통합 회로를 제안한다. 제안 회로는 유지 전원부의 전력전달 기능과 X, Y 구동부의 전력회수 기능을 하나의 전력 변환 회로만으로 가능하게 하는 장점이 있다. 최종적으로 제안 회로의 이론적 분석 및 우수성을 검증하기 위해 42" HD PDP를 위한 시작품을 제작하여 고찰된 실험결과를 제시한다.

  • PDF

Development of the CuN/Cu/CuN type Electrode Material for the PDP (PDP용 CuN/Cu/CuN 전극재료의 개발에 관한 연구)

  • 성열문;정신수;류재하;김재성;조정수;박정후
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 1996.05a
    • /
    • pp.55-58
    • /
    • 1996
  • A new type CuN/Cu/CuN thin film electrode material with high adhesion to glass was developed by the dc reactive planar magnetron sputtering system for the PDP(Plasma Display Panel). The adhesive force of the CuxN thin film was in the range of 20∼40(N) under the conditions of the N$_2$ partial pressure of 15%, discharge current of 70mA, discharge voltage of 450v and substrate bias voltage of -100V. The adhesive force was depended on the N$_2$ partial Pressure, discharge current and substrate bias voltage.

  • PDF

AC PDP의 셀 크기 및 격벽 높이 변화에 따른 방전 특성 분석

  • Lee, Jong-Bong;Sim, Seung-Bo;Choe, Yong-Seok;Hwang, Seok-Won;Lee, Ho-Jun;Lee, Hae-Jun
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.08a
    • /
    • pp.106-106
    • /
    • 2010
  • AC PDP(Plasma Display Panel)는 상압에 가까운 압력에서 DBD(Dielectric Barrier Discharge) 방전을 이용한 디스플레이다. AC PDP는 보통 면 방전을 이용하기 때문에 대향 방전과는 다른 방전 현상을 보인다. 본 연구에서는 4인치 test 패널 제작하여 격벽 높이 변화에 따른 방전 현상을 연구하였다. PDP 셀은 $1mm^3$ 보다 작은 크기를 가지고 있기 때문에 방전 현상을 분석하는 것은 쉽지 않다. 그래서 이 연구에서는 2, 3차원 유체 시뮬레이션을 이용하여 실험 결과에 대한 방전 현상을 연구하였다. 테스트 패널을 통하여 정적 마진, 휘도, 소비전력, 발광효율 등을 구하였고, Fluid 시뮬레이션을 통하여 전기장 분포, 하전입자 및 여기종 입자들의 개수 및 밀도 분포, 벽전하 분포 등을 통하여 방전 특성의 경향성을 분석하였다. 격벽 높이가 높아질수록 방전 공간이 넓어지면서 효율이 증가하였으나 $140\;{\mu}m$ 이상의 높이에서는 광 변환 효율이 감소하면서 효율이 오히려 감소하였다.

  • PDF

Influence of atmospheric air-holding time before air annealing on the secondary electron emission coefficient(${\gamma}$) from a MgO protective layer

  • 정진만
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2000.02a
    • /
    • pp.202-202
    • /
    • 2000
  • AC-PDP(Plasma Display Paner)는 기체 방전을 이용한 디스플레이로서 기체에 직접 노출되는 MgO 보호막의 2차전자 방출계수(${\gamma}$는 AC-PDP의 방전특성을 결정짓는 중요한 요소이다. MgO 보호막의 이차전자 방출계수는 AC-PDP에 주입하는 기체의 종류, 결정 방향성과 표면오염상태 등에 영향을 받는다. 본 연구에서는 유리 기판위에 Al 전극을 증착, 에칭후 screen printing으로 유전체를 도포, 소성 한 21inch 규격의 test panel에 MgO 보호막을 E-Beam으로 5000$\AA$ 증착한 후 MgO 보호막을 대기에 노출되는 시간간격을 변수로 하여 대기 열처리 한 MgO보호막의 2차 전자방출계수를 ${\gamma}$-FIB(Focused Ion Beam) 장치를 이용하여 측정하였다. 그리고 대기 노출 간격은 1분, 5분, 20분으로 하여 2차 전자방출계수를 측정하였고, 2차전자방출계수 측정 시 가속전압은 50V에서 200V까지 변화를 주었으며, Ne+을 사용하여 1.2$\times$10-4Torr의 진공도를 유지하며 측정하였다. 또한 각각의 MgO막의 에너지 갭을 광학적 방법을 이용하여 구하였다.

  • PDF

The Effect of Dielectric Thickness and Barrier Rib Height on Addressing Time of Coplanar AC PDP (AC PDP의 유전체 두께와 격벽 높이에 따른 Addressing Time)

  • 신중홍;박정후
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.15 no.12
    • /
    • pp.1065-1069
    • /
    • 2002
  • The addressing time should be reduced by modifying cell structure and/or driving method in order to replace the dual scan system by single scan and increase the luminance in large ac plasma display panel(PDP). In this paper, the effects of the addressing time was decreased with decreasing thickness of dielectric layer on the front glass and thickness of white dielectric layer on the rear glass. the decreasing rate were 160ns/10$\mu\textrm{m}$ and 270ns/10$\mu\textrm{m}$, respectively Also in case of decreasing the height of barrier rib, addressing time was decreased at the rate of Sons/10$\mu\textrm{m}$.

Discharge Characteristics of Surface Discharge AC PDP : Cross-talk and other geometric effect (AC-PDP의 제작결함과 전기적 특성의 상관관계에 관한 연구)

  • Kim, Suk-Ki;Lee, Sung-Hyon;Park, Jung-Tae;Park, Chung-Hoo;Cho, Jung-Soo
    • Proceedings of the KIEE Conference
    • /
    • 1999.07e
    • /
    • pp.2019-2021
    • /
    • 1999
  • In this paper, the AC-PDP's structural defects with a gap between front and rear glass are investigated. Breakdown voltage, sustain voltage, current and brightness have been measured for various gaps between two plates under various gas pressures. The experimental results show that the firing voltage, sustain voltage and brightness were decreased whereas the discharge current was increased as the gap increased. When the gap is over $40{\mu}m$, it was impossible to drive cells separately.

  • PDF

Fabrication and characterization of conductive low-e filters for PDP using Ti and ITO barriers (Ti와 ITO 보호층을 이용한 PDP용 전도성 저방출 필터의 제작 및 특성)

  • 이장훈;황보창권;이광수
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 2003.02a
    • /
    • pp.82-83
    • /
    • 2003
  • 일반적인 PDP (Plasma display panel)용 전도성 저방출(low-e) 필터는 유리 기판 위에 굴절률이 높은 금속 산화물 유전체 박막과 Ag와 같은 귀금속 박막이 번갈아 쌓인 [유전체|금속(Ag)|유전체]가 기본 구조인 다층 박막의 형태로 개발되어 왔다. Ag는 가시광선 영역에서 다른 금속보다 작은 흡수를 보이고 전도성이 뛰어나 전자파 차페용 필터의 전도성 박막으로 널리 쓰인다. 그리고 이러한 구조에서 가시광선의 높은 투과율을 유지하면서 유해 전자기파를 차폐할 수 있도록 충분한 전도성을 갖추기 위해서는 2층 이상의 Ag 박막이 존재하도록 설계되며 유전체 박막과 금속 박막 사이에 1∼2 nm 정도의 매우 얇은 금속 보호 층을 사용한다. (중략)

  • PDF