• 제목/요약/키워드: Photo-resist

검색결과 102건 처리시간 0.024초

PCB Photo-lithography 공정에 사용되는 Photo-resist인 Dry Film에 대한 물의 확산 침투 현상평가 (Evaluation of Water Absorption Phenomena into the Photo-resist Dry Film for PCB Photo-lithography Process)

  • 이춘희;정기호;신안섭
    • 공업화학
    • /
    • 제24권6호
    • /
    • pp.593-598
    • /
    • 2013
  • 본 연구에서는 ATR-FTIR (Attenuated Total Reflectance-Fourier Transfer Infrared)기법을 이용하여 PCB 회로형성에 사용하는 아크릴레이트 계열의 포토레지스트 드라이필름(Dry film)의 흡습 특성을 평가하였다. 또한 습도 변화에 따른 드라이필름의 파단면을 관찰하여 습도에 따라 고분자의 파단특성이 달라지는 것으로 확인하였으며, 정량적인 분석방법으로써 흡습에 따른 무게 변화 및 ATR-FTIR을 이용한 흡광도 변화를 통하여 확산계수를 계산하였다. 실험 결과 주변환경의 온도와 습도가 높아질수록 상온에서 취성과 연성의 중간 정도의 특성을 나타내던 드라이필름이 연성으로 전이되는 사실을 확인할 수 있었고, 온도와 습도가 낮을 경우엔 취성의 특성을 나타냄을 알 수 있었다. 이를 통해 PCB 회로형성 공정의 온 습도 환경 조건을 항상 일정하게 유지해야 일정한 품질을 유지할 수 있다는 사실을 알 수 있었다. 본 연구에서 사용된 흡습특성 평가법인 ATR-FTIR방법의 타당성을 확보하기 위해, 기존에 많이 사용하는 무게 변화법을 통한 고분자-물 확산계수와 ATR-FTIR을 이용한 값을 상호 비교하였다. ATR-FTIR을 이용한 방법은 무게변화법과 동일한 수준의 정확도를 가질 뿐만 아니라 흡습 및 탈습 과정에서 고분자 구조가 어떻게 변화하는지를 평가할 수 있어 가장 적합한 방법으로 판단된다.

$CF_{4}$ 기체를 이용한 $Ta_{0.5}Al_{0.5}$ 합금 박막의 플라즈마 식각 (Application of $CF_{4}$ plasma etching to $Ta_{0.5}Al_{0.5}$ alloy thin film)

  • 신승호;장재은;나경원;이우용;김성진;정용선;전형탁;오근호
    • 한국결정성장학회지
    • /
    • 제9권1호
    • /
    • pp.60-63
    • /
    • 1999
  • Ta-Al 합금 박막의 건식식각에 대하여 조사하였다. $CF_{4}$ 기체를 이용한 반응성 이온 식각(Reactive Ion Etching, RIE)이 1:1 조성의 Ta-Al 합금 박막의 식각에 적용될 수 있음을 확인하였으며, 식각속도는 $67{\AA}/min$으로 측정되었다. 그리고 $CF_{4}$ 기체는 Ta-Al 합금 박막과 $SiO_{2}$ 층간에 선택성이 없다는 것이 확인되었으며, $SiO_{2}$ 층의 식각속도는 Ta-Al 박막의 경우보다 약 12배 빠른 $800{\AA}/min$으로 측정되었다. 그 외에 $CF_{4}$ 기체를 이용한 반응성 이온 식각에서는 Shiepley 1400-27 Photo Resist 보다 AZ 5214 Photo Resist가 더 안정적이라는 것이 조사되었다.

  • PDF

이중 게이트 절연막을 가지는 실리콘 전계방출 어레이 제작 및 특성 (Fabrication and characterization of silicon field emitter array with double gate dielectric)

  • 이진호;강성원;송윤호;박종문;조경의;이상윤;유형준
    • 한국진공학회지
    • /
    • 제6권2호
    • /
    • pp.103-108
    • /
    • 1997
  • 본 연구에서는 2단계 실리콘 건식식각 공정과 게이트 절연막으로 열산화막과 tetraethylorthosilicate(TEOS) 산화막의 이중막을 사용하고, 스핀-온-그래스 (Spin-on-glass:SOG) 에치백(etch-back) 공정에 의하여 게이트를 제작하는 새로운 방법을 통하여 실리콘 전계방출소자를 제작하고 그 특성을 분석하였다. 게이트 절연막의 누설전류 를 감소시키면서 팁과 게이트의 간격을 줄이는 구조인 이중 게이트 절연막을 형성하기 위하 여 팁 첨예화 산화 공정후 낮은 점도의 감광막(photo resist)을 시료에 도포한 후, $O_2$ 플라 즈마 에싱(ashing)하는 공정을 채택하였다. 이러한 공정으로 제작된 에미터 팁의 높이와 팁 반경은 각각 1.1$\mu\textrm{m}$와 100$\AA$정도이었으며, 256개 팁 어레이에서 전계방출의 문턱전압은 40V 이하이었다. 60V의 게이트전압에서 23$\mu\textrm{A}$(즉, 90nA/팁)의 높은 아노드 전류를 얻을 수 있었 다. 이때, 게이트 전류는 아노드전류의 약0.1%이하였다. 개발된 공정기술로 게이트 개구도 크게 감소시켰을 뿐 아니라, 게이트 누설전류를 현저히 감소시켰다.

  • PDF

유-무기 하이브리드 하드마스크 소재의 합성 및 식각 특성에 관한 연구 (Synthesis and Etch Characteristics of Organic-Inorganic Hybrid Hard-Mask Materials)

  • 유제정;황석호;김상범
    • 한국산학기술학회논문지
    • /
    • 제12권4호
    • /
    • pp.1993-1998
    • /
    • 2011
  • 반도체 산업은 지속적으로 비약적인 발전을 이루어내면서 점점 고집적회로를 제작하기 위하여 패턴의 미세화가 이루어지게 되었다. 현재 미세 나노패턴의 형성을 위하여 여러층의 하드마스크가 사용되고 있으며, 화학증기증착(CVD)공정을 이용하여 형성한다. 이에 본 연구에서는 스핀공정(spin-on process)이 가능한 유-무기 하이브리드 중합체를 이용한 단일층의 하드마스크를 제작하였는데, 하드마스크 내의 무기계 성분이 감광층 보다 쉽게 식각되는 반면에 하드마스크의 유기계 성분으로 인해 substrate층 보다 덜 식각되었다. 유-무기 하이브리드 중합체를 이용한 하드마스크막의 광학 및 표면 특성을 조사하였고, 감광층과 하드마스크막의 식각비를 비교하여 유-무기소재의 하이브리드중합체에 대한 미세패턴을 형성시킬 수 있는 하드마스크막으로써의 유용성을 확인하였다.

Engineering of Bi-/Mono-layer Graphene Film Using Reactive Ion Etching

  • Irannejad, M.;Alyalak, W.;Burzhuev, S.;Brzezinski, A.;Yavuz, M.;Cui, B.
    • Transactions on Electrical and Electronic Materials
    • /
    • 제16권4호
    • /
    • pp.169-172
    • /
    • 2015
  • Although, there are several research studies on the engineering of the graphene layers using different etching techniques, there is not any comprehensive study on the effects of using different etching masks in the reactive ion etching (RIE) method on the quality and uniformity of the etched graphene films. This study investigated the effects of using polystyrene and conventional photolithography resist as a etching mask on the engineering of the number of graphene layers, using RIE. The effects were studied using Raman spectroscopy. This analysis indicated that the photo-resist mask is better than the polystyrene mask because of its lower post processing effects on the graphene surface during the RIE process. A single layer graphene was achieved from a bi-layer graphene after 3 s of the RIE process using oxygen plasma, and the bi-layer graphene was successfully etched after 6 s of the RIE process. The bilayer etching time was significantly smaller than reported values for graphene flakes in previous research.

LCD 컬러 필터용 알칼리 가용성, 감광성 폴리에스터의 합성과 물성 (Synthesis and Properties of Alkali-Soluble and Photosensitive Polyester Derivatives for LCD Color-Filter)

  • 이상훈;조영곤;김주성;배진영
    • 폴리머
    • /
    • 제31권5호
    • /
    • pp.442-446
    • /
    • 2007
  • 알칼리 가용성, 광경화형 폴리에스터를 합성하기 위해 플루오렌형 에폭시 아크릴레이트에 다양한 산 2 무 수물을 반응시켰다. LCD (liquid crystal display) 컬러 필터용 블랙매트릭스를 제조하기 위해서 합성된 폴리에스터와 카본블랙 등을 혼합하여 포토레지스트 용액을 조제한 후 리소그래피 공정을 통해 유리 기판 위에 블랙매트릭스패턴을 형성하였다. 합성된 다양한 폴리에스터의 특성과 리소그래피 패턴을 비교 조사하였다.

Fabrication of sub-micron sized organic field effect transistors

  • 박성찬;허정환;김규태;하정숙
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.84-84
    • /
    • 2010
  • In this study, we report on the novel lithographic patterning method to fabricate organic-semiconductor devices based on photo and e-beam lithography with well-known silicon technology. The method is applied to fabricate pentacene-based organic field effect transistors. Owing to their solubility, sub-micron sized patterning of P3HT and PEDOT has been well established via micromolding in capillaries (MIMIC) and inkjet printing techniques. Since the thermally deposited pentacene cannot be dissolved in solvents, other approach was done to fabricate pentacene FETs with a very short channel length (~30nm), or in-plane orientation of pentacene molecules by using nanometer-scale periodic groove patterns as an alignment layer for high-performance pentacene devices. Here, we introduce the atomic layer deposition of $Al_2O_3$ film on pentacene as a passivation layer. $Al_2O_3$ passivation layer on OTFTs has some advantages in preventing the penetration of water and oxygen and obtaining the long-term stability of electrical properties. AZ5214 and ma N-2402 were used as a photo and e-beam resist, respectively. A few micrometer sized lithography patterns were transferred by wet and dry etching processes. Finally, we fabricated sub-micron sized pentacene FETs and measured their electrical characteristics.

  • PDF

A Study on the Deposit Uniformity and Profile of Cu Electroplated in Miniaturized, Laboratory-Scale Through Mask Plating Cell for Printed Circuit Board (PCBs) Fabrication

  • Cho, Sung Ki;Kim, Jae Jeong
    • Korean Chemical Engineering Research
    • /
    • 제54권1호
    • /
    • pp.108-113
    • /
    • 2016
  • A miniaturized lab-scale Cu plating cell for the metallization of electronic devices was fabricated and its deposit uniformity and profile were investigated. The plating cell was composed of a polypropylene bath, an electrolyte ejection nozzle which is connected to a circulation pump. In deposit uniformity evaluation, thicker deposit was found on the bottom and sides of substrate, indicating the spatial variation of deposit thickness was governed by the tertiary current distribution which is related to $Cu^{2+}$ transport. The surface morphology of Cu deposit inside photo-resist pattern was controlled by organic additives in the electrolyte as it led to the flatter top surface compared to convex surface which was observed in the deposit grown without organic additives.

전자 공명을 이용한 저온 플라즈마 식각에 관한 연구 (A Study on the Law Temperature Plasma Etching using Electron Cyclotron Resonance)

  • 이석현;김재성;황기웅;김원규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1992년도 하계학술대회 논문집 B
    • /
    • pp.850-853
    • /
    • 1992
  • A cryogenic electron cyclotron resonance plasma etching system has been built to study wafer-temperature in the silicon etching characteristics. The wafer temperature was controlled from -150 to +30 $^{\circ}C$ during etching using the liquid nitrogen cooled helium gas. Although silicon was etched isotropically in $SF_6$ plasma at room temperatures, we found that it is possible to suppress the etch undercut in Si by reducing a substrate temperature without side wall passivation. In addition, the selectivity of silicon to photoresist was improved considerably at a low wafer temperature. Etch rates, anisotropy and selectivity to photo resist are measured as a function of the wafer temperature in the region of -125 $\sim$ 25$^{\circ}C$ and rf bias power of 20W $\sim$ 80W.

  • PDF

미세 전해가공 기술 동향 (Review of Micro Electro-Chemical Machining)

  • 신홍식
    • 융복합기술연구소 논문집
    • /
    • 제2권2호
    • /
    • pp.25-29
    • /
    • 2012
  • Micro machining technologies have been required to satisfy various conditions in a high-technology industry. Micro electrochemical process is one of the most precision machining methods. Micro electrochemical process has been divided into electrochemical etching through protective layer and electrochemical machining using ultrashort voltage pulses. Micro shaft can be fabricated by electrochemical etching. The various protective layers such as photo-resist, oxide layer and oxidized recast layer have been used to protect metal surface during electrochemical etching. Micro patterning on metal surface can be machined by electrochemical etching through protective layer. Micro hole, groove and structures can be easily machined by electrochemical machining using ultrashort voltage pulses. Recently, the groove with subnanometer was machined using AFM.

  • PDF