• 제목/요약/키워드: Output voltage ripple

검색결과 374건 처리시간 0.023초

SRF-PLL을 이용한 계통연계형 단상 인버터의 전원 위상각 검출시 옵셋 오차 영향에 관한 연구 (A Study on Effects of Offset Error during Phase Angle Detection in Grid-tied Single-phase Inverters based on SRF-PLL)

  • 권영;성의석;황선환
    • 조명전기설비학회논문지
    • /
    • 제29권10호
    • /
    • pp.73-82
    • /
    • 2015
  • This paper proposes an ripple reduction algorithm and analyzes the effects of offset and scale errors generated by voltage sensor while measuring grid voltage in grid-tied single-phase inverters. Generally, the grid-connected inverter needs to detect the phase angle information by measuring grid voltage for synchronization, so that the single-phase inverter can be accurately driven based on estimated phase angle information. However, offset and scale errors are inevitably generated owing to the non-linear characteristics of voltage sensor and these errors affect that the phase angle includes 1st harmonic component under using SRF-PLL(Synchronous Reference Frame - Phase Locked Loop) system for detecting grid phase angle. Also, the performance of the overall system is degraded from the distorted phase angle including the specific harmonic component. As a result, in this paper, offset and scale error due to the voltage sensor in single-phase grid connected inverter under SRF-PLL is analyzed in detail and proportional resonant controller is used to reduce the ripples caused by the offset error. Especially, the integrator output of PI(Proportional Integral) controller in SRF-PLL is selected as an input signal of the proportional resonant controller. Simulation and experiment are performed to verify the effectiveness of the proposed algorithm.

PTWS를 적용한 웨어러블 AMOLED용 고집적화 3-채널 DC-DC 변환기 설계 (Design of Highly Integrated 3-Channel DC-DC Converter Using PTWS for Wearable AMOLED)

  • 전승기;이희진;최호용
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.1061-1067
    • /
    • 2019
  • 본 논문에서는 PTWS 방식을 이용한 고집적화된 AMOLED용 3-채널 DC-DC 변환기의 설계한다. 양의 전압 $V_{POS}$는 경부하에서 효율을 제고하기 위해 SPWM 듀얼모드와 PTWS 방식을 적용한 부스트 변환기로 설계한다. 음의 전압 $V_{NEG}$는 전력 손실을 줄이기 위해 PSM 방식을 적용한 0.5x 인버팅 차지펌프를 이용해 설계하고, 추가적인 전압 $V_{AVDD}$는 LDO를 이용하여 설계한다. 제안된 DC-DC 변환기는 $0.18{\mu}m$ BCDMOS 공정을 사용하여 시뮬레이션을 한 결과 부하전류 1mA~70mA에서 전력효율 56.9%~90.2%를 가지고, 양의 전압 $V_{POS}$에서 최대 5mV의 출력 리플을 가졌다.

1.2[kW]급 연료전지용 전력변환장치의 개발 (Development of 1.2[kW]Class Fuel Cell Power Conversion System)

  • 서기영;김칠용;조만철;김정도;윤영변;김홍신;박도형;하성현
    • 조명전기설비학회논문지
    • /
    • 제21권6호
    • /
    • pp.117-125
    • /
    • 2007
  • 연료전지 발전시스템에서는 DC-DC 승압용 컨버터와 DC-AC 인버터가 필요하다. 그러므로 본 논문에서는 연료전지의 전압을 380[VDC]로 승압하기 위한 절연형 DC-DC 컨버터와 단상 220[VAC]로 변환하기 위한 LC필터를 가진 PWM 인버터로 구성된 전력변환장치를 제안하였다. 특히 제안한 연료전지 시스템용 고효율 DC-DC 컨버터는 위상천이 PWM 제어법을 이용하여 부분 공진에 의한 ZVS를 실현하였으며, 일정 스위칭 주파수화 및 스위치의 스위칭 손실, 피크 전압과 전류를 저감시켰다. 그리고, 정류회로에 2개의 인덕터를 첨가하여 리플성분이 저감된 직류전압과 전류를 부하측에 안정하게 공급할 수 있었다. 또한, 넓은 출력 전압 조정에도 효율을 92[%]정도 얻을 수 있다. 이상과 같이 결과는 시뮬레이션과 실험을 통하여 그 타당성을 확인하였다.

저 전력 버퍼 회로를 이용한 무선 모바일 용 스텝다운 DC-DC 변환기 (Design of the High Efficiency DC-DC Converter Using Low Power Buffer and On-chip)

  • 조대웅;김석진;박승찬;임동균;장경운;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제45권9호
    • /
    • pp.1-7
    • /
    • 2008
  • 본 논문은 0.35$\mu$m CMOS 공정으로 설계된 무선 모바일 시스템의 전력구동을 위한 3.3V 입력 1.8V 출력의 스텝다운 전압모드 DC-DC 변환기를 제안한다. 제안된 커패시터 멀티플라이어 기법은 오차보정중폭기의 보상회로 블록의 크기를 30%까지 줄여서 칩 안에 집적화 하였다. 이를 통하여 회로의 안정성을 향상시키기 위해서 칩 외부에 위치되었던 수동소자들이 없어지게 되었다. 또한 저 전력 버퍼를 이용해서 기존의 DC-DC 변환기보다 효율을 평균 3%정도 향상 시켰다. 제안한 변환기는 측정 결과, 부하전류 200mA에서 1.17%의 미만의 출력전압 리플을 가지며 최대 83.9%의 전력효율을 가진다.

투 스위치 인터리브 액티브 클램프 포워드 컨버터에 관한 연구 (A Study on the Two-switch Interleaved Active Clamp Forward Converter)

  • 정재엽;배진용;권순도;이동현;김용
    • 조명전기설비학회논문지
    • /
    • 제24권5호
    • /
    • pp.136-144
    • /
    • 2010
  • 본 논문에서는 2개의 액티브 클램프 포워드 컨버터로 구성된 투 스위치 인터리브 액티브 클램프 포워드 컨버터를 제안하고자 한다. 제안된 컨버터는 단지 2개의 스위치만을 필요로 하며, 각 스위치는 상호 보조스위치로서 동작하기 때문에 회로의 구성이 간단하고 저비용의 용이한 제어를 특징으로 한다. 아울러 부가적인 공진 인덕터로 인하여 데드타임 동안에 영전압 스위칭 동작이 가능하다. 제안된 컨버터는 인터리브 동작으로 인하여 출력 전압 및 전류 리플이 저감되므로 출력 필터의 크기를 줄일 수 있으며, 그로인하여 컨버터의 부피를 감소시킬 수 있다. 본 논문에서는 제안된 투 스위치 인터리브 액티브 클램프 포워드 컨버터의 모드별 해석과 특성을 논의하였으며, 160[W]급 시작품을 제작하여 그 타당성을 검증하였다.

커패시터 멀티플라이어를 갖는 CCM/DCM 이중모드 DC-DC 벅 컨버터의 설계 (Design of a CCM/DCM dual mode DC-DC Buck Converter with Capacitor Multiplier)

  • 최진웅;송한정
    • 한국산학기술학회논문지
    • /
    • 제17권9호
    • /
    • pp.21-26
    • /
    • 2016
  • 본 논문에서는 휴대 전자기기의 내부 전원단을 위한, CCM/DCM 기능의 이중모드 감압형 DC-DC 벅 컨버터를 제안한다. 제안하는 변환기는 1 MHz의 주파수에서 동작하며, 파워단과 제어블럭으로 이루어진다. 파워단은 Power MOS 트랜지스터, 인덕터, 커패시터, 제어 루프용 피드백 저항으로 구성된다. 제어부는 펄스폭 변조기 (PWM), 오차증폭기, 램프 파 발생기, 오실레이터 등으로 이루진다. 또한 본 논문에서 보상단의 큰 외부 커패시터는, 집적회로의 면적축소를 위하여 CMOS 회로로 구성되는 멀티플라이어 등가 커패시터로 대체하였다. 또한,. 본 논문에서, 보상단의 외부 커패시터는 집적회로의 면적을 줄이기 위하여 곱셈기 기반 CMOS 등가회로로 대체하였다. 또한 제안하는 회로는 칩을 보호하기 위하여 출력 과전압, 입력부족 차단 보호회로 및 과열 차단 보호회로를 내장하였다. 제안하는 회로는 $0.18{\mu}m$ CMOS 공정을 사용하여, 케이던스의 스펙트라 회로설계 프로그램을 이용하여 설계 및 검증을 하였다. SPICE 모의 실험 결과, 설계된 이중모드 DC-DC 벅 변환기는 94.8 %의 피크효율, 3.29 mV의 리플전압, 2.7 ~ 3.3 V의 전압 조건에서 1.8 V의 출력전압을 보였다.

Dickson Charge Pump with Gate Drive Enhancement and Area Saving

  • Lin, Hesheng;Chan, Wing Chun;Lee, Wai Kwong;Chen, Zhirong;Zhang, Min
    • Journal of Power Electronics
    • /
    • 제16권3호
    • /
    • pp.1209-1217
    • /
    • 2016
  • This paper presents a novel charge pump scheme that combines the advantages of Fibonacci and Dickson charge pumps to obtain 30 V voltage for display driver integrated circuit application. This design only requires four external capacitors, which is suitable for a small-package application, such as smart card displays. High-amplitude (<6.6 V) clocks are produced to enhance the gate drive of a Dickson charge pump and improve the system's current drivability by using a voltage-doubler charge pump with a pulse skip regulator. This regulation engages many middle-voltage devices, and approximately 30% of chip size is saved. Further optimization of flying capacitors tends to decrease the total chip size by 2.1%. A precise and simple model for a one-stage Fibonacci charge pump with current load is also proposed for further efficiency optimization. In a practical design, its voltage error is within 0.12% for 1 mA of current load, and it maintains a 2.83% error even for 10 mA of current load. This charge pump is fabricated through a 0.11 μm 1.5 V/6 V/32 V process, and two regulators, namely, a pulse skip one and a linear one, are operated to maintain the output of the charge pump at 30 V. The performances of the two regulators in terms of ripple, efficiency, line regulation, and load regulation are investigated.

가전기기용 직류전원 모듈 설계 및 신뢰성 특성 해석 (Design and Reliability Evaluation of 5-V output AC-DC Power Supply Module for Electronic Home Appliances)

  • 모영세;송한정
    • 한국산학기술학회논문지
    • /
    • 제18권4호
    • /
    • pp.504-510
    • /
    • 2017
  • 본 논문은 소형 가전기기를 위한 AC DC 파워모듈 설계를 제시하고 효율과 신뢰성 및 안정성 특성을 나타낸다. 제안하는 파워모듈은 PCB 테스트보드에서 PWM 제어 IC 칩, 파워모스 소자, 트랜스포머, 각종 수동소자 (저항, 커패시터, 인덕터)를 사용하여 제작하였다. 본 논문에서 제시한 AC DC 파워모듈 회로 시뮬레이션 결과를 토대로 측정한 실험에서 입력전압은 상용전원 전압 220 V (RMS), 주파수 60 HZ의 교류전압(VAC : Voltage alternating current)을 사용 하였으며, 출력전압, OCP (over current protection), EMI(electromagnetic interference), PWM 신호 펄스, 효율 측정, 패키징 여부에 따른 발열측정 등을 실시하였다. 또한 파워모듈의 온도에 따른 특성변화와 트랜스포머 기준으로 1차측의 회로와 2차측 회로의 절연상태 확인을 하기 위한 내전압 테스트 등의 신뢰성테스트를 실시하였다. 효율 및 신뢰성 측정결과, AC DC 파워 모듈이 5 V의 출력전압, 200 mV의 리플, 약 73 %의 효율, 온도 약 $80^{\circ}C$ 까지 안정적으로 동작함을 확인하였으며, 4.2 kV의 크기로 60초 동안 견디는 내압 성능을 보였다.

전기추진선박의 추진용으로 사용되는 브러시리스 직류전동기의 제 어방법에 따른 성능향상에 관한 연구 (Control Method for Performance Improvement of BLDC Motor used for Propulsion of Electric Propulsion Ship)

  • 전현민;허재정;윤경국
    • 해양환경안전학회지
    • /
    • 제25권6호
    • /
    • pp.802-808
    • /
    • 2019
  • 직류전동기는 속도제어가 간단하고, 출력 토크특성이 우수한 장점으로 윈치나 카고 펌프 모터 등으로 선박에서 많이 사용되었으며, 전기추진선박이 도입된 초기에는 선박용 추진전동기로도 적용되었다. 하지만 브러시와 정류기와 같은 기계적 정류장치의 단점으로 인해 최근에는 직류전동기와 전기적인 특성은 매우 유사하지만 기계적인 정류장치를 설치하지 않고 반도체 소자를 이용한 전자적인 정류장치를 사용하는 브러시리스 직류전동기의 사용이 증가하고 있다. 기존의 브러시리스 직류전동기를 구동하기 위한 인버터 시스템은 2상여자방식을 사용하므로 역기전력파형이 사다리꼴모양으로 되며, 이로인해 전류가 흐르는 권선이 바뀌는 상전류 전환 구간에서 고조파와 토크리플이 발생하게 된다. 이러한 고조파와 토크리플을 저감하기 위한 다양한 방안이 연구되어 발표되었으며, 본 연구에서는 전력분석프로그램을 이용하여 브러시리스 직류전동기의 구동회로에 비례적분 속도전류제어기 알고리즘을 구현한 Cascaded H-Bridge 멀티레벨 인버터를 적용하였다. 모델링한 브러시리스 직류전동기의 시뮬레이션을 통해 제안하는 전동기의 구동방식을 적용하는 경우에 기존의 구동방식에 비해 전동기 입력측 전압파형 개선과 고조파 및 토크리플이 현저히 저감되는 결과를 확인할 수 있었다.

모드 전환 제어 가능한 듀얼 모드 벅 변환기 (Dual Mode Buck Converter Capable of Changing Modes)

  • 조용민;이태헌;김종구;윤광섭
    • 전자공학회논문지
    • /
    • 제53권10호
    • /
    • pp.40-47
    • /
    • 2016
  • 본 논문에서는 휴대기기에 적합한 모드 전환 제어 가능한 듀얼 모드 벅 변환기를 제안한다. 기존의 모드 제어 회로는 부하의 변동이 급격하거나 천천히 변동하거나 둘 중 하나의 조건에서만 모드 전환이 이루어지는 문제점을 슬로우 클럭을 이용한 모드 제어 회로 기법으로 해결하였다. 그리고 PFM(Pulse Frequency Modulation) 모드에서 PWM(Pulse Width Modulation) 벅 변환기로 전환할 때에도 카운터를 사용하여 고부하를 감지할 수 있도록 하였으며 3비트의 디지털 신호로 20mA~90mA내에서 모드 전환 시점을 선택할 수 있도록 설계하였다. 이 회로는 BCDMOS 0.18um 2-poly 3-metal 공정으로 제작되었으며, 측정 결과 입력전압 3.7V, 출력전압 1.2V 부하 전류 10uA~500mA 범위에서 32mV 이하의 출력 전압 리플을 가지며 86%의 최대 전력 변환 효율을 나타내었다.