• 제목/요약/키워드: Micro/Nano Device

검색결과 81건 처리시간 0.031초

광학 마이크로 피라미드 패턴의 제조 및 광특성 해석 (Fabrication and analysis of optical micro-pyramid array-patterns)

  • 이재령;전은채;제태진;우상원;최두선;유영은;김휘
    • 한국기계가공학회지
    • /
    • 제13권4호
    • /
    • pp.7-12
    • /
    • 2014
  • A transparent poly methyl methacrylate (PMMA) optical micro-pyramid array-pattern is designed and fabricated using an injection modeling technique. The device's optical characteristics are tested and analyzed theoretically. In the optical pattern generated using the fabricated PMMA pattern, the components, due to not only refraction but also diffraction, are observed simultaneously. Wave optic modeling and analysis reveals that the energy ratio between the diffraction and refraction in the optical pattern are dependent on the critical dimension of the optical pattern such that the refraction and diffraction tend to be directly and inversely proportional to the pattern dimension, respectively.

나노 구조 소자 시뮬레이션을 위한 상용 시뮬레이터의 비교 분석 - ISE-TCAD와 Micro-tec을 중심으로 - (Comparison on commercial simulators for nano-structure device simulation- For ISE-TCAD and Micro-tec -)

  • 심성택;임규성;정학기
    • 한국정보통신학회논문지
    • /
    • 제6권1호
    • /
    • pp.103-108
    • /
    • 2002
  • MOSFET는 전력감소, 도핑농도 증가, 캐리어 속도 증가를 위해서 많은 변화를 가져왔다. 이러한 변화를 받아들이기 위해서, 채널의 길이와 공급전압이 감소해야만하며, 그것으로 인해 소자가 더욱 작아지게 되었다. 현존하고 있는 시뮬레이션 프로그램은 많은 기술자와 과학자들에 의해 개발되어졌다. 본 논문에서는 상용화되어지고 있는 두 가지 시뮬레이터인 Micro-tec과 ISE-TCAD을 사용하여 나노 구조 소자를 시뮬레이션하여 비교하였다. 소자의 게이트 길이(Lg)는 180nm를 사용하였다. 두 시뮬레이터를 사용하여 MOSFET의 특성과 I-V 곡선 및 전계에 대해서 비교 분석하였다.

나노구조 실리콘 소자의 임팩트이온화 모델 분석 (Analysis of Impact ionization Model for Nano structure Silicon device)

  • 고석웅;임규성;정학기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2001년도 추계종합학술대회
    • /
    • pp.656-659
    • /
    • 2001
  • 최근 반도체 기술의 발달로 소자의 크기가 줄어들면서 높은 에너지를 갖는 핫 캐리어 전송 해석이 매우 중요하게 되었다. Auger 과정과는 반대인 임팩트이온화현상은 핫 캐리어에 의한 산란에 의하여 전자-정공쌍을 생성하는 과정으로 소자의 전송특성 해석을 위한 시뮬레이션에 정확한 임팩트 이온화모델이 필수적이다. 본 연구에서는 Monte Carlo 시뮬레이터를 이용한 임팩트이온화 모델과 TCAD 그리고 Micro-Tec을 이용한 임팩트이온화 모델을 분석하여 보다 정확한 임팩트이온화 모델을 제시하고자 한다.

  • PDF

반도체 웨이퍼 다이싱용 나노 복합재료 블레이드의 제작 (Fabrication of Organic-Inorganic Nanocomposite Blade for Dicing Semiconductor Wafer)

  • 장경순;김태우;민경열;이정익;이기성
    • Composites Research
    • /
    • 제20권5호
    • /
    • pp.49-55
    • /
    • 2007
  • 반도체 쿼츠 웨이퍼 다이싱용 블레이드는 마이크로/나노 디바이스와 부품을 제조하기 위해 고정밀도의 가공성을 요구한다. 따라서 균일한 마이크로/나노 선폭의 가공을 위해서는 블레이드의 제작 단계에서 균일한 두께와 밀도를 유지하는 것이 중요하다. 기존의 실리콘웨이퍼 가공을 위해서는 금속의 블레이드가 사용되고 있지만 쿼츠 웨이퍼 가공을 위해서는 고분자 복합재가 사용된다. 이러한 복합재는 가공성, 전기전도성, 그리고 적절한 강도와 연성 및 마모저항성이 있어야 한다. 그러나 기존의 건식성형 공정으로는 균일성을 유지하기 위해 많은 공정과 비용이 소비되고 있다. 본 연구에서는 도전성 나노 세라믹스 분말, 연마재 세라믹스 분말에 열경화성 수지, 전도성 고분자를 혼합한 복합재 분말을 습식성형 공정에 의해 제조, 평가하는 연구를 수행하였다. 먼저 복합재 분말을 액상과 혼합하여 블레이드를 제작하였으며, 액상의 종류, 액상 건조공정의 영향을 고찰하였다. 평가는 마이크로미터 측정기와 현미경을 이용하여 두께를 측정하였다. 두께편차와 기공률, 밀도, 경도, 등의 특성을 비교, 평가하였다. 그 결과 습식성형에 의해 블레이드의 두께편차를 감소시킬 수 있었으며, 경도 등의 특성을 향상시킬 수 있었다.

Recent Synchronization Signal Circuit System for Low Crosstalk Stereoscopic Display

  • Liou, Jian-Chiun;Huang, Jui-Feng;Tseng, Fan-Gang
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.1405-1408
    • /
    • 2008
  • Synchronization signal circuit system for low cross-talk stereoscopic display. We proposed the employment of the scanning beams of any adjacent scanning regions gradually scan from upper to down direction of the LED backlight panel.

  • PDF

LED Scanning Backlight Stereoscopic Display with Shutter Glasses

  • Liou, Jian-Chiun;Lee, Kuen;Tseng, Fan-Gang
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2008년도 International Meeting on Information Display
    • /
    • pp.710-713
    • /
    • 2008
  • LED Scanning Backlight Stereoscopic Display with Shutter Glasses is provided to realize stereoscopic image viewing even in a liquid crystal display. The eye shutter signal is alternately switched from the left eye to the right eye with 120Hz of LCD Vertical synchronization (V-sync).

  • PDF

Electric Circuit Fabrication Technology using Conductive Ink and Direct Printing

  • 정재우;김용식;윤관수
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2009년도 춘계학술발표대회
    • /
    • pp.12.1-12.1
    • /
    • 2009
  • For the micro conductive line, memory device fabrication process use many expensive processes such as manufactur-ing of photo mask, coating of photo resist, exposure, development, and etching. However, direct printing technology has the merits about simple and cost effective processes because nano-metal particles contained inks are directly injective without mask. And also, this technology has the advantage about fabrication of fine pattern line on various substrates such as FPCB, PCB, glass, polymer and so on. In this work, we have fabricated the fine and thick metal pattern line on flexible PCB substrate for the next generation electronic circuit using Ag nano-particles contained ink. To improve the line tolerance on flexible PCB, metal lines are fabricated by sequential prinitng method. Sequential printing method has vari-ous merits about fine, thick and high resolution pattern lines without bulge.

  • PDF

Micro-patterning for Biomimetic Functionalization of Surface

  • 전덕진;이준영;여종석
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제44회 동계 정기학술대회 초록집
    • /
    • pp.272-273
    • /
    • 2013
  • Some living thingsuse micro- or nano- structures for living in nature. Scientists and engineers made efforts to mimic them, and they succeeded in making new types of applications. They used 'Namib desert beetle' to self-filling device by moisture harvesting and 'lotus leaf' to self-cleaning device by water repelling. 'Namib desert beetle' and lotus leaf have micro-patterns on their surface, which consists of hydrophobic or hydrophilic materials [1]. Moreover, micro-patterns on the surface make self-filling or self-cleaning property enhanced because of the surface roughness. Surface roughness enhances wettability [2]. Micro-pattern is a significant factor to make the surface be functional, so we want to make new types of functional surface by micro-patterning. In this work,we make several functional micro-patterns (radial, line, and dot arrays) using maskless lithography and analyze the characteristics of each micro-pattern. In order to analyze and understand surface characteristics, micro-patterns with varying sizes are investigated. All experiments are proceeded on mr-DWL5 photo resists coated on silicon wafers in same condition. All the experiments have demonstrated good performances about hydrophobic or hydrophilic property corresponding to their material and structural combinations. In radial micro-pattern, although the surface is flat, water drops on hydrophilic radial pattern can be convergent to a middle point and water drops on hydrophobic radial pattern can be divergent from the middle point. In line array micro-pattern, water drops can roll off along only one direction in parallel with the line arrays. Such phenomena might be mainly caused by the local change of surface roughness. From these results, controlling the movement and direction of water drops is made feasible without introducing a slope, which can potentially be used for new types of applications.

  • PDF

미세유체소자용 유리/유리 웨이퍼 접합 및 접합강도 평가 (A study on glass/glass wafer bonding and bonding strength for micro fluidic device)

  • 신규식;박준식;장석원;박효덕;강성군;송영화
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 C
    • /
    • pp.1917-1919
    • /
    • 2003
  • 본 연구에서는 바이오 및 환경 분야에 적용 가능한 미세 유체소자 제작에 있어서 4" 유리 / 유리 웨이퍼접합을 시도하였으며, 접합결과 90%이상의 접합면적을 보였다. 접합된 샘플을 산 및 알카리 조건에 따른 인장시험결과 모든 조건에서 약 $2kgf/mm^2$ 이상의 접합강도를 보였으며 파괴는 접합면이 아닌 모재에서 발생되었다. 또한 미세유체소자 제작에 있어서 초음파를 이용하여 유리를 가공하였으며, 폭 $300{\mu}m$, 깊이 $200{\mu}m$의 미세채널을 제작하였다.

  • PDF

MEMS 공정을 이용한 32x32 실리콘 캔틸레버 어레이 제작 및 특성 평가 (Fabrication and Characterization of 32x32 Silicon Cantilever Array using MEMS Process)

  • 김영식;나기열;신윤수;박근형;김영석
    • 한국전기전자재료학회논문지
    • /
    • 제19권10호
    • /
    • pp.894-900
    • /
    • 2006
  • This paper reports the fabrication and characterization of $32{\times}32$ thermal cantilever array for nano-scaled memory device applications. The $32{\times}32$ thermal cantilever array with integrated tip heater has been fabricated with micro-electro-mechanical systems(MEMS) technology on silicon on insulator(SOI) wafer using 9 photo masking steps. All of single-level cantilevers(1,024 bits) have a p-n junction diode in order to eliminate any electrical cross-talk between adjacent cantilevers. Nonlinear electrical characteristic of fabricated thermal cantilever shows its own thermal heating mechanism. In addition, n-channel high-voltage MOSFET device is integrated on a wafer for embedding driver circuitry.