• 제목/요약/키워드: Memory access

검색결과 1,135건 처리시간 0.032초

A Development of LDA Topic Association Systems Based on Spark-Hadoop Framework

  • Park, Kiejin;Peng, Limei
    • Journal of Information Processing Systems
    • /
    • 제14권1호
    • /
    • pp.140-149
    • /
    • 2018
  • Social data such as users' comments are unstructured in nature and up-to-date technologies for analyzing such data are constrained by the available storage space and processing time when fast storing and processing is required. On the other hand, it is even difficult in using a huge amount of dynamically generated social data to analyze the user features in a high speed. To solve this problem, we design and implement a topic association analysis system based on the latent Dirichlet allocation (LDA) model. The LDA does not require the training process and thus can analyze the social users' hourly interests on different topics in an easy way. The proposed system is constructed based on the Spark framework that is located on top of Hadoop cluster. It is advantageous of high-speed processing owing to that minimized access to hard disk is required and all the intermediately generated data are processed in the main memory. In the performance evaluation, it requires about 5 hours to analyze the topics for about 1 TB test social data (SNS comments). Moreover, through analyzing the association among topics, we can track the hourly change of social users' interests on different topics.

홀로그래픽 암호화 기법을 적용한 스마트카드 위.변조 차단 (Cut off of Smartcard Forgery and Alteration Based on Holographic Security Encryption)

  • 장홍종;이성은;이정현
    • 정보처리학회논문지C
    • /
    • 제9C권2호
    • /
    • pp.173-180
    • /
    • 2002
  • 기존의 스마트카드는 사용자의 인증, 접근제어, 정보 저장·관리기능 등을 수행하기에 보안성이 매우 뛰어난 기반으로 부각되고 있으며 시장 또한 급성장하고 있다. 그러나 이런 급성장에 따라 해킹에 의한 위·변조 가능성 역시 점점 더 높아지고 있다. 이에 본 논문에서는 홀로그래픽 암호화 기반에서 각 다중화 및 암호키 다중화 기법을 사용하여 위·변조를 차단하였다. 또한 스마트카드 칩과 홀로그래픽 메모리 칩을 채택하여 기존의 스마트카드에서는 불가능했던 위·변조의 검증이 가능한 시스템을 제안하였다.

Highly Productive Process Technologies of Cantilever-type Microprobe Arrays for Wafer Level Chip Testing

  • Lim, Jae-Hwan;Ryu, Jee-Youl;Choi, Woo-Chang
    • Transactions on Electrical and Electronic Materials
    • /
    • 제14권2호
    • /
    • pp.63-66
    • /
    • 2013
  • This paper describes the highly productive process technologies of microprobe arrays, which were used for a probe card to test a Dynamic Random Access Memory (DRAM) chip with fine pitch pads. Cantilever-type microprobe arrays were fabricated using conventional micro-electro-mechanical system (MEMS) process technologies. Bonding material, gold-tin (Au-Sn) paste, was used to bond the Ni-Co alloy microprobes to the ceramic space transformer. The electrical and mechanical characteristics of a probe card with fabricated microprobes were measured by a conventional probe card tester. A probe card assembled with the fabricated microprobes showed good x-y alignment and planarity errors within ${\pm}5{\mu}m$ and ${\pm}10{\mu}m$, respectively. In addition, the average leakage current and contact resistance were approximately 1.04 nA and 0.054 ohm, respectively. The proposed highly productive microprobes can be applied to a MEMS probe card, to test a DRAM chip with fine pitch pads.

Location Based Routing Service In Distributed Web Environment

  • Kim, Do-Hyun;Jang, Byung-Tae
    • 대한원격탐사학회:학술대회논문집
    • /
    • 대한원격탐사학회 2003년도 Proceedings of ACRS 2003 ISRS
    • /
    • pp.340-342
    • /
    • 2003
  • Location based services based on positions of moving objects are expanding the business area gradually. The location is included all estimate position of the future as well as the position of the present and the past. Location based routing service is active business application in which the position information of moving objects is applied efficiently. This service includes the trajectory of past positions, the real-time tracing of present position of special moving objects, and the shortest and optimized paths combined with map information. In this paper, we describes the location based routing services is extend in distributed web GIS environment. Web GIS service systems provide the various GIS services of analyzing and displaying the spatial data with friendly user - interface. That is, we propose the efficient architecture and technologies for servicing the location based routing services in distributed web GIS environment. The position of moving objects is acquired by GPS (Global Positioning System) and converted the coordinate of real world by map matching with geometric information. We suppose the swapping method between main memory and storages to access the quite a number of moving objects. And, the result of location based routing services is wrapped the web-styled data format. We design the schema based on the GML. We design these services as components were developed in object-oriented computing environment, and provide the interoperability, language-independent, easy developing environment as well as re - usability.

  • PDF

$Ge_2Sb_2Te_5$ 박막의 Se 증가에 따른 상변화 특성 연구 (The study for phase change properties of Se added $Ge_2Sb_2Te_5$ thin films)

  • 임우식;김성원;이현용
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.166-166
    • /
    • 2007
  • PRAM (phase-change random access memory)은 전류 펄스 인가에 따른 기록매질의 비정질-결정질 간 상변화와 그에 동반되는 저항변화를 이용하는 차세대 비휘발성 메모리 소자로서 연구되어지고 있다. 본 논문에서는 $(Ge_2Sb_2Te_5)_{1-x}Se_x$ (x=0,0.05,0.1,0.15) 조성에 대한 벌크 및 박막시료를 제작하고 각 조성에 대한 상변화 특성을 분석하였다. XRD를 통해 열처리 온도에 따른 구조적 분석을 실시하였고 UV-Vis-IR spectrophotometer를 사용하여 박막의 광학적 특성을 분석하였다. 또한 각 조성의 결정화 속도를 비교하기 위해 static tester를 사용하여 레이저 펄스 시간에 대한 반사도 변화를 측정하였고 DSC를 통해 결정화 온도를 측정하였다.

  • PDF

Liquid Delivery MOCVD로 증착된 강유전체 BDT 박막의 피로 특성 향상 (Improvement of Fatigue Properties in Ferroelectric Dy-Doped Bismuth Titanate(BDT) Thin Films Deposited by Liquid Delivery MOCVD System)

  • 강동균;박윈태;김병호
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.171-171
    • /
    • 2007
  • Dysprosium-doped bismuth titanate (BDT) thin films were successfully deposited on Pt(111)/Ti/$SiO_2$/Si(100) substrates by liquid delivery MOCVD process and their structural and ferroelectric properties were characterized. Fabricated BDT thin films were found to be random orientations, which were confirmed by X-ray diffraction experiment and scanning electron microscope analysis. The crystallinity of the BDT films was improved and the average grain size increased as the crystallization temperature increased from 600 to $720^{\circ}C$ at an interval of $40^{\circ}C$. The BDT thin film annealed at $720^{\circ}C$ showed a large remanent polarization (2Pr) of $52.27\;{\mu}C/cm^2$ at an applied voltage of 5V. The BDT thin film exhibits a good fatigue resistance up to $1.0{\times}10^{11}$ switching cycles at a frequency of 1 MHz with applied pulse of ${\pm}5\;V$. These results indicate that the randomly oriented BDT thin film is a promising candidate among ferroelectric materials useti비 in lead-free nonvolatile ferroelectric random access memory applications.

  • PDF

화학적기계적연마 공정으로 제조한 PZT 캐패시터의 공정 조건에 따른 강유전 특성 연구 (Ferroelectric characteristics of PZT capacitors fabricated by using chemical mechanical polishing process with change of process parameters)

  • 전영길;정판검;고필주;김남훈;이우선
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 추계학술대회 논문집
    • /
    • pp.66-66
    • /
    • 2007
  • Lead zirconate titanate (PZT) is one of the most attractive perovskite-type materials for ferroelectric random access memory (FRAM) due to its higher remanant polarization and the ability to withstand higher coercive fields. We first applied the damascene process using chemical mechanical polishing (CMP) to fabricate the PZT thin film capacitor to solve the problems of plasma etching including low etching profile and ion charging. The $0.8{\times}0.8\;{\mu}m$ square patterns of silicon dioxide on Pt/Ti/$SiO_2$/Si substrate were coated by sol-gel method with the precursor solution of PZT. Damascene process by CMP was performed to pattern the PZT thin film with the vertical sidewall and no plasma damage. The polarization-voltage (P-V) characteristics of PZT capacitors and the current-voltage characteristics (I-V) were examined by change of process parameters. To examine the CMP induced damage to PZT capacitor, the domain structure of the polished PZT thin film was also investigated by piezoresponse force microscopy (PFM).

  • PDF

Top-Silicon thickness effect of Silicon-On-Insulator substrate on capacitorless dynamic random access memory cell application

  • 정승민;김민수;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.145-145
    • /
    • 2010
  • 반도체 소자의 크기가 수십 나노미터 영역으로 줄어들면서, 메모리 소자 또한 미세화를 위해 새로운 기술을 요구하고 있다. 1T DRAM은 하나의 트랜지스터와 하나의 캐패시터 구조를 가진 기존의 DRAM과 달리, 캐패시터 영역을 없애고 하나의 트랜지스터만으로 동작하기 때문에 복잡한 공정과정을 줄일 수 있으며 소자집적화에도 용이하다. 또한 SOI (Silicon-On-Insulator) 기판을 사용함으로써 단채널효과와 누설전류를 감소시키고, 소비전력이 적다는 이점을 가지고 있다. 1T DRAM은 floating body effect에 의해 상부실리콘의 중성영역에 축적된 정공을 이용하여 정보를 저장하게 된다. floating body effect를 발생시키기 위해 본 연구에서는 SOI 기판을 사용한 MOSFET을 사용하였는데, SOI 기판은 불순물 도핑농도에 따라 상부실리콘의 공핍층 두께가 결정된다. 실제로 불순물을 $10^{15}cm^{-3}$ 정도 도핑을 하게 되면 완전공핍된 SOI 구조가 된다. 이는 subthreshold swing값이 작고 저전압, 저전력용 회로에 적합한 특성을 보이기 때문에 부분공핍된 SOI 구조보다 우수한 특성을 가진다. 하지만, 상부실리콘의 중성영역이 완전히 공핍되어 정공이 축적될 공간이 존재하지 않게 된다. 이를 해결하기 위해 기판에 전압을 인가 후 kink effect를 확인하여, 메모리 소자로서의 구동 가능성을 알아보았다. 본 연구에서는 상부실리콘의 두께가 감소함에 따라 1T DRAM의 메모리 특성변화를 관찰하고자, TMAH (Tetramethy Ammonuim Hydroxide) 용액을 이용한 습식식각을 통해 상부실리콘의 두께가 각기 다른 소자를 제작하였다. 제작된 소자는 66 mv/dec의 우수한 subthreshold swing 값을 나타내며 빠른 스위칭 특성을 보였다. 또한 kink effect가 발생하는 최적의 조건을 찾고, 상부실리콘의 두께가 메모리 소자의 쓰기/소거 동작의 경향성에 미치는 영향을 평가하였다.

  • PDF

실시간 비저항 측정을 통한 N-doped $Ge_2Sb_2Te_5$ 박막의 결정화에 대한 연구

  • 이도규;도기훈;손현철;고대홍
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.136-136
    • /
    • 2010
  • $Ge_2Sb_2Te_5$ (GST)는 광학 스토리지 및 PRAM(Phase-change Random Access Memory)에 적용 가능한 대표적인 상변화 물질이며 상변화 거동에 대한 다양한 연구가 진행되고 있다. 차세대 비휘발성 메모리로 각광을 받고 있는 PRAM의 경우 저전력 그러나 향후 고집적, 고성능 PRAM 소자구현을 위해서는 Reset 전류 감소를 통한 소비 전력 감소, 인접 셀간의 'cross talking'을 방지할 수 있는 열적 안정성 개선 등의 문제점들을 해결해야 한다. GST 물질의 전기적, 열적 특성을 조절하여 이러한 문제를 해결하기 위하여 GST 물질에 이종의 원소를 첨가하는 연구가 활발히 진행되고 있으며, 특히 질소 첨가에 의해 결정 성장 억제를 통한 결정화 온도 증가, 결정질의 저항 증가 등의 보고가 있었다. 본 연구에서는 질소를 첨가한 N-doped $Ge_2Sb_2Te_5$ (NGST) 박막의 상변화 거동을 규명하고 GST 박막과 비교하여 첨가된 질소의 영향을 분석하고자 한다. D.C Magnetron sputtering 방법으로 증착된 GST와 NGST 박막을 등온으로 유지하여 각 온도별로 열처리 시간 증가에 따른 비저항을 실시간으로 측정하여 GST와 NGST 박막의 상분율을 계산하고 Kissinger 모델을 이용하여 effective activation energy ($E_a$)를 구하였다. GST와 NGST 박막의 $E_a$는 각각 $2.08\;{\pm}\;0.11\;eV$$2.66\;{\pm}\;0.12\;eV$로 계산되었다. 따라서 첨가된 질소에 의해 NGST 박막의 결정화를 위하여 GST 박막의 경우보다 더 큰 활성화 에너지가 필요하다.

  • PDF

Characteristic Change Of Solution Based ReRAM in Different Annealing Method

  • 박정훈;장기현;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제45회 하계 정기학술대회 초록집
    • /
    • pp.242.1-242.1
    • /
    • 2013
  • 최근, 저항변화 메모리 (resistance random access memory, ReRAM)는 단순한 구조, 고집적성, 낮은 소비 전력, 우수한 retention 특성 CMOS 기술과의 공정호환성 등의 장점으로 인하여 현재 사용되는 메모리의 물리적 한계를 극복할 수 있는 차세대 메모리로써 주목을 받고 있다. 더욱이 용액공정은 높은 균일성, 공정 시간 및 비율 감소 그리고 대면적화가 가능한 장점을 가진 이유로 TiOx, ZrOx ZnO 같은 high-k 물질들을 이용한 연구가 보고되고 있다. 기존의 ReRAM 용액공정에서 결함, 즉 oxygen vacancies 그리고 불순물들을 제어하기 위해 일반적으로 사용되는 furnace 열처리는 낮은 열효율과 고비용등의 문제점을 가지고 있다. 특히 glass 또는 flexble 기판의 경우 열처리 온도에 제약이 있다. 이러한 문제를 해결하기 위한 방법으로 열 균일성, 짧은 공정시간 의 장점을 가진 microwave 열처리 방법이 보고되고 있다. 따라서 본 연구에서는 용액공정을 이용하여 증착한 HfOx 기반의 저항변화 메모리를 제작하여 저온에서 microwave 열처리 와 furnace 열처리의 특성을 비교평가 하였다. 그 결과 microwave 열처리 방법이 furnace 열처리 방법보다 넓은 메모리 마진, 향상된 uniformity 를 가지는 것을 확인 하였다. 이로써 저온공정이 필요한 ReRAM 의 열처리 대안책 으로 사용될 수 있을 것으로 기대된다.

  • PDF