• 제목/요약/키워드: Low Phase Noise VCO

검색결과 132건 처리시간 0.022초

InGaP/GaAs HBT 기술을 이용한 저잡음 극소형 VCO 설계 (Design of a Low Noise Ultraminiature VCO using the InGap/GaAs HBT Technology)

  • 전성원;이상설
    • 한국전자파학회논문지
    • /
    • 제15권1호
    • /
    • pp.68-72
    • /
    • 2004
  • InGaP/GaAs HBT공정을 이용하여 1.75 ㎓의 전압제어 발진기를 설계한다. 전압제어 발진기의 위상 잡음을 개선하기 위하여 저역 통과 필터의 특성을 가지는 새로운 잡음 제거 회로를 제안하고, 극 소형화를 위하여 FR-4 기판의 특수한 적층 구조를 이용한다. 제작된 전압제어 발진기의 주파수 변화 범위는 약 200 MHz이고, 위상 잡음은 120 KHz 옵?에서 -119.3 ㏈c/Hz이다. VCO 코어의 소비 전력은 공급 전원 2.8 V에서 11.2 ㎽이고, 출력 파워는 -2 ㏈m이다. FOM의 계산치는 191.7로써, 지금까지 발표된 FET나 HBT 전압제어 발진기보다 좋은 성능을 보인다. 완성된 전압제어 발진기의 크기는 3.266 mm ${\times}$ 3.186 mm로 극소형이다.

최적화된 나선형 인덕터를 이용한 이동 통신용 저잡음. 저전력 2㎓ CMOS VCO 설계에 관한 연구 (A 2㎓, Low Noise, Low Power CMOS Voltage-Controlled Oscillator Using an Optimized Spiral Inductor for Wireless Communications)

  • 조제광;이건상;이재신;김석기
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.283-286
    • /
    • 1999
  • A 2㎓, low noise, low power CMOS voltage-controlled oscillator (VCO) with an integrated LC resonator is presented. The design of VCO relies heavily on the on-chip spiral inductor. An optimized spiral inductor with Q-factor of nearly 8 is achieved and used for the VCO. The simulated result of phase noise is as low as -l14 ㏈c/Hz at an offset frequency of a 600KHz from a 2㎓ carrier frequency. The VCO is tuned with standard available junction capacitors, resulting in an about 400MHz tuning range (20%). Implemented in a five-metal 0.25${\mu}{\textrm}{m}$ standard CMOS process, the VCO consumes only 2㎽ from a single 2.5V supply. It occupies an active area of 620${\mu}{\textrm}{m}$$\times$720${\mu}{\textrm}{m}$.

  • PDF

메타 구조 Broadside Coupled 나선형 공진기를 이용한 저위상 잡음 전압 제어 발진기 (Low Phase Noise VCO Using the Metamaterial Broadside Coupled Spiral Resonator)

  • 한경남;서철헌
    • 한국전자파학회논문지
    • /
    • 제20권9호
    • /
    • pp.961-966
    • /
    • 2009
  • 본 논문에서는 메타 구조 Broadside Coupled 나선형 공진기(BC-DSRs)를 이용하여 전압 제어 발진기의 위상 잡음 특성을 줄이기 위한 새로운 구조를 제안하였다. 이러한 특성 실현을 위하여 연속된 나선형 구조를 신호면과 그라운드 면에 각각 적용하였다. 일반적인 전압 제어 발진기와 비교하였을 때, 본 논문에서 제안한 VCO는 더 큰 결합 계수를 가지며, 이로 인하여 얻을 수 있는 더 높은 Q값을 통하여 전압 제어 발진기의 위상 잡음을 줄일 수 있다. 1.8 V의 공급 전력을 갖는 전압 제어 발진기는 주파수 조절 범위, $5.749{\sim}5.853\;GHz$에서 $-121{\sim}-117.16\;dBc$/Hz @ 100 kHz의 위상 잡음 특성을 갖는다. 또한 전압 제어 발진기의 Figure Of Merit(FOM)은 동일한 주파수 조절 범위에서 $-198.45{\sim}-194.77\;dBc$/Hz @ 100 kHz의 특성을 보였다.

이득 제어 지연 단을 이용한 1.9-GHz 저 위상잡음 CMOS 링 전압 제어 발진기의 설계 (Design of the 1.9-GHz CMOS Ring Voltage Controlled Oscillator using VCO-gain-controlled delay cell)

  • 한윤택;김원;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제46권4호
    • /
    • pp.72-78
    • /
    • 2009
  • 본 논문에서는 $0.13{\mu}m$ CMOS 공정의 이득(Kvco) 제어 지연 단을 이용한 위상동기루프에 사용되는 저 위상잡음 CMOS 링 전압제어발진기를 설계 및 제작한다. 제안하는 지연 단은 출력 단자를 잇는 MOSFET을 이용한 능동저항으로 전압제어발진기의 이득을 감소시킴으로써 위상잡음을 개선한다. 그리고 캐스코드 전류원, 정귀환 래치와 대칭부하 등을 이용한다. 제안한 전압제어 발진기의 위상잡음 측정결과는 1.9GHz가 동작 할 때, 1MHz 오프셋에서 -119dBc/Hz이다. 또한 전압제어발진기의 이득과 전력소모는 각각 440MHz/V와 9mW이다.

마이크로스트립 사각 개방 루프 공진기와 가변 부성 저항을 이용한 저위상 잡음 Push-Push 전압 제어 발진기 (Low Phase Noise Push-Push VCO Using Microstrip Square Open Loop Resonator and Tunable Negative Resistance)

  • 최재원;서철헌
    • 한국전자파학회논문지
    • /
    • 제18권8호
    • /
    • pp.847-853
    • /
    • 2007
  • 본 논문에서는 마이크로스트립 사각 개방 루프 공진기와 가변 부성 저항을 이용한 향상된 push-push 전압제어 발진기를 제시하였다. 마이크로스트립 사각 개방 루프 공진기는 큰 결합 계수 값을 갖는데, 이는 Q값을 크게 만들고, 전압 제어 발진기의 위상 잡음을 줄인다. 1.8V의 공급 전압을 사용한 전압 제어 발진기는 $5.744{\sim}5.859GHz$의 주파수 조절 범위에서 $-124.67{\sim}-122.67dBc/Hz\;@\;100 kHz$의 위상 잡음 특성을 갖는다. 이 전압 제어 발진기의 FOM은 같은 주파수 조절 범위에서 $-202.83{\sim}-201dBc/Hz\;@\;100 kHz$의 값을 갖는다. 마이크로 스트립 사각 개방 루프 공진기를 이용한 단일 종단 전압 제어 발진기와 마이크로스트립 공진기를 이용한 push-push 발진기와 비교했을 때 개선된 위상 잡음 특성은 각각 -8.51 dB와 -33.67 dB이다.

주파수합성기의 Phase Noise 예측 및 1/f Noise Modeling (The Phase Noise Prediction and 1/f Noise Modeling of Frequency Synthesizer)

  • 김형도;성태경;조형래
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2000년도 추계종합학술대회
    • /
    • pp.180-185
    • /
    • 2000
  • 본 논문에서는 주파수합성기에서 가장 큰 노이즈 Source인 VCO 및 각 단에서 발생하는 Phase Noise의 offset 주파수에 따른 변화를 예측하기위해 2303,15MHz의 주파수합성기를 설계하고 Lascari의 방법을 이용해 분석하였다. 그리고 VCO에서 발생되는 여러 중첩 형태로 된 Phase Noise중 저주파대역에서 문제가 되는 1/f Noise룰 3차 System에서 분석하였다. 3차 System에서는 해석이 복잡하므로 수학적인 분석을 통하여 1/f Noise를 예측한다는 것이 어렵지만 pseudo-damping factor의 도입으로 3차 시스템에서의 1/f Noise variance의 해석이 용이하도록 시도하였고 이를 2차 시스템과 비교하여 분석하였다.

  • PDF

Analysis of PLL Phase Noise Effect for High Data-rate Underwater Communications

  • Lee, Chong-Hyun;Bae, Jin-Ho;Hwang, Chang-Ku;Lee, Seung-Wook;Shin, Jung-Chae
    • International Journal of Ocean System Engineering
    • /
    • 제1권4호
    • /
    • pp.205-210
    • /
    • 2011
  • High data-rate underwater communications is demanded. This demand imposes stringent requirements on underwater communication equipment of phase-locked-loop (PLL). Phase noise in PLL is unwanted and unavoidable. In this paper, we investigate the PLL phase noise effect on high order QAM for underwater communication systems. The phase noise model using power spectral density is adopted for performance evaluation. The phase noise components considered in PLL are reference oscillator, voltage controlled oscillator (VCO), filter and divider. The filters in PLL noise are assumed to be second order active and passive low pass filters. Through simulation, we analyze the phase noise characteristics of the four components and then investigate the performance improvement factor of each component. Consequently, we derive specifications of VCO, phase detector, divider to meet performance requirement of high data-rate communication using QAM under phase noise influence.

저전압용 전압제어발진기의 설계 (Design of the Voltage Controlled Oscillator for Low Voltage)

  • 이종인;정동수;정학기;윤영남;이상영
    • 한국정보통신학회논문지
    • /
    • 제16권11호
    • /
    • pp.2480-2486
    • /
    • 2012
  • 본 논문에서는 WCDMA(Wide Code Division Multiple Access) 시스템 사양을 만족시키는 주파수 합성기 블록 중 위상잡음 및 전력소모의 최적 설계가 필요한 저전압 LC-VCO (voltage controlled oscillator)의 설계를 제안 하였다. 최적 설계를 위해 LC-tank의 손실성분을 보상하는 MOS트랜지스터의 전달컨덕턴스와 인덕턴스 평면에 여유이득 라인과 튜닝 범위 라인을 그어 설계 가능한 영역 내에서 위상잡음이 최소가 되는 파라미터 값을 구하였다. 모의실험 결과 위상잡음 특성은 1MHz옵셋에서 -113dBc/Hz였다. 최적 설계된 LC-VCO는 0.25um CMOS 공정을 이용하여 제작되었다. 칩 측정결과 LC-VCO의 위상잡음 특성은 1MHz 옵셋에서 -116dBc/Hz였다. 전력소모는 15mW였으며, Kvco는 370MHz/V였다.

고신뢰성과 저위상잡음을 갖는 전압제어 발진기의 설계 및 제작 (Design of Voltage Controlled Oscillator with High Reliability and Low Phase Noise)

  • 류근관
    • 한국ITS학회 논문지
    • /
    • 제3권1호
    • /
    • pp.13-19
    • /
    • 2004
  • 본 논문에서는 낮은 위상잡음과 고신뢰성을 갖는 전압제어 발진기를 비선형 설계하였으며 그 위상잡음을 Lesson식과 비교하여 잘 일치함을 확인하였다. 전압제어 발진기의 위상잡음을 개선하기 위하여 유전체 공진기와 결합하는 마이크로 스트립 라인을 고임피던스 변환기를 이용함으로써 공진회로의 Q값이 그대로 능동소자에 전달되도록 하였다. 또한 worst case 해석 및 part stress 해석을 수행함으로써 전압제어 발진기의 신뢰도를 높였다. 제작된 전압제어 발진기는 0$\~$12 V의 제어전압에서 0.56 MHz/V의 튜닝대역을 가지고 있으며 160 mW의 DC 전력을 소모한다. 또한 -116.5 dBc/Hz @100KHz와 -96.51 dBc/Hz @10KHz의 우수한 위상잡음 특성과 7.33 dBm의 출력을 얻었다.

  • PDF

1V 미만 전원 전압에서 저 위상잡음에 적합한 차동 콜피츠 전압제어 발진기 회로 (A Differential Colpitts-VCO Circuit Suitable for Sub-1V Low Phase Noise Operation)

  • 전만영
    • 한국전자통신학회논문지
    • /
    • 제6권1호
    • /
    • pp.7-12
    • /
    • 2011
  • 본 논문은 1 V 미만의 전원 전압에서 저 위상잡음을 갖는 발진 신호의 발생에 적합한 차동 콜피츠 전압제어 발진기 (VCO: Voltage Controlled Oscillator) 회로를 제안한다. 제안된 회로는 전류원으로 인덕터를 사용함으로써 1 V 미만의 전원 전압에서 저 위상잡음의 발진을 보다 용이하게 한다. 공진기 손실을 보다 줄이기 위하여 단일 콜피츠 발진기의 두 개의 궤환 커패시터 중의 하나를 바렉터 (varactor)로 대체하였다. $0.18{\mu}m$ RF CMOS 기술을 사용하는 포스트 레이아웃 (post-layout) 시뮬레이션 결과는 0.6 V에서 0.9 V 사이의 전원 전압에서 제안된 회로가 1MHz 오프셋 주파수에서 나타내는 위상잡음은 널리 알려진 교차 결합 전압제어 발진기의 위상잡음보다 적어도 7 dBc/Hz 이상 낮음을 보여준다.