• 제목/요약/키워드: Linear output feedback

검색결과 365건 처리시간 0.024초

가변 소스 인덕터를 갖는 GaAs FET 선형화기 설계 (Design of GaAs FET Linearizer with Variable Source Inductance)

  • 안정식;이기홍;강정진;유재문;이종악
    • 전기전자학회논문지
    • /
    • 제3권2호
    • /
    • pp.221-225
    • /
    • 1999
  • 본 논문에서는 소스에 큰 값의 가변 인덕터를 갖는 새로운 형태의 predistortion 선형화기가 연구되었다. 그것은 입력 전력이 증가함에 따라 양의 진폭과 음의 위상 편차를 얻을 수 있어 전력증폭기에서 만들어지는 왜곡을 충분히 보상할 수 있다. 또한, 하나의 CaAs FET, 인덕터, 입 출력 정합회로, 그리고 바이어스회로로 구성되어, 회로가 간단하므로 넓은 대역폭에 걸쳐 선형화 특성과 온도 안정성을 갖는다. 그리고 소스 인덕터와 게이트 바이어스를 변화시킴으로써 원하는 왜곡 특성을 얻을 수 있는 장점을 갖는다. 제작한 predistorter에서, 주 증폭기에 의한 IM3가 10.61dBc이고, predistorter를 갖는 주 증폭기의 IM3가 21.91dBc이므로 약 11dB의 개선된 결과를 얻었다.

  • PDF

무선 센서 네트워크를 위한 패킷 손실을 포함한 비선형 네트워크 제어 시스템의 관측기 기반 지능 제어기 설계 (Observer-based Intelligent Control of Nonlinear Networked Control Systems with Packet Loss for Wireless Sensor Network)

  • 나인호;김세진;주영훈
    • 한국지능시스템학회논문지
    • /
    • 제19권2호
    • /
    • pp.185-190
    • /
    • 2009
  • 본 논문은 무선 센서 네트워크를 위한 패킷 손실을 포함하는 비선형 네트워크 제어 시스템의 관측기 기반 지능 제어기를 제시한다. 비선형 시스템의 지능 제어를 위해 Takagi-Sugeno (T-S) 퍼지 모델링 기법을 이용하고, 이를 통하여 비선형 네트워크 제어 시스템을 퍼지 모델로 표현한다. 퍼지 모델로 표현된 네트워크 제어 시스템에 대하여 퍼지 관측기를 설계하고, 관측기의 측정치와 실제 시스템의 상태변수 간의 오차를 안정화 시킬 수 있는 출력 궤환 제어기를 설계한다. 제안된 제어기를 포함한 폐루프 시스템의 안정도 조건을 선형 행렬 부등식으로 나타내고, 부등식을 이용하여 제어기의 이득값을 구한다. 모의실험을 통하여 제어기의 효용성을 평가한다.

웨이블릿 영역에서의 선택적 부분 영상 암호화 (Selectively Partial Encryption of Images in Wavelet Domain)

  • 서영호;;김동욱
    • 한국통신학회논문지
    • /
    • 제28권6C호
    • /
    • pp.648-658
    • /
    • 2003
  • 영상/비디오 컨텐츠의 사용이 급증함에 따라 유료 및 비밀유지를 필요로 하는 영상데이터에 대한 보안문제가 크게 대두되고 있다. 본 논문에서는 영상데이터를 숨기기 위한 영상 암호화 방식을 제안하였다. 이 방법은 웨이블릿 영역에서 양자화과정을 마친 영상 데이터를 대상으로 한다. 본 논문은 영상의 전체데이터가 아닌 부분데이터를 암호화하는 방식을 사용하는데, 세 가지 형태의 부분데이터 추출방식을 사용하였다. 먼저, 웨이블릿 변환이 원영상을 주파수 대역으로 재편성함을 이용하여 영상정보 중 특정 주파수를 숨김으로서 전체 영상을 인식할 수 없도록 하였다. 각 화소를 나타내는 데이터에서도 모든 데이터를 사용하지 않고 MSB만을 선택하여 암호화 대상에 포함시켰다. 마지막으로 특정 부대역의 화소들을 무작위로 선택하였으며, 이 때 선형귀환 시프트 레지스터(Linear Feedback Shift Register, LFSR)를 사용하였다. LFSR의 초기값과 출력비트의 선택에 있어서 암호화키의 일부분을 사용함으로써 암호화 강도를 더욱 높였다. 제안한 방법을 소프트웨어로 구현하여 약 500개의 영상을 대상으로 실험한 결과 원영상 데이터의 약 1/1000의 데이터 양을 암호화함으로써 원영상을 인식할 수 없을 정도의 암호화효과를 얻을 수 있음을 알 수 있었다. 따라서 제안한 방법은 작은 양의 암호화로 효과적으로 영상을 숨기는 방법임을 확인할 수 있었다. 본 논문에서는 부대역의 선택과 LFSR 출력 중 사용비트의 양에 따른 여러 방식을 제안하였으며, 이들의 암호화 수행시간과 암호화효과 사이에 상보적인 관계가 있음을 보여, 적용분야에 따라 선택적으로 사용할 수 있음을 보였다. 또한 본 논문의 방식들은 응용계층에서 수행되는 것으로, 현재 유·무선 통합 네트워크의 중요한 문제로 대두되고 있는 끝과 끝 (end-to-end)의 보안에 대한 좋은 해결방법으로 사용될 수 있으리라 기대된다.

전류-컨베이어(CCII)를 사용한 새로운 계측 증폭기 설계 (Design of a Novel Instrumentation Amplifier using Current-conveyor(CCII))

  • 차형우;정태윤
    • 전자공학회논문지
    • /
    • 제50권12호
    • /
    • pp.80-87
    • /
    • 2013
  • 저가, 광대역, 그리고 넓은 이득 제어 범위를 갖는 전자 계측 시스템을 실현하기 위한 정극성 전류 컨베이어(positive polarity current-conveyor : CCII+)를 사용한 새로운 계측 증폭기(instrumentation amplifier : IA)를 설계하였다. 이 IA는 두 개의 CCII+, 세 개의 저항 그리고 한 개의 연산 증폭기(operational amplifier : op-amp)로 구성된다. 동작 원리는 두 입력 전압의 차가 전압 및 전류 폴로워(follower) 사용되는 두 개의 CCII+에 의해 각각 동일한 전류로 변환되고 이 전류는 op-amp의 (+)단자의 저항기와 귀환 저항기를 통과시켜 출력 전압을 구하는 것이다. IA의 동작 원리를 확인하기 위해 AB급 CCII+를 설계하였고 상용 op-amp LF356을 사용하여 IA를 구현하였다. 시뮬레이션 결과 CCII+를 사용한 전압 폴로워는 ${\pm}$4V의 선형범위에서 0.21mV의 오프셋 전압을 갖고 있었다. IA는 1개의 저항기의 저항값 변화로 -20dB~+60dB의 이득을 갖고 있으며, 60dB에 대한 -3dB 주파수는 400kHz이였다. 제안한 IA의 외부의 저항기의 정합이 필요 없고 다른 저항기로 오프셋을 조절할 수 있는 장점을 갖고 있다. 소비전력은 ${\pm}$5V 공급전압에서 130mW이였다.

파노라믹 스캔 라이다 시스템용 4-채널 차동 CMOS 광트랜스 임피던스 증폭기 어레이 (Four-Channel Differential CMOS Optical Transimpedance Amplifier Arrays for Panoramic Scan LADAR Systems)

  • 김상균;정승환;김성훈;;최한별;홍채린;이경민;어윤성;박성민
    • 전자공학회논문지
    • /
    • 제51권9호
    • /
    • pp.82-90
    • /
    • 2014
  • 본 논문에서는 선형성을 가진 파노라믹 스캔 라이다(PSL) 시스템용의 4-채널 차동 트랜스임피던스 증폭기 어레이를 0.18-um CMOS 공정을 이용하여 구현하였다. PSL시스템을 위한 성능의 비교분석을 위하여 전류모드 및 전압모드의 두 종류 트랜스임피던스 어레이 칩을 각각 구현하였으며, 채널당 1.25-Gb/s 동작속도를 갖도록 설계하였다. 먼저 전류모드 칩의 경우, 각 채널 광 수신입력단은 전류미러 구조로 구현하였으며, 특히 로컬 피드백 입력구조로 개선하여 낮은 입력저항과 낮은 잡음지수를 가질 수 있도록 설계하였다. 칩 측정 결과, 채널 당 $69-dB{\Omega}$ 트랜스임피던스 이득, 2.2-GHz 대역폭, 21.5-pA/sqrt(Hz) 평균 잡음 전류 스펙트럼 밀도, -20.5-dBm 수신감도, 및 1.8-V 전원전압에서 4채널 총 147.6-mW 소모전력을 보이며, 1.25-Gb/s 동작속도에서 크고 깨끗한 eye-diagram을 보인다. 한편, 전압모드 칩의 경우, 각 채널 광 수신입력단은 인버터 입력구조로 구현하여 낮은 잡음지수를 갖도록 설계하였다. 칩 측정 결과, 채널 당 $73-dB{\Omega}$ 트랜스임피던스 이득, 1.1-GHz 대역폭, 13.2-pA/sqrt(Hz) 평균 잡음 전류 스펙트럼 밀도, -22.8-dBm수신감도, 및 4채널 총 138.4-mW 소모전력을 보이며, 1.25-Gb/s 동작속도에서 크고 깨끗한 eye-diagra을 보인다.