• Title/Summary/Keyword: LC 필터

Search Result 183, Processing Time 0.029 seconds

Input LC Fiter Design of Diode Rectifiers Considering Filter VA Rating Reduction (필터소자의 용량 저감을 고려한 다이오드 정류기의 입력LC필터 설계)

  • 임영철;정영국
    • Journal of the Korean Institute of Illuminating and Electrical Installation Engineers
    • /
    • v.12 no.1
    • /
    • pp.35-44
    • /
    • 1998
  • In this paper, input LC filter design of diode rectifiers considering filter V A rating reduction has been propoesd. It consisted of an input LC parallel resonent tank whose inductor and capacitor values are se$.$ lected so that the input filter presents an infinite impedance to harmonic input ac current component. The operation of proposed input filter has been analyzed in detail under steady state conditions. Performance evaluation and related design data have been provided on Per Unit basis for the proper implementation of diode rectification system. Finally, Detailed input and output current analysis has shown that the proposed input filter yield high quality input ac current waveforms, in particular, high input power factor values and more reliabilty which reducing the V A rating of passive components as compared to the standard type LC filter.filter.

  • PDF

LC filter design for reducing output voltage harmonics (출력 전압 고조파 저감을 위한 LC 필터설계)

  • Han, Dong Yeob;Kim, Sungmin
    • Proceedings of the KIPE Conference
    • /
    • 2020.08a
    • /
    • pp.453-454
    • /
    • 2020
  • 본 논문은 PWM에 의한 전압 고조파를 분석하여 LC 필터를 설계하는 방안을 제안한다. 전압형 인버터는 PWM 방식을 이용하여 출력전압을 합성하며, PWM에 의한 전압 고조파는 직류단 전압, Modulation index, Deadtime 등에 의해서 결정된다. 출력 전압 고조파와 PWM 전압고조파와의 관계를 풀어 LC 필터를 설계한다. 제안된 방법으로 설계된 LC 필터는 시뮬레이션을 통해 설계의 타당성을 확인하였다.

  • PDF

LC Filter Design Limiting Voltage Slew Rate (전압 상승률을 기반으로 하는 인버터의 출력 필터 설계)

  • Choi, Young-Hyun;Choi, Hyeon-Gyu;Ha, Jung-Ik
    • Proceedings of the KIPE Conference
    • /
    • 2016.07a
    • /
    • pp.331-332
    • /
    • 2016
  • 본 논문에서는 PWM 슬루율을 제한하기 위한 LC 필터 설계를 제안한다. 기존의 연구에서는 PWM 입력전압과 필터링된 출력 전압에 대한 주파수 분석을 통해 출력단에 나타나는 슬루율을 제한하였다. 하지만 이러한 분석은 순시 출력 슬루율을 정량적으로 분석하기 어렵다. 본 논문에서는 LC필터의 출력 슬루율을 시간 영역에서 분석하고, 이를 제한하는 LC 필터의 정량적인 설계법을 제시한다.

  • PDF

LC Filter Design Considering Voltage Control Performance and PWM Inverter Size for Dynamic Voltage Restorers (동적전압보상기(DVR)의 전압제어특성과 인버터 용량을 고려한 출력필터 설계방법)

  • Kim Hyosung;Kim Jang-Hwan;Sul Seung-Ki
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.10 no.2
    • /
    • pp.117-123
    • /
    • 2005
  • The cutoff frequency of a LC output filter for Dynamic Voltage Restorers (DVR) limits the control bandwidth of a DVR system while it attenuates the inverter switching ripples. For a selected cutoff frequency of a LC output filter, infinite number of L-C combinations is possible. Although different L-C combination has different filter characteristics, the filter design on L-C combination has been depended on field experiences without clear analysis. This paper proposes a design criterion and design examples for the L-C filter combination considering the control characteristics and the size of DVRs. An experimental DVR system based on the proposed LC output filter design methodology is built and tested.

LC Trap Filter Design of Single Phase NPC Multi-Level PWM Inverters for Harmonic Reduction (고조파 저감을 위한 단상 NPC 멀티레벨 PWM 인버터의 LC트랩 필터 설계)

  • Kim, Yoon-Ho;Lee, Jae-Hak;Kim, Soo-Hong
    • The Transactions of the Korean Institute of Power Electronics
    • /
    • v.11 no.4
    • /
    • pp.313-320
    • /
    • 2006
  • In this paper, a design approach of LC trap filter for output side harmonic reduction of single phase NPC multilevel inverter is proposed, and THD of the output voltage and harmonic FFT of the output current are analyzed. The proposed filter consists of a conventional LCR filter cascaded with an LC trap filter and it is tuned to inverter switching frequency. A NPC multilevel inverter inverter is used an inverter system for high power application and DSP(TMS320C31) is used for the controller. The effectiveness of the proposed system confirmed through simulation and experimental results.

State Feedback Output Voltage Control of LC Filter in Series Voltage Compensator (상태 궤한 제어기를 이용한 직렬 전압 보상기에서의 LC 필터 전압 제어)

  • Lee, Eun-Woo;Lee, Sang-Joon;Sul, Seung-Ki
    • Proceedings of the KIEE Conference
    • /
    • 2001.07b
    • /
    • pp.965-967
    • /
    • 2001
  • 전원 측 전압강하/상승 (Voltage sag/swell)을 보상하기 위한 동적전압보상기(Dynamic Voltage Restorer)등의 직렬 보상기에서 스위칭으로 인한 인버터 출력전압의 맥동(ripple)을 제거하기 위해 LC 필터가 사용된다. 본 논문에서는 LC 필터에서 커패시터의 전압을 상태 궤환을 이용하여 제어하는 알고리즘을 제시한다. LC 필터의 이산시간 상태 방정식을 구한 후, 궤환 이득값을 구하는 과정이 z-평면에서 이루어진다. 그리고, 제어기의 계산지연을 고려하여, 상태 관측기를 설계한다. 제안된 제어기는 기존 직렬보상기와 달리 전류 센서를 필요로 하지 않기 때문에 경제적인 이점을 가지게 된다.

  • PDF

Design of PWM Inverter for Improving Output and Reducing Harmonics (PWM 인버터의 고조파 감소와 출력특성 개선)

  • Chio, Y.H.;Kim, N.W.;Hyun, D.S.
    • Proceedings of the KIEE Conference
    • /
    • 2006.04b
    • /
    • pp.399-401
    • /
    • 2006
  • 논문에서는 SPWM인버터의 출력파형을 개선하고 고조파 성분을 저감시키기 위한 방법으로 스위칭 기법과 LC필터를 제안한다. 스위칭 기법은 일정 고조파 이하를 제거할수 있으나 스위칭 손실을 수반함으로 고차 고조파를 제거하기에는 제약이 많은 따른다 LC필터는 고조파 성분들을 제거할 수 있으나 출력파형의 왜곡을 초래한다. 본 연구에서는 스위칭 기법으로 기뜬 주파수 근처의 고조파를 제거하고 LC필터를 이용하여 나머지 고조파 성분을 제거하는 방법을 시뮬레이션을 통하여 검토하여 보았다. LC필터의 출력파형 왜곡을 보상하기 위하여 필터에 저항을 직렬 연결하였다.

  • PDF

A SAW-less GPS RX Front-end using an Automatic LC Calibrator (자동변환 LC 캘리브레이터를 이용한 SAW 필터 없는 GPS RX 프론트앤드 구현)

  • Kim, Yeon-Bo;Moon, Hyunwon
    • Journal of Korea Society of Industrial Information Systems
    • /
    • v.21 no.1
    • /
    • pp.43-50
    • /
    • 2016
  • In this paper, new automatic LC calibrator is proposed for realizing a passive LC filter with almost constant frequency characteristic regardless of the PVT variations. The SAW-less GPS RX front-end is implemented using a 65nm CMOS process using the proposed LC calibrator. Also, new dual-mode low noise amplifier (LNA) structure is proposed to generate the RF signal required for the LC calibrator. The characteristics of the implemented GPS RX front-end show the voltage gain of about 42.5 dB, noise figure of below 1.35 dB, the blocker input P1dB of -24 dBm in case of the worst blocker signal at 1710 MHz frequency, while it consumes 7 mA current at 1.2 V power supply voltage.

A Filter Synthesis Method for Multi-Band Filter Design (다중 대역 필터 설계를 위한 필터 합성법)

  • Lee, Hye-Sun;Lee, Ja-Hyeon;Lim, Yeong-Seog
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.21 no.11
    • /
    • pp.1259-1268
    • /
    • 2010
  • In this paper, we presented a new LC prototype synthesis method for the multi-band filter. For synthesis a multi-band filter with the required frequency response, we proposed the diagram of poles and zeros, also, we proposed the optimization process for finding the combination of optimized poles and zeros. From the transfer and reflection functions calculated from poles and zeros, we performed the quasi-elliptic LC prototype synthesis of multi-band filter. Using the proposed LC prototype synthesis method of multi-band filter, dual-band filter operating at GSM(880~960 MHz) and ISM(2,400~2,500 MHz) and triple-band filter operating at GSM(880~960 MHz) and ISM(2,400~2,500, 5,725~5,850 MHz) were designed and fabricated.

Design and Implementation of Frequency Down Converter for Satellite Communication (위성 통신용 주파수 하향 변환기의 설계 및 제작)

  • Lee, Seung-Dae;Na, Sang-Yeob
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.13 no.2
    • /
    • pp.801-807
    • /
    • 2012
  • In this paper, design and implementation of frequency down converter based on LC filter technic. Single frequency down converter, designed a low-noise amplifier, mixer, IF amplifier, LC filter was configured. And it is composed of DC block capacitors and RF bypass capacitor. LC filter, replace it with the IC reduced the power and realized low cost. The gain of single down converter is about 10dBm and realized by 18MHz bandwidth at 70MHz band.