• 제목/요약/키워드: LC 필터

검색결과 183건 처리시간 0.025초

필터소자의 용량 저감을 고려한 다이오드 정류기의 입력LC필터 설계 (Input LC Fiter Design of Diode Rectifiers Considering Filter VA Rating Reduction)

  • 임영철;정영국
    • 조명전기설비학회논문지
    • /
    • 제12권1호
    • /
    • pp.35-44
    • /
    • 1998
  • 본 연구에서는 전류스트레스 및 필터소자의 용량저감을 고려한 다이오드 정류기의 입력LC필터 설계법을 기술하였다. 입력교류전류의 제3고조파 성분에 대하여 무한한 임피던스를 갖도록 LC병렬 공진회로와 출력측 직류콘덴서로 구성된 새로운 필터를 단위법(Per Unit)에 의해 설계하였다. 제안된 LC필터를 다이오드정류기에 적용하여 정상상태에서 실험한 결과, 입력교류전류의 제3고조파성분을 8.8〔%〕로 감소시켰으며, 입력역률은 종전의 표준형의 입력역률이 0.76인데 비하여 0.913으로 개선시켰다. 또한 필터소지자의 전압.전류용량감소와 함께, 설계된 입력LC필터는 다이오드 정류기계통에 악영향을 미치지 않았으며, 따라서 종래의 표준형 LC필터에 의한 방법과 비교하여 제안된 방법이 83.5〔%〕의 저용량의 필터로도 고역률의 정류가 가능함을 입증하였다.

  • PDF

출력 전압 고조파 저감을 위한 LC 필터설계 (LC filter design for reducing output voltage harmonics)

  • 한동엽;김성민
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2020년도 전력전자학술대회
    • /
    • pp.453-454
    • /
    • 2020
  • 본 논문은 PWM에 의한 전압 고조파를 분석하여 LC 필터를 설계하는 방안을 제안한다. 전압형 인버터는 PWM 방식을 이용하여 출력전압을 합성하며, PWM에 의한 전압 고조파는 직류단 전압, Modulation index, Deadtime 등에 의해서 결정된다. 출력 전압 고조파와 PWM 전압고조파와의 관계를 풀어 LC 필터를 설계한다. 제안된 방법으로 설계된 LC 필터는 시뮬레이션을 통해 설계의 타당성을 확인하였다.

  • PDF

전압 상승률을 기반으로 하는 인버터의 출력 필터 설계 (LC Filter Design Limiting Voltage Slew Rate)

  • 최영현;최현규;하정익
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 전력전자학술대회 논문집
    • /
    • pp.331-332
    • /
    • 2016
  • 본 논문에서는 PWM 슬루율을 제한하기 위한 LC 필터 설계를 제안한다. 기존의 연구에서는 PWM 입력전압과 필터링된 출력 전압에 대한 주파수 분석을 통해 출력단에 나타나는 슬루율을 제한하였다. 하지만 이러한 분석은 순시 출력 슬루율을 정량적으로 분석하기 어렵다. 본 논문에서는 LC필터의 출력 슬루율을 시간 영역에서 분석하고, 이를 제한하는 LC 필터의 정량적인 설계법을 제시한다.

  • PDF

동적전압보상기(DVR)의 전압제어특성과 인버터 용량을 고려한 출력필터 설계방법 (LC Filter Design Considering Voltage Control Performance and PWM Inverter Size for Dynamic Voltage Restorers)

  • 김효성;김장환;설승기
    • 전력전자학회논문지
    • /
    • 제10권2호
    • /
    • pp.117-123
    • /
    • 2005
  • LC출력필터는 동적전압보상기(DVR)의 인버터 스위칭에 따른 전압리플을 억제하는 반면에, 전압제어 밴드폭에 제한을 가져온다. 이러한 두 조건을 만족시키기 위한 LC출력펄터의 컷오프 주파수 설계에 대하여는 지금까지 많은 연구가 이루어져 왔다. 그러나 적절히 설계 되어진 필터의 컷오프 주파수에 대하여 무한히 많은 수의 L-C 조합이 가능하며 그에 따라 서로 다른 특성이 나타나지만, 지금까지 분명한 해석적인 기초가 없이 현장의 경험에 의존한 설계를 하여 왔다. 본 논문은 DVR의 크기를 최소화 하면서 우수한 제어성능을 유지할 수 있는 LC출력필터의 설계 방법을 제안한다. 제안된 LC출력필터의 설계에 기초한 DVR 시스템을 구성하여 실험에 의하여 이론을 증명한다.

고조파 저감을 위한 단상 NPC 멀티레벨 PWM 인버터의 LC트랩 필터 설계 (LC Trap Filter Design of Single Phase NPC Multi-Level PWM Inverters for Harmonic Reduction)

  • 김윤호;이재학;김수홍
    • 전력전자학회논문지
    • /
    • 제11권4호
    • /
    • pp.313-320
    • /
    • 2006
  • 본 논문에서는 단상 NPC 멀티레벨 인버터의 출력단 고조파 저감을 위한 LC 트랩 필터의 설계 방법을 제시하였고, 출력전압 THD와 출력전류 고조파 FFT 분석을 수행하였다. 제시된 LC 트랩 필터는 일반적인 LCR 필터와 종속 접속된 구조를 가지며, 스위칭 주파수에 동조되었다. 인버터 시스템은 고전력 응용에 적합한 NPC 멀티레벨 인버터를 사용하였으며, 제어기는 DSP(TMS320C31)을 사용하여 구성하였다. 제안된 시스템의 효용성은 시뮬레이션과 실험 결과를 통하여 증명하였다.

상태 궤한 제어기를 이용한 직렬 전압 보상기에서의 LC 필터 전압 제어 (State Feedback Output Voltage Control of LC Filter in Series Voltage Compensator)

  • 이은우;이상준;설승기
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2001년도 하계학술대회 논문집 B
    • /
    • pp.965-967
    • /
    • 2001
  • 전원 측 전압강하/상승 (Voltage sag/swell)을 보상하기 위한 동적전압보상기(Dynamic Voltage Restorer)등의 직렬 보상기에서 스위칭으로 인한 인버터 출력전압의 맥동(ripple)을 제거하기 위해 LC 필터가 사용된다. 본 논문에서는 LC 필터에서 커패시터의 전압을 상태 궤환을 이용하여 제어하는 알고리즘을 제시한다. LC 필터의 이산시간 상태 방정식을 구한 후, 궤환 이득값을 구하는 과정이 z-평면에서 이루어진다. 그리고, 제어기의 계산지연을 고려하여, 상태 관측기를 설계한다. 제안된 제어기는 기존 직렬보상기와 달리 전류 센서를 필요로 하지 않기 때문에 경제적인 이점을 가지게 된다.

  • PDF

PWM 인버터의 고조파 감소와 출력특성 개선 (Design of PWM Inverter for Improving Output and Reducing Harmonics)

  • 최영환;김남욱;현동석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 춘계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.399-401
    • /
    • 2006
  • 논문에서는 SPWM인버터의 출력파형을 개선하고 고조파 성분을 저감시키기 위한 방법으로 스위칭 기법과 LC필터를 제안한다. 스위칭 기법은 일정 고조파 이하를 제거할수 있으나 스위칭 손실을 수반함으로 고차 고조파를 제거하기에는 제약이 많은 따른다 LC필터는 고조파 성분들을 제거할 수 있으나 출력파형의 왜곡을 초래한다. 본 연구에서는 스위칭 기법으로 기뜬 주파수 근처의 고조파를 제거하고 LC필터를 이용하여 나머지 고조파 성분을 제거하는 방법을 시뮬레이션을 통하여 검토하여 보았다. LC필터의 출력파형 왜곡을 보상하기 위하여 필터에 저항을 직렬 연결하였다.

  • PDF

자동변환 LC 캘리브레이터를 이용한 SAW 필터 없는 GPS RX 프론트앤드 구현 (A SAW-less GPS RX Front-end using an Automatic LC Calibrator)

  • 김연보;문현원
    • 한국산업정보학회논문지
    • /
    • 제21권1호
    • /
    • pp.43-50
    • /
    • 2016
  • 본 논문에서 PVT 변환에 상관없이 거의 일정한 주파수 특성을 갖는 LC 수동 필터를 구현하기 위해 자동 변환 LC 캘리브레이터를 제안하다. 이를 이용하여 SAW 필터 없는 GPS 수신기 프론트엔드를 65nm CMOS 공정을 이용하여 구현하였다. 또한 자동 변환 LC 캘리브레이터에 필요한 신호를 제공하기 위한 새로운 이중 모드 저 잡음 증폭기의 구조를 제안하였다. 구현된 GPS 수신기 프론트엔드의 특성은 약 42.5 dB 전압 이득, 1.35dB 이하의 잡음 지수, 가장 최악 조건의 1710 MHz 블로커 신호에서 -24 dBm의 블로커 입력 P1dB 특성을 보이며 이 때 1.2 V 전원에 7 mA 전류를 소모한다.

다중 대역 필터 설계를 위한 필터 합성법 (A Filter Synthesis Method for Multi-Band Filter Design)

  • 이혜선;이자현;임영석
    • 한국전자파학회논문지
    • /
    • 제21권11호
    • /
    • pp.1259-1268
    • /
    • 2010
  • 본 논문에서는 새로운 다중 대역 필터의 LC 프로토 타입 합성 방법을 제안하였다. 주어진 주파수 응답을 갖는 다중 대역 필터를 합성하기 위해, 극점과 영점의 배열 구조를 제안하였고, 최적화 알고리즘을 이용하여 극점과 영점의 최적화된 위치를 찾는 과정을 제안하였다. 또한, 극점과 영점으로 계산된 전달 및 반사 함수를 이용하여 다중 대역 필터의 준 타원 LC 프로토 타입을 합성하는 일련의 과정을 보였다. 제안된 다중 대역 필터의 LC 프로토 타입 합성법을 이용하여 GSM(880~960 MHz), ISM(2,400~2,500 MHz) 대역에서 동작하는 이중 대역 필터와 GSM(880~960 MHz), ISM(2,400~2,500, 5,725~5,850 MHz) 대역에서 동작하는 삼중 대역 필터를 설계 및 제작하였다.

위성 통신용 주파수 하향 변환기의 설계 및 제작 (Design and Implementation of Frequency Down Converter for Satellite Communication)

  • 이승대;나상엽
    • 한국산학기술학회논문지
    • /
    • 제13권2호
    • /
    • pp.801-807
    • /
    • 2012
  • 본 논문에서는 LC 필터 기술을 기반으로 하는 주파수 단일 하향 변환기를 설계 및 제작하였다. 설계한 단일 하향 변환기는 저잡음 증폭기, 혼합기 IF 증폭기, LC 필터로 구성하였으며 DC block 커패시터와 RF bypass 커패시터로 구성된다. 설계한 변환기는 IC를 LC 필터로 대치하여 전력을 감소시키고 제작비용을 낮추어주는 효과를 보인다. 본 논문에서 설계, 제작한 단일 하향 변환기는 이득이 약 10dBm이고 70MHz에서 18MHz의 대역폭을 실현하였다.