• 제목/요약/키워드: ISO-18000-3

검색결과 34건 처리시간 0.027초

2.4GHz 다중채널 능동형 RFID시스템을 위한 대용량 태그 데이터 전송 프로토콜의 설계 및 구현 (Design and Implementation of Large Tag Data Transmission Protocol for 2.4GHz Multi-Channel Active RFID System)

  • 이채석;김동현;김종덕
    • 한국정보과학회논문지:정보통신
    • /
    • 제37권3호
    • /
    • pp.217-227
    • /
    • 2010
  • 능동형 RFID가 많은 응용 분야에서 활용되기 위해서 대용량의 태그 데이터를 보다 빠르고 효율적으로 보낼 필요성이 대두되고 있다. ISO/IEC 18000-7 표준은 433MHz대역을 사용하고 있으며 전송 속도는 27.8kbps에 불과하다. 이러한 전송속도는 대용량 데이터를 전송하기에 무리가 있다. 우리는 빠른 대용량 태그 데이터 전송을 위하여 2.4GHz대역을 사용하였고, 보다 효율적인 데이터 전송을 위하여 데이터 전송 프로토콜을 설계하였다. 우리가 설계한 프로토콜은 Burst Read UDB라는 새로운 명령어를 사용하여 255bytes이상의 메시지 데이터를 생성하고, 이를 효과적으로 전송할 수 있도록 이루어져 있다. 프로토콜을 구현하기 위하여 Texas Instruments사에서 개발한 Smart RF04 개발보드를 사용하였으며, 통신모듈로는 CC2500트랜시버를 이용하였다. 구현을 통한 비교실험에서 63.75kbytes의 데이터를 전송할 경우, 기존 표준의 Read UDB보다 Burst Read UDB가 17.95%의 데이터 전송시간이 향상되었음을 확인하였다.

13.56MHz RFID PJM 모드의 동기화 방법 (Synchronization Method in PJM Mode of 13.56 MHz RFID)

  • 윤재혁;양훈기;양성현;강봉순;배지훈;최길영
    • 한국통신학회논문지
    • /
    • 제34권12B호
    • /
    • pp.1506-1513
    • /
    • 2009
  • 본 논문은 ISO 18000-3 mode 3 PJM 모드에서 프리엠블을 이용해서 데이터 복조 시작점을 추출하는 동기화기법 및 이를 구현하는 하드웨어 구조를 제시한다. 제안된 시스템은 초기시간 선택부 및 코릴레이터로 초기 피크를 검출 후 이어지는 두 개의 코릴레이터를 이용해서 검출된 피크의 위치를 확인하여 동기를 맞춘다. 각각의 코릴레이터 템플릿 및 피크검출 알고리즘을 제시하며 제안된 시스템이 잡음 환경에서도 성공적으로 동작함을 시뮬레이션을 통해 보인다.

IFA 구조를 이용한 433/865MHz 이중대역 안테나의 구현 (Implementation of 433/856MHz Dual Band Antenna Using IFA Structure)

  • 강상원;성지현;최광제
    • 한국인터넷방송통신학회논문지
    • /
    • 제15권3호
    • /
    • pp.163-168
    • /
    • 2015
  • 본 논문에서는 PCB 안테나의 일종인 IFA 구조를 이용하여 433/865MHz 이중 대역 안테나를 제안하였다. 제안한 안테나에서 급전점과 단락스트립 사이의 간격 변화, 복사기와 접지면 사이 간격 변화, 브랜치 라인 추가를 통해 안테나 성능을 개선하였다. 안테나 파라미터 특성을 확인하기 위하여 ANSYS사의 HFSS를 이용하였다. ISO-18000-7의 RFID 주파수대역은 433MHz이고, ISO-18000-6의 유럽 RFID 주파수대역은 865.5-867.5MHz이다. 제작한 안테나의 433MHz 대역폭은 5.2MHz이고, 865MHz대역의 대역폭은 18.2MHz이다. 433MHz의 최대이득은 -5.74dBi이고, 865MHz에서 최대이득은 -3.36dBi임을 확인할 수 있다. 제안한 안테나의 전체 지그 크기는 $60{\times}44{\times}1mm$이고, 안테나 부분은 $44{\times}21mm$이다. 안테나의 측정결과와 시뮬레이션 결과를 비교하여 분석한 결과, IFA 구조를 이용한 433/865MHz 이중 대역 안테나의 실용화 가능성을 확인 할 수 있었다.

능동형 RFID 시스템을 위한 인식 슬롯 스캔 기반 태그 수집 알고리즘 (Identified Slot Scan-based Tag Collection Algorithm for Active RFID Systems)

  • 윤원주;정상화;권윤근
    • 한국통신학회논문지
    • /
    • 제35권5B호
    • /
    • pp.753-761
    • /
    • 2010
  • 본 논문에서는 능동형 RFID 시스템에서 태그 수집의 성능을 향상시키기 위한 새로운 태그 수집 알고리즘을 제안한다. 제안하는 알고리즘에서 리더는 인식 슬롯 스캔 과정을 통해 빈 슬롯과 충돌 슬롯의 발생을 검출하고 이들에 의한 시간 낭비를 감소시켜서 태그 수집의 성능을 향상시킨다. 본 논문에서는 실제 환경에서의 실험을 통 해 제안하는 태그 수집 알고리즘의 성능 향상을 평가하기 위해 능동형 RFID 리더와 태그를 구현하였다. 하나의 리더와 60개의 태그를 이용한 실험 결과에서 제안하는 태그 수집 알고리즘은 ISO/IEC 18000-7 표준의 태그 수집 알고리즘에 비해 평균 21.7%의 태그 수집 시간 감소와 평균 28.3%의 인식 처리율 향상을 보였고, 20개의 태그를 대상으로 한 배터리 소모 실험에서는 평균 22.7%의 태그 배터리 소모 감소를 보였다.

인식 슬롯 스캔 기반 능동형 RFID 태그 수집 알고리즘 개선 (Improvement of an Identified Slot Sacn-Based Active RFID Tag Collection Algorithm)

  • 윤원주
    • 한국통신학회논문지
    • /
    • 제38B권3호
    • /
    • pp.199-206
    • /
    • 2013
  • 본 논문에서는 이전 연구에서 능동형 RFID 시스템의 태그 수집 성능 향상을 위해 제안된 인식 슬롯 스캔 기반 태그 수집 알고리즘의 단점을 개선하는 수정된 태그 수집 알고리즘을 제안한다. 기 제안된 인식 슬롯 스캔 기반 태그 수집 알고리즘은 태그 수집 과정에서 모든 태그들로부터 정해진 크기의 데이터를 수집하는 상황에 최적화 되어 있기 때문에 태그들이 다양한 크기의 데이터를 가지는 환경에 적용할 경우 제대로 된 성능 향상을 가져오지 못한다. 본 논문에서 새롭게 제안하는 개선된 태그 수집 알고리즘은 먼저 인식 슬롯 스캔 단계에서 각 태그로부터 자신이 가진 데이터를 전송하는데 필요한 슬롯 크기 정보를 획득하고 이를 활용하여 태그 수집 단계를 수행함으로써, 기 제안된 알고리즘의 문제점을 해결하고 모든 환경에서 능동형 RFID 태그 수집의 성능을 효율적으로 향상시키도록 설계되었다. 성능 평가를 위해 수행한 시뮬레이션 결과는 제안하는 개선된 태그 수집 알고리즘이 태그들이 동일한 데이터 크기를 가지는 환경에서는 기 제안된 알고리즘과 거의 동일한 성능을 보이고, 태그들이 다양한 데이터 크기를 가지는 환경에서는 기 제안된 알고리즘과 달리 ISO/IEC 18000-7 표준의 태그 수집 성능을 크게 향상시킴을 보여주었다.

3Cm 이내의 잡음 공간 속 기계 ID 인식을 보장하는 초소형 13.56[MHz] RFID Reader의 구현 (Implementation of a very small 13.56[MHz] RFID Reader ensuring machine ID recognition in a noise space within 3Cm)

  • 박승창;김대진
    • 대한전자공학회논문지TC
    • /
    • 제43권10호
    • /
    • pp.27-34
    • /
    • 2006
  • 본 논문은 3[Cm] 이내의 Tag-to-Reader 잡음 공간에서도 기계 ID 인식을 정확하게 보장하는 초소형($1.4{\times}2.8[Cm^2]$) 13.56[MHz] RFID Reader를 구현하였다. 그 RFID 시스템의 작동을 위하여, 먼저, 본 논문은 13.56[MHz] RFID Air Interface ISO/IEC 규격을 따르는 전파 전파에서 후방 산란의 페이딩 모델과 Loop Antenna를 설계하였고, 다음으로 초소형 RFID RF 이슈들을 측정하고 분석하여 자동으로 경로 선택된 RF 스위칭 회로와 펌웨어의 작동 관계를 제안하였으며, 끝으로, 초소형 Reader의 본체로서 국제표준규격 ISO/IEC 18000-3이 정의한 13.56[MHz] RFID 신호의 반송과 동시에 $1{\sim}2$개 기계 ID 정보의 추출과 오류 예방을 위하여 제작된 DSP(Digital Signal Processor) 보드와 소프트웨어 기능을 제시하였다.

해쉬 기반 RFID 태그를 위한 인증 프로토콜의 보안성 향상 (Security Enhancing of Authentication Protocol for Hash Based RFID Tag)

  • 전진오;강민섭
    • 인터넷정보학회논문지
    • /
    • 제11권4호
    • /
    • pp.23-32
    • /
    • 2010
  • 본 논문에서는 해쉬 기반 RFID 태그를 위한 보안성이 향상된 인증 프로토콜을 제안하고, 제안한 인증 프로토콜 기반으로 한 RFID 태그의 디지털 코덱을 설계한다. 제안한 프로토콜은 태그와 back-end 서버 사이에서 3-way 질의 응답 인증 프로토콜을 기본으로 하고 있으며, 안전한 인증 메커니즘을 구현하기 위해, ISO/IEC 18000-3 표준에서 규정된 3가지 타입의 프로토콜 패킷을 개선된 형태로 수정한다. 제안한 방법은 Man-in-the-middle과 Replay attacks과 같은 능동 공격의 방어에 특히 유효하다. 제안된 프로토콜의 효과를 검증하기 위하여 RFID 태그에서의 디지털 코덱은 Verilog HDL을 사용하여 설계하였고 Hynix $0.25\;{\mu}m$ standard-cell library을 갖춘 Synopsys Design Compiler을 이용하여 합성하였다. 보안 분석 및 실험결과를 통해, 본 논문에서 제안된 방법이 사용자의 데이터 보안, 태그 익명성, Man-in-the-middle attack 예방, replay attack, 위조방지 및 위치 추적 등에 서 성능이 개선됨을 보였다.

900 MHz대역 RFID 시스템의 무선 인터페이스 표준화 동향

  • 황태욱;김영수;박경환
    • 한국전자파학회지:전자파기술
    • /
    • 제16권3호
    • /
    • pp.3-15
    • /
    • 2005
  • 본 고에서는 최근 많은 관심을 갖고 있는 900 MHz UHF 대역을 사용하는 RFID시스템의 무선 인터페이스 표준에 대해 살펴본다 900 MHz UHF 대역의 RFID시스템은 유통,물류에 사용될 것으로 기대되기 때문에 국제표준화기구인 ISO와 국제 민간표준화 기구인 EPCglobal에서 무선 인터페이스 표준을 세우고 있다. 특히 2004년부터 이뤄진 EPCglobal의 EPC Class 1 Generation 2표준은 향후 ISO의 900 MHz 대역 RFID 시스템의 새로운 무선 인터페이스 표준으로 정해질 것으로 기대되고 있어 더욱 관심을 모으고 있다. 이에 본 고에서는 900 MHz대역 RFID 무선 인터페이스 표준인 ISO/IEC의 ISO 18000-6과 EPCglobal의 EPC Class 1 Generation 1, Generation 2 를 중심으로 900 MHz대역 RFID 시스템의 무선 인터페이스 표준화 동향을 살펴보았다.

18000-3 PJM 모드 태그의 동기부 및 복조부 하드웨어 설계 (Hardware Design of the Synchronizer and the Demodulator of a 18000-3 PJM Mode Tag)

  • 전돈국;양훈기
    • 한국ITS학회 논문지
    • /
    • 제10권2호
    • /
    • pp.77-83
    • /
    • 2011
  • 본 논문에서는 18000-3 모드 3로 국제표준화된 13.56MHz RFID PJM(Phase Jitter Modulation) 모드 태그의 동기부 및 복조부 설계를 위해서 최근에 제안된 동기, 복조 알고리즘을 최적화하여 설계하고 구현하는 과정을 보인다. 두 알고리즘을 분석하여 불필요한 레지스터 사용을 최소화하고 국제표준에 근거하여 구현하며, 시뮬레이션 및 테스트는 모델심(Modelsim)과 알테라(Altera) FPGA를 이용하여 검증한다. 3개의 상관기로 구성된 동기부를 구현하기 위해서 총 1,024(16bit ${\times}$ 64cycle)개의 레지스터를 사용하고, 2개의 상관기를 갖는 복조부를 구현하기 위해서 128(2bit ${\times}$ 64cycle)개의 레지스터를 사용한다. 마지막으로 동기부, 복조부를 연동시켜 시뮬레이션을 수행하여, 잡음환경에서 SNR -2dB일 경우에 는 87%의 성공률을, 4dB 이상일 경우에는 100% 성공함을 보인다.

후엽이 작은 장거리 인식용 Yagi-Uda UHF RFID 태그 안테나 설계 (Long Reading Range Yagi-Uda UHF RFID Tag Antennas with Small Back-Lobe)

  • 이경환;정유정
    • 한국전자파학회논문지
    • /
    • 제18권11호
    • /
    • pp.1211-1216
    • /
    • 2007
  • 장거리에서 인식되는 후엽이 작은 야기-우다 UHF RFID(Radio Frequency Identification) 태그 안테나를 설계하였다. ISO-18000에 의하면, 리더와 리더안테나의 등방향 방사 전력(EIRP: Effective Isotropic Radiation Power)은 36 dBm로 제한되어 있다. 그러므로 인식 거리를 개선하는 방법은 태그 안테나의 이득을 높이는 것이다. 고이득의 후엽이 작은 야기-우다 안테나를 태그 안테나 설계에 적용하여 장거리 인식을 가능하게 하였다. 여러 야기형태의 태그 안테나를 최적화 시켜 후엽이 작고, 전후 방비를 좋게 하였다. 그리고 3개의 야기 형태 UHF 태그안테나를 설계하여 안테나의 크기, 반사 계수, 인식 거리와 방사 패턴을 비교 측정하였다.