• 제목/요약/키워드: High-Speed Data Transmission

검색결과 600건 처리시간 0.027초

새로운 구조의 ESD 보호소자를 내장한 고속-저전압 LVDS Driver 설계 (Design of high speed-low voltage LVDS driver circuit with the novel ESD protection device)

  • 이재현;김귀동;권종기;구용서
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.731-734
    • /
    • 2005
  • In this study, the design of advanced LVDS(Low Voltage Differential Signaling) I/O interface circuit with new structural low triggering ESD (Electro-Static Discharge) protection circuit was investigated. Due to the differential transmission technique and low power consumption at the same time. Maximum transmission data ratio of designed LVDS transmitter was simulated to 5Gbps. And Zener Triggered SCR devices to protect the ESD phenomenon were designed. This structure reduces the trigger voltage by making the zener junction between the lateral PNP and base of lateral NPN in SCR structure. The triggering voltage was simulated to 5.8V. Finally, we performed the layout high speed I/O interface circuit with the low triggered ESD protection device in one-chip.

  • PDF

새로운 구조의 ESD 보호소자를 내장한 고속-저 전압 LVDS 드라이버 설계에 관한 연구 (A Study on The Design of High Speed-Low Voltage LVDS Driver Circuit with Novel ESD Protection Device)

  • 김귀동;권종기;이재현;구용서
    • 전기전자학회논문지
    • /
    • 제10권2호통권19호
    • /
    • pp.141-148
    • /
    • 2006
  • In this study, the design of advanced LVDS(Low Voltage Differential Signaling) I/O interface circuit with new structural low triggering ESD (Electro-Static Discharge) protection circuit was investigated. Due to the differential transmission technique and low signal swing range, maximum transmission data ratio of designed LVDS transmitter was simulated to 5Gbps. And Zener Triggered SCR devices to protect the ESD Phenomenon were designed. This structure reduces the trigger voltage by making the zener junction between the lateral PNP and base of lateral NPN in SCR structure. The triggering voltage was simulated to 5.8V. Finally, The high speed I/O interface circuit with the low triggered ESD protection device in one-chip was designed.

  • PDF

다중 사용자 간섭 환경에서 CCI Canceller를 채용한 TH PPM UWB-IR 시스템의 성능 개선 (Performance Improvement of TH PPM UWB-IR System with CCI Canceller in Multi-User Interference Environment)

  • 이양선;강희조
    • 디지털콘텐츠학회 논문지
    • /
    • 제5권3호
    • /
    • pp.171-175
    • /
    • 2004
  • 본 논문에서는 TH PPM UWB-IR 시스템에서 다중 접속시 발생하는 간섭을 개선하기 위해 CCI canceller를 적용하여 동일 채널 상의 다중 사용자 간섭을 제거하였다. 결과에 의하면, CCI canceller를 적용함으로써 낮은 수신 전력에서도 고속의 데이터 전송이 가능한 수신 성능을 얻을 수 있었고 100Mbps의 고속 전송 시에도 최대 동시 접속 수 40까지 수용이 가능한 채널 용량을 얻을 수 있었다.

  • PDF

10Gbps 광전송 장치의 리프레이밍을 위한 회로구현 (Reframing Design of the 10Gbps Optical Transmission System)

  • 김상곤;어재홍
    • 전자공학회논문지S
    • /
    • 제36S권11호
    • /
    • pp.9-14
    • /
    • 1999
  • 본 논문은 10Gbps 광 전송 장치의 저속부와 고속부 셀프 간에 77.76Mbps의 10라인의 전송 방법인 H-BUS 방식보다 효율적인 622Mbps 의 1라인으로 전송하기 위하여 622Mbps로 수신되는 데이터를 동기식 디지털 계위(SDH)에 정의된 동기식 전달방식(STM)-64 프레임 형태로 정렬할 수 있는 리프레임 방법을 설명하였으며 이를 VHDL로 설계하여 10Gbps 광 전송 장치의 T14U 보드의 10G-S4 ASIC내에 적용하였다.

  • PDF

분산표본혼화기의 병렬구현 (Parallel Implementation of Distributed Sample Scrambler)

  • 정헌주;김재형정성현박승철
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.62-65
    • /
    • 1998
  • This paper presents a method and implementation of the parallel distributed sample scrambler(DSS) in the cell-based ATM transmission environment. In the serial processing, it requires very high speed clock because the processing clock of the serial DSS is equal with the data transmission speed. In this paper, we develop a conversion method of the serial SRG(shift register generator) to 8bit parallel realization. In this case, it has a sample data processing problem which is a character of DSS. So, a theory of correction time movement is presented to solve this problem. We has developed a ASIC using this algorithm and verified the recommendation of ITU-T, I.432.

  • PDF

과학빅데이터 고속전송을 위한 ScienceDMZ 구축 방안 연구 (A Study on ScienceDMZ Construction for High Speed Transfer of Science Big Data)

  • 문정훈;곽재승;홍원택;김기현;이상권;김동균;김용환;유기성
    • KNOM Review
    • /
    • 제22권2호
    • /
    • pp.12-21
    • /
    • 2019
  • 과학빅데이터 실험 장비와 ICT 기술의 비약적인 발전으로 엑사바이트 이상 규모의 데이터가 생성되고 있으나, 이러한 빅데이터를 전송하는 기술은 응용과학연구자의 요구에 맞는 수준에 이르지 못하고 있다. 과학빅데이터에 대한 고성능 데이터 전송을 위하여 QoS(Quality of Service) 기반의 다양한 기술이 개발되고 있지만, 기반이 되는 인프라 네트워크의 전반적인 변경을 요구하기도 한다. 반면 ScienceDMZ 기술은 전송 성능에 큰 지장을 초래하는 방화벽을 우회함으로써, 과학빅데이터 전송 성능 향상을 도모하며, 또한 기존 네트워크의 큰 변화 없이 구현이 가능하다. 본 논문에서는, KREONET(국가과학기술연구망) 기반의 국제간 장거리 환경에서 과학빅데이터 고속 전송을 통하여 ScienceDMZ를 구축하고 성능을 검증하였다. 또한, ScienceDMZ의 확장으로써, GPU 플랫폼을 분산 환경에서 연계하는 방안을 소개하고자 한다.

High Speed 2D Discrete Cosine Transform Processor

  • Kim, Ji-Eun;Hae Kyung SEONG;Kang Hyeon RHEE
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -3
    • /
    • pp.1823-1826
    • /
    • 2002
  • On modern computer culture, the high quality data is required in multimedia systems. So, the technology of data compression fur data transmission is necessary now. This paper presents the pipeline architecture for the low and column address generator of 2D DCT/IDCT (Discrete Cosine Transform/Inverse Discrete Cosine Transform. In the proposed architecture, the area of hardware is reduced by using the DA (distributed arithmetic) method and applies the concepts of pipeline to the parallel architecture. As a result the designed pipeline of the low and column address generator for 2D DCT/IDCT architecture is implemented with an efficiency and high speed compared with the non-pipeline architecture.

  • PDF

Regression Algorithms Evaluation for Analysis of Crosstalk in High-Speed Digital System

  • Minhyuk Kim
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제18권6호
    • /
    • pp.1449-1461
    • /
    • 2024
  • As technology advances, processor speeds are increasing at a rapid pace and digital systems require a significant amount of data bandwidth. As a result, careful consideration of signal integrity is required to ensure reliable and high-speed data processing. Crosstalk has become a vital area of research in signal integrity for electronic packages, mainly because of the high level of integration. Analytic formulas were analyzed in this study to identify the features that can predict crosstalk in multi-conductor transmission lines. Through the analysis, five variables were found and obtained a dataset consisting of 302,500, data points. The study evaluated the performance of various regression models for optimization via automatic machine learning by comparing the machine learning predictions with the analytic solution. Extra tree regression consistently outperformed other algorithms, with coefficients of determination exceeding 0.9 and root mean square logarithmic errors below 0.35. The study also notes that different algorithms produced varied predictions for the two metrics.

소형 센서 데이터 수집 및 전송 시스템 설계 (A Design of Small Size Sensor Data Acquisition and Transmission System)

  • 임중수
    • 융합정보논문지
    • /
    • 제9권1호
    • /
    • pp.136-141
    • /
    • 2019
  • 본 논문은 Cortex-M4 기반 소형 데이터수집, 융합 및 고속 전송시스템 대해서 기술하였다. 본 논문에서 설계한 데이터 수집 및 전송 시스템은 산업현장에서 발생되는 각종 데이터를 실시간 수집하여 서버 컴퓨터로 직접 자료를 전송할 수 있으며 간단한 필드-프레임을 개발해서 데이터 전송 속도를 향상 시켰다. 또한 각종 센서에서 수집된 여러종류의 데이터를 데이터 수집장치로 쉽게 전달할 수 있도록 디지털 신호 입력부와 아나로그 신호 입력부, 디지털 신호 출력부와 아나로그 신호 출력부가 별도로 구성되도록 설계하였다. 이러한 소형 데이터수집 시스템은 실시간으로 각종 데이터의 수집 및 고속 데이터 전송이 실시되어 산업현장에서 정밀한 제품들의 품질향상에 크게 기여하리라 판단된다.

고속 데이터 전송을 위한 광모뎀 개발에 관한 연구 (A Study on the optical MODEM Development for high Speed Data Transmission)

  • 은재정;권원현;김석희;박한규
    • 한국통신학회논문지
    • /
    • 제12권6호
    • /
    • pp.612-620
    • /
    • 1987
  • 기존 RF변조복조기의 한계를 극복하고, 고속 장거리 전송이 가능한 광변복조기를 설계 제작하였다. 인터페이스는 기존시스템과의 호환성을 위해 EIA RS-232C와 CCITT V.24를 채택하였고 디지털 코딩 방식으로는 Biphase코딩방식을 사용하였다. 또한 시스템의 자체 진단을 위한 Loopback Test기능을 부가하였다. 광 송수신기의 단파장대의 LD-APD를 사용하여 $10^-9$BER에서 -30dBm의 수신 감도를 갖도록 설계하였다. 구성된 시스템은 동기식의 경우 1200bps~57.6Kbps, 비동기식의 경우 DC~200Kbps 까지 임의의 속도로 데이타 전송이 가능하였다.

  • PDF