• 제목/요약/키워드: FPLL(Frequency/Phase Lock Loop)

검색결과 3건 처리시간 0.014초

저출력 RFID 시스템에서 인식거리 확대를 위한 전력 공급용 RF Shower 시스템 (A Study on the RF Shower System to Extend Interrogating Range for the Low Power RFID Reader System)

  • 정진욱;배재현;오하령;성영락;송호준;장병준;최경;이정석;이홍배;이학용;김종민;신재철;박준석
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제55권12호
    • /
    • pp.526-533
    • /
    • 2006
  • In this paper, we presented the synchronization module between RF shower system and RFID Reader to extend interrogating range on Mobile RFID system, Costas Loop and FPLL(Frequency/phase Lock Loop) were used. We achieved compromised range of 3MHz locking frequency, 1ms locking time and figured out remarkable Hopping frequency of the Reader. The prototype of the new designed RFID system has been tested with ISO18000-6 type-B Tag. The read range between designed RFID Reader and Tag has been measured, it increased triple times by adjusting the Shower system output level.

적응 루프 대역폭을 가진 디지털 반송파 동기 루프에 관한 연구 (A study on the digital carrier recovery loop with adaptive loop bandwidth)

  • 한동석
    • 한국통신학회논문지
    • /
    • 제22권8호
    • /
    • pp.1774-1781
    • /
    • 1997
  • 본 논문은 잔류 측대파(vestigial sideband; VSB) 변조를 이용한 CATV 및 HDTV에서 주파수 및 위상 동기 루프 (frequency & phase lock loop; FPLL)의 완전 디지털 구현을 위한 알고리듬과 하드웨어 구조를 제안한다. 미국의 대연합(Grand-Alliance)에서 제안된 VSB 변조를 위한 CATV 및 HDTV 수신기는 아날로그 신호처리를 통하여 반송파 복구를 수행한다. 그러므로 향후 단열 칩 ASIC 개발에 상당한 부담을 주는 구조이다. 본 논문에서는 VSB 변조 방식의 이러한 문제점을 해결하기 위하여 수신된 신호를 기저 대역 근처의 IF 신호로 떨어뜨린 후 아날로그-디지털(AD) 변환을 통하여 모든 신호처리를 디지털 영역에서 할 수 있는 FPLL 구조를 제안한다. 제안된 시스템은 주파수 풀-인(pull-in) 영역이 -200KHz- +250KHz 정도의 우수한 성능을 보여준다. 그리고 위상 잡음의 영향을 최소화 하면서 빠른 포착 성능을 유지하기 위하여 루프 필터의 대역폭을 적응적으로 가변하는 특징을 가진다.

  • PDF

ATSC DTV 시스템에서 스펙트럼 양끝의 신호전력을 이용한 주파수 동기 성능 개선 (Performance Improvement of Frequency Synchronization in ATSC DTV System using Signal Power at Both Edges of Spectrum)

  • 송현근;이주형;김재명;음호민;김승원
    • 방송공학회논문지
    • /
    • 제10권1호
    • /
    • pp.31-42
    • /
    • 2005
  • ATSC(Advanced Television Systems Committee) DTV(Digital Television) 시스템은 주파수 동기획득에 FPLL(Frequency and Phase Lock Loop)을 사용한다. FPLL은 오직 파일럿 신호만을 이용하기 때문에 파일럿 크기가 작을수록 주파수 수렴범위가 좁아지고 수렴속도가 늦어진다. 또한 파일럿 주위의 스펙트럼 모양에 따라서 양과 음의 주파수 오프셋에 대한 수렴범위에 비대칭성이 나타난다. 본 논문은 주파수 수렴범위의 비대칭성을 극복하고, 파일럿 왜곡 시에도 주파수 동기를 획득하도록 만들기 위해 VSB(Vestigial Sideband) 스펙트럼 양끝에 필터를 설치하고, 이 필터를 통과한 신호의 전력량을 이용하는 알고리즘을 제안한다. 제안한 알고리즘을 사용함으로써 비대칭적으로 좁아지는 수렴범위의 문제점과 파일럿 왜곡에 따른 성능 열화를 보완할 수 있다.