• 제목/요약/키워드: FCBGA

검색결과 12건 처리시간 0.019초

FCBGA의 솔더조인트 신뢰성 보증을 위한 정량적인 시험법 (A quantitative test method for assessing solder joint reliability of FCBGA packages)

  • 고병각;박부희;김강동;장중순
    • 한국경영과학회:학술대회논문집
    • /
    • 한국경영과학회/대한산업공학회 2005년도 춘계공동학술대회 발표논문
    • /
    • pp.933-937
    • /
    • 2005
  • FCBGA가 마더보드에 실장된 후 솔더 조인트에 균열이 생기면 단선이 발생한다. 솔더 조인트의 신뢰성을 평가하기 위한 방법 중 전단강도시험(shear test)은 약한 솔더 조인트를 판별하기 어려워 양품 로트와 불량 로트를 구별할 수 없으며, 인장강도시험(pull test)은 솔더 볼의 위치별 산포가 크고, peel test는 품질을 정량적으로 나타낼 수 없는 등의 문제가 있다. 새로운 시험 방법은 Area Pull Test(이하 APT)라 명명했으며 peel test와 pull test를 합한 개념으로서, 시험 샘플을 만드는 과정은 peel test와 동일하다. 솔더 조인트의 인장강도 측정은 지그를 만들어서 FCBGA 전체를 당겨서 측정하였다. 샘플은 Ni도금 두께를 3, 5, 8 ${\mu}m$로 제작하여 불량(3${\mu}m$), 양품으로 구분하였고, 양품 또한 품질 수준을 두가지(5,8${\mu}m$)로 나누었다. 그 결과 peel test 기준에 의거한 불량, 양품을 정량적인 수치(인장강도)로 판별할 수 있었으며, 솔더 조인트의 파괴모드별 인장강도를 구분 할 수 있었다.

  • PDF

마이크로 패턴 구조를 이용한 플립칩 패키지 BGA의 최적 열설계 (The Optimization of FCBGA thermal Design by Micro Pattern Structure)

  • 이태경;김동민;전호인;하상원;정명영
    • 마이크로전자및패키징학회지
    • /
    • 제18권3호
    • /
    • pp.59-65
    • /
    • 2011
  • 소형화, 박형화 및 집적화의 경향에 따라 FCBGA가 휴대폰과 같은 전자제품에 활발히 사용되고 있다. 그러나, 플립칩은 전기적 저항에 의한 열이 필연적으로 발생하며, 발생된 열은 패키지의 소형화에 따라 열의 분산 면적 감소로 인하여 발열의 증가가 나타나게 된다. 발열은 온도와 응력에 민감하게 반응하는 소자의 수명을 저해하고, 시스템에 있어 고장의 발생을 가져올 수 있다. 따라서 본 논문에서는 플립칩의 발열문제를 해결하기 위하여 Comsol 3.5a의 heat transfer module을 이용하여 FCBGA의 발열 특성을 정량적으로 분석하였다. 그리고 열 문제를 해결하기 위하여 시뮬레이션을 통한 새로운 마이크로 구조가 부착된 플립칩을 제안하였다. 또한 마이크로 패턴 구조의 형상, 높이, 간격에 대한 열 소산을 분석함으로써, 기존 플립칩에 비하여 열소산 특성이 18% 향상됨을 확인하였다.

Impact of External Temperature Environment on Large FCBGA Sn-Ag-Cu Solder Interconnect Board Level Mechanical Shock Performance

  • Lee, Tae-Kyu
    • Journal of Welding and Joining
    • /
    • 제32권3호
    • /
    • pp.53-59
    • /
    • 2014
  • The mechanical stability of solder joints in electronic devices with Sn-Ag-Cu is a continuous issue since the material was applied to the industry. Various shock test methods were developed and standardized tests are used in the industry worldwide. Although it is applied for several years, the detailed mechanism of the shock induced failure mechanism is still under investigation. In this study, the effect of external temperature was observed on large Flip-chip BGA components. The weight and size of the large package produced a high strain region near the corner of the component and thus show full fracture at around 200G level shock input. The shock performance at elevated temperature, at $100^{\circ}C$ showed degradation based on board pad designs. The failure mode and potential failure mechanisms are discussed.

Study on the Nonlinear Characteristic Effects of Dielectric on Warpage of Flip Chip BGA Substrate

  • Cho, Seunghyun
    • 마이크로전자및패키징학회지
    • /
    • 제20권2호
    • /
    • pp.33-38
    • /
    • 2013
  • In this study, both a finite element analysis and an experimental analysis are executed to investigate the mechanical characteristics of dielectric material effects on warpage. Also, viscoelastic material properties are measured by DMA and are considered in warpage simulation. A finite element analysis is done by using both thermal elastic analysis and a thermo-viscoelastic analysis to predict the nonlinear effects. For experimental study, specimens warpage of non-symmetric structure with body size of $22.5{\times}22.5$ mm, $37.5{\times}37.5$ mm and $42.5{\times}42.5$ mm are measured under the reflow temperature condition. From the analysis results, experimental warpage is not similar to FEA results using thermal elastic analysis but similar to FEA results using thermo-viscoelastic analysis. Also, its effect on substrate warpage is increased as core thickness is decreased and body size is getting larger. These FEA and the experimental results show that the nonlinear characteristics of dielectric material play an important role on substrate warpage. Therefore, it is strongly recommended that non-linear behavior characteristics of a dielectric material should be considered to control warpage of FCBGA substrate under conditions of geometry, structure and manufacturing process and so on.

Analyzing the Impact of Supply Noise on Jitter in GBPS Serial Links on a Merged I/O-Core Power Delivery Network

  • Tan, Fern-Nee;Lee, Sheng Chyan
    • 마이크로전자및패키징학회지
    • /
    • 제20권4호
    • /
    • pp.69-74
    • /
    • 2013
  • In this paper, the impact of integrating large number of I/O (Input-Output) and Core power Delivery Network (PDN) on a 6 layers Flip-Chip Ball Grid Array (FCBGA) package is investigated. The impact of core induced supply noise on high-speed I/O interfaces, and high-speed I/O interface's supply noise coupling to adjacent high-speed I/O interfaces' jitter impact are studied. Concurrent stress validation software is used to induce SSO noise on each individual I/O interfaces; and at the same time; periodic noise is introduced from Core PDN into the I/O PDN domain. In order to have the maximum coupling impact, a prototype package is designed to merge the I/O and Core PDN as one while impact on jitter on each I/O interfaces are investigated. In order to understand the impact of the Core to I/O and I/O to I/O noise, the on-die noise measurements were measured and results were compared with the original PDN where each I/O and Core PDN are standalone and isolated are used as a benchmark.

제103호 자랑스런안전인 - 삼성전기주식회사 부산공장 유준승 안전관리자

  • 임재근
    • 안전기술
    • /
    • 제153호
    • /
    • pp.16-17
    • /
    • 2010
  • 삼성전기는 우리나라를 대표하는 첨단 전자부품을 생산하는 기업으로 "미래를 창조하는 첨단기술, 첨단부품"이라는 기치를 내걸고, 디지털 세상의 미래를 창조하고 있다. 이 중 부산시 강서구 송정동에 위치하고 있는 부산공장은 휴대폰용 기판, FCBGA 등의 기판과 MLCC를 전문적으로 생산해오고 있는 기업으로, 최근 적극적인 투자를 통해, 양산 전문기지에서 개발과 생산 등 현지 완결형 체제를 시너지 효과를 발휘하고 있다. 이곳의 안전을 책임지고 있는 유준승 안전관리자. 기술력에서 세계 최고이듯, 안전에 있어서도 세계 최고인 삼성전기주식회사를 만들고자 그는 오늘도 구슬땀을 흘리며 현장을 누비고 있다.

  • PDF

IC Interposer Technology Trends

  • Min, Byoung-Youl
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 2003년도 International Symposium
    • /
    • pp.3-17
    • /
    • 2003
  • .Package Trend -> Memory : Lighter, Thinner, Smaller & High Density => SiP, 3D Stack -> MPU : High Pin Counts & Multi-functional => FCBGA .Interposer Trend -> Via - Unfilled Via => Filled Via - Staggered Via => Stacked Via -> Emergence of All-layer Build-up Processes -> Interposer Material Requirement => Low CTE, Low $D_{k}$, Low $D_{f}$, Halogen-free .New Technology Concept -> Embedded Passives, Imprint, MLTS, BBUL etc.

  • PDF

FC-BGA C4 bump의 신뢰성 평가에 따른 파괴모드 연구 (The Effect of Reliability Test on Failure mode for Flip-Chip BGA C4 bump)

  • 허석환;김강동;장중순
    • 마이크로전자및패키징학회지
    • /
    • 제18권3호
    • /
    • pp.45-52
    • /
    • 2011
  • Flip Chip Ball Grid Array (FCBGA) 패키지의 솔더조인트 신뢰성을 평가하기 위한 방법으로는 다이 충격법, 다이 전단법, 3점 굽힘법, 열충격법 등이 활용된다. 본 연구에서는 솔더 접합부의 주요 고장메카니즘인 취성파괴를 확인하기 위한 방법으로 리플로우 상태, $85^{\circ}C$/85%RH 처리, $150^{\circ}C$/10hr 에이징의 처리한 후, 4가지 평가법으로 평가를 진행하여 파단모드를 분석하였다. 본 연구결과에서는 다이 충격법과 다이 전단법의 Good joint rate (GJR, %)는 리플로우 상태와 $85^{\circ}C$/85%RH처리에서 각각 89~91%와 100% 였으며, $150^{\circ}C$/10hr 에이징에서는 66%와 90%를 나타내었다. 3점 굽힘법과 열충격법의 GJR(%)는 3종류 샘플에서 모두 100%를 나타내어 변별력이 없었다. C4 솔더접합부의 신뢰성 평가법에 따른 GJR(%)의 변별력을 확인할 수 있는 방법은 die shock 과 die shear test였다.

Experimental investigation of Scalability of DDR DRAM packages

  • Crisp, R.
    • 마이크로전자및패키징학회지
    • /
    • 제17권4호
    • /
    • pp.73-76
    • /
    • 2010
  • A two-facet approach was used to investigate the parametric performance of functional high-speed DDR3 (Double Data Rate) DRAM (Dynamic Random Access Memory) die placed in different types of BGA (Ball Grid Array) packages: wire-bonded BGA (FBGA, Fine Ball Grid Array), flip-chip (FCBGA) and lead-bonded $microBGA^{(R)}$. In the first section, packaged live DDR3 die were tested using automatic test equipment using high-resolution shmoo plots. It was found that the best timing and voltage margin was obtained using the lead-bonded microBGA, followed by the wire-bonded FBGA with the FCBGA exhibiting the worst performance of the three types tested. In particular the flip-chip packaged devices exhibited reduced operating voltage margin. In the second part of this work a test system was designed and constructed to mimic the electrical environment of the data bus in a PC's CPU-Memory subsystem that used a single DIMM (Dual In Line Memory Module) socket in point-to-point and point-to-two-point configurations. The emulation system was used to examine signal integrity for system-level operation at speeds in excess of 6 Gb/pin/sec in order to assess the frequency extensibility of the signal-carrying path of the microBGA considered for future high-speed DRAM packaging. The analyzed signal path was driven from either end of the data bus by a GaAs laser driver capable of operation beyond 10 GHz. Eye diagrams were measured using a high speed sampling oscilloscope with a pulse generator providing a pseudo-random bit sequence stimulus for the laser drivers. The memory controller was emulated using a circuit implemented on a BGA interposer employing the laser driver while the active DRAM was modeled using the same type of laser driver mounted to the DIMM module. A custom silicon loading die was designed and fabricated and placed into the microBGA packages that were attached to an instrumented DIMM module. It was found that 6.6 Gb/sec/pin operation appears feasible in both point to point and point to two point configurations when the input capacitance is limited to 2pF.

플립칩 패키지의 열소산 최적화 연구 (A Study on the Optimization of Heat Dissipation in Flip-chip Package)

  • 박철균;이태호;이태경;정명영
    • 마이크로전자및패키징학회지
    • /
    • 제20권3호
    • /
    • pp.75-80
    • /
    • 2013
  • 전자패키징 기술의 발전에 따라 패키지의 소형화는 집적화에 따른 열 소산 면적 감소로 인하여 패키지의 온도 상승을 초래한다. 온도 상승은 소자의 성능을 저해하여, 시스템 고장을 발생을 유발시키며 수명을 단축시킨다. 본 연구에서는 마이크로 패턴과 세미 임베디드 구조를 결합하여 열 소산을 극대화 시킬 수 있는 새로운 구조를 제안하여 열특성을 평가하였다. 제안 구조의 열특성 평가 결과, 기존 구조에 비하여 최대 온도는 $20^{\circ}C$낮았으며, 범프의 최대 응력은 20%이상 감소하여 제안 구조의 유효성을 확인하였다.