• 제목/요약/키워드: Extraction of input and output variables

검색결과 8건 처리시간 0.026초

DEA와 PCA에 의한 항만의 핵심 투입-산출변수의 추출방법 (A Study on the Extracting the Core Input and Output Variables in Korean Seaports by DEA and PCA Approach)

  • 박노경
    • 한국항해항만학회지
    • /
    • 제30권10호
    • /
    • pp.793-800
    • /
    • 2006
  • 본 논문에서는, 1995년도, 2000년도, 2004년도, 국내 26개 항만들을 대상으로 2개의 투입변수(접안능력, 하역능력)와 3개의 산출변수(수출화물처리량, 수입화물처리량, 입출항척수)가 있는 경우에 구성될 수 있는 21개의 DEA모형을 제시하고 효율성을 측정하였다. 또한 그러한 효율성 측정결과를 이용하여 주성분분석을 시행하여 핵심투입변수와 산출변수를 추출하였다. 실증분석의 핵심적인 결과를 살펴보면, 핵심투입 변수는 하역능력, 핵심산출변수는 입출항척수로 나타났다. 정책적인 함의는 항만정책당국이 개별항만들의 핵심투입변수와 산출변수가 어떻게 변화해 왔는지를 검토하여 차후 항만투자와 개발 시에 반드시 고려하고 반영해야만 한다.

Neural Network Modeling of Hydrocarbon Recovery at Petroleum Contaminated Sites

  • Li, J.B.;Huang, G.H.;Huang, Y.F.;Chakma, A.;Zeng, G.M.
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 ITC-CSCC -2
    • /
    • pp.786-789
    • /
    • 2002
  • A recurrent artificial neural network (ANN) model is developed to simulate hydrocarbon recovery process at petroleum-contaminated site. The groundwater extraction rate, vacuum pressure, and saturation hydraulic conductivity are selected as the input variables, while the cumulative hydrocarbon recovery volume is considered as the output variable. The experimental data fer establishing the ANN model are from implementation of a multiphase flow model for dual phase remediation process under different input variable conditions. The complex nonlinear and dynamic relationship between input and output data sets are then identified through the developed ANN model. Reasonable agreements between modeling results and experimental data are observed, which reveals high effectiveness and efficiency of the neural network approach in modeling complex hydrocarbon recovery behavior.

  • PDF

Reduction of Fuzzy Rules and Membership Functions and Its Application to Fuzzy PI and PD Type Controllers

  • Chopra Seema;Mitra Ranajit;Kumar Vijay
    • International Journal of Control, Automation, and Systems
    • /
    • 제4권4호
    • /
    • pp.438-447
    • /
    • 2006
  • Fuzzy controller's design depends mainly on the rule base and membership functions over the controller's input and output ranges. This paper presents two different approaches to deal with these design issues. A simple and efficient approach; namely, Fuzzy Subtractive Clustering is used to identify the rule base needed to realize Fuzzy PI and PD type controllers. This technique provides a mechanism to obtain the reduced rule set covering the whole input/output space as well as membership functions for each input variable. But it is found that some membership functions projected from different clusters have high degree of similarity. The number of membership functions of each input variable is then reduced using a similarity measure. In this paper, the fuzzy subtractive clustering approach is shown to reduce 49 rules to 8 rules and number of membership functions to 4 and 6 for input variables (error and change in error) maintaining almost the same level of performance. Simulation on a wide range of linear and nonlinear processes is carried out and results are compared with fuzzy PI and PD type controllers without clustering in terms of several performance measures such as peak overshoot, settling time, rise time, integral absolute error (IAE) and integral-of-time multiplied absolute error (ITAE) and in each case the proposed schemes shows an identical performance.

Rough Set을 이용한 퍼지 규칙의 생성 (Extraction of Fuzzy Rules from Data using Rough Set)

  • 조영완;노흥식;위성윤;이희진;박민용
    • 한국지능시스템학회:학술대회논문집
    • /
    • 한국퍼지및지능시스템학회 1996년도 추계학술대회 학술발표 논문집
    • /
    • pp.327-332
    • /
    • 1996
  • Rough Set theory suggested by Pawlak has a property that it can describe the degree of relation between condition and decision attributes of data which don't have linguistic information. In this paper, by using this ability of rough set theory, we define a occupancy degree which is a measure can represent a degree of relational quantity between condition and decision attributes of data table. We also propose a method that can find an optimal fuzzy rule table and membership functions of input and output variables from data without linguistic information and examine the validity of the method by modeling data generated by fuzzy rule.

  • PDF

웨이블릿 해석과 인공 신경회로망을 이용한 원자력발전소의 급수유량 평가 (Feedwater Flow Rate Evaluation of Nuclear Power Plants Using Wavelet Analysis and Artificial Neural Networks)

  • 유성식;서종태;박종호
    • 유체기계공업학회:학술대회논문집
    • /
    • 유체기계공업학회 2002년도 유체기계 연구개발 발표회 논문집
    • /
    • pp.346-353
    • /
    • 2002
  • The steam generator feedwater flow rate in a nuclear power plant was estimated by means of artificial neural networks with the wavelet analysis for enhanced information extraction. The fouling of venturi meters, used for steam generator feedwater flow rate in pressurized water reactors, may result in unnecessary plant power derating. The backpropagation network was used to generate models of signals for a pressurized water reactor. Multiple-input single-output heteroassociative networks were used for evaluating the feedwater flow rate as a function of a set of related variables. The wavelet was used as a low pass filter eliminating the noise from the raw signals. The results have shown that possible fouling of venturi can be detected by neural networks, and the feedwater flow rate can be predicted as an alternative to existing methods. The research has also indicated that the decomposition of signals by wavelet transform is a powerful approach to signal analysis for denoising.

  • PDF

웨이블릿 해석과 인공 신경회로망을 이용한 원자력발전소의 급수유량 평가 (Feedwater Flow-rate Evaluation of Nuclear Power Plants Using Wavelet Analysis and Artificial Neural Networks)

  • 유성식;박종호
    • 한국유체기계학회 논문집
    • /
    • 제5권4호
    • /
    • pp.47-53
    • /
    • 2002
  • The steam generator feedwater flow-rate in a nuclear power plant was estimated by means of artificial neural networks with the wavelet analysis for enhanced information extraction. The fouling of venturi meters, used for steam generator feedwater flow-rate in pressurized water reactors, may result in unnecessary plant power derating. The back-propagation network was used to generate models of signals for a pressurized water reactor Multiple-input, single-output hetero-associative networks were used for evaluating the feedwater flow rate as a function of a set of related variables. The wavelet was used as a low pass filter eliminating the noise from the raw signals. The results have shown that possible fouling of venturi can be detected by neural networks, and the feedwater flow-rate can be predicted as an alternative to existing methods. The research has also indicated that the decomposition of signals by wavelet transform is a powerful approach to signal analysis for denoising.

프로그램된 FPGA의 비트스트림 데이터로부터 로직추출 알고리즘 구현 (Implementation of a Logic Extraction Algorithm from a Bitstream Data for a Programmed FPGA)

  • 정민영;이재흠;장영조;정은구;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제18권1호
    • /
    • pp.10-18
    • /
    • 2018
  • 본 논문은 Xilinx FPGA(Field Programmable Gate Array)에 다운로드하는 비트스트림으로부터 FPGA의 리소스 중 하나인 LUT(Look Up Table)로직을 재합성하는 방법을 제안한다. 비트스트림과 디바이스 구조는 밀접한 관계가 있기 때문에, 비트스트림을 분석하기 위해서 FPGA디바이스 구조를 분석해야 한다. 동일한 네트리스트를 사용하여 여러 가지 로직을 합성하거나, 위치를 변경하면서 로직을 합성하는 등 다양한 상황, 여러 입력 변수에 대한 비트스트림과 FPGA 디바이스 구조를 비교분석해 비트스트림 구조를 파악한다. 분석된 비트스트림 구조와 다양한 논리함수의 비트스트림을 바탕으로 하나의 LUT에 대한 진리표를 구성하고, 구성된 LUT의 진리표와 제안한 알고리즘을 기반으로 LUT의 로직을 재합성 한다. 제안한 알고리즘은 LUT에 로직을 구현할 때 사용되는 입력 핀과 출력 핀을 결정할 수 있으며, FPGA에 다운로드 되는 비트스트림으로부터 게이트 레벨의 로직회로를 얻을 수 있었다.

ASIC 설계의 효과적인 검증을 위한 에뮬레이션 시스템 (An Emulation System for Efficient Verification of ASIC Design)

  • 유광기;정정화
    • 전자공학회논문지C
    • /
    • 제36C권10호
    • /
    • pp.17-28
    • /
    • 1999
  • 본 논문에서는 ASIC 설계 회로를 빠른 시간 내에 구현 및 검증할 수 있는 에뮬레이션 시스템 ACE(ASIC Emulator)를 제안한다 ACE는 EDIF 번역기, 라이브러리 변환기, 기술 맵퍼, 회로 분할기, LDF 생성기를 포함하는 에뮬레이션 소프트웨어와 에뮬레이션 보드, 논리 분석기를 포함하는 에뮬레이션 하드웨어로 구성된다. 기술 맵퍼는 회로 분할과 논리 함수식 추출, 논리 함수의 최소화, 논리 함수식의 그룹핑의 세 과정으로 이루어지며, 같은 기본 논리 블록에 할당되는 출력의 적항과 변수들을 많이 공유하게 하여 기본 논리 블록 수와 최대 레벨 수를 최소화한다. 에뮬레이션 보드의 배선 구조와 FPGA 칩이 갖는 제한 조건들을 만족시키면서 서로 다른 칩 사이에 연결된 신호선 뿐만 아니라 서로 다른 그룹 사이에 연결된 신호선 수의 최소화를 목적 함수로 하는 새로운 회로 분할 알고리듬을 제안한다 여러 FPGA 칩으로 구성된 에뮬레이션 보드는 완전 그래프와 부분 그래프를 결합한 새로운 배선 구조로 회로의 크기에 관계없이 칩 사이의 지연 시간을 최소화하도록 설계하였다. 논리 분석기를 이용하여 구현된 회로에서 검증을 원하는 내부신호에 대한 파형을 PC의 모니터로부터 관측할 수 있다. 제안한 에뮬레이션 시스템의 성능을 평가하기 위하여 상용 회로중 하나인 화면4분할기 회로를 에뮬레이션 보드상에 설계하여 동작 시간과 기능을 확인한 결과, 14.3MHz의 실시간 동작과 함께 기능이 완전함을 확인할 수 있었다.

  • PDF