• 제목/요약/키워드: Driver circuit

검색결과 535건 처리시간 0.025초

범용 로직 드라이버를 이용한 880Mbps ATE 핀 드라이버 구현 (Implementation of 880Mbps ATE Pin Driver using General Logic Driver)

  • 최병선;김준성;김종원;장영조
    • 반도체디스플레이기술학회지
    • /
    • 제5권1호
    • /
    • pp.33-38
    • /
    • 2006
  • The ATE driver to test a high speed semiconductor chip is designed by using general logic drivers instead of dedicated pin drivers. We have proposed a structure of general logic drivers using FPCA and assured its correct operation by EDA tool simulation. PCB circuit was implemented and Altera FPGA chip was programmed using DDR I/O library. On the PCB, it is necessary to place two resistors connected output drivers near to the output pin to adjust an impedance matching. We confirmed that the measured results agree with the simulated values within 5% errors at room temperature for the input signals with 800Mbps data transfer rate and 1.8V operating voltage.

  • PDF

자동 나사 체결기의 체결력 제어 방법 (Fastening Torque Control Mechanism for Automatic Screw Driver)

  • 오의진
    • 한국공작기계학회:학술대회논문집
    • /
    • 한국공작기계학회 2000년도 춘계학술대회논문집 - 한국공작기계학회
    • /
    • pp.561-566
    • /
    • 2000
  • A screw driver is essentially used in assembling machine parts and electronic products such as the printed circuit board with a housing. As the parts to be assembled becomes small and precise, the higher precision of the controling screw driver torque is required. However, because the operator controls the fastening torque by his experience, it must be inexact. Thus the screw driver which can exactly control the fastening torque by a bellows is designed and developed in the study. The bellows is expanded by the inner air pressure and contracted and by the spring operation. The bellows driver is composed of the entrance solenoid valve, the exit solenoid valve and the pressure sensor. The pressure sensor senses the bellows pressure. When the pressure sensor output reaches the setting value, it operates the exit solenoid valve not to deliver further torque by letting the air of the bellows out. Through a series of experiments, the performance is studied and verified.

  • PDF

가로등에 적합한 고효율 멀티채널 LED 조명 구동장치 설계 (The Design of High efficiency multi-channel LED light Driver suitable for Streetlamp)

  • 송제호;김환용
    • 한국산학기술학회논문지
    • /
    • 제15권7호
    • /
    • pp.4489-4493
    • /
    • 2014
  • LED 조명 구동장치는 150W 이상에서 효율과 발열문제가 있고 W(와트)수가 다른 조명기기를 교체하는데 불편함이 있다. 본 논문에서는 멀티채널 LED 조명 구동장치를 드라이버 연동형 구조의 전원시스템과 멀티채널 구조형태의 드라이버 회로내장형으로 설계하였다. 본 개발품은 전원효율 93% 이상 및 역율 0.98 이상의 자동 제어 컨버터 구조로써 드라이버 연동형 구조의 고효율 LED 조명 구동장치와 자기보상방식의 자기최적화 구조의 드라이버다. 따라서, 본 논문은 THD 10% 이하와 기존 컨버터 대비 중량이 40% 이상 감소하였다.

LCD Backlight의 휘도 균일성을 개선한 인버터 드라이버 IC 설계 (Design of LCD Backlight Driver IC to improve the Brightness Uniformity)

  • 오명우;양성현;조경록
    • 대한전자공학회논문지SD
    • /
    • 제42권4호
    • /
    • pp.53-60
    • /
    • 2005
  • 본 논문에서는 LCD 판넬 밝기의 균일성을 향상시키기 위하여 램프간의 저항 차이를 검출하는 회로를 사용한다. 기준 loop와 비교 loop의 feedback 전압을 나누어 검출된 저항의 차이는 PWM duty를 결정하는 제어 모드와 연결하여 램프 저항에 맞는 전압을 램프에 인가한다. 기준 loop의 feedback 전압은 모든 loop의 기준 전압이 되며, 하나의 IC에 램프의 수만큼 외부 기판을 연결하여 사용할 수 있다. 모든 비교 loop의 램프들은 기준 램프와 같은 밝기를 유지하기 위해 에러를 보상하며, 결과적으로 제안된 회로는 기존의 회로에 비해 약 $40\%$ 밝기 균일성을 재선한다.

A Novel Zero-Crossing Compensation Scheme for Fixed Off-Time Controlled High Power Factor AC-DC LED Drivers

  • Chang, Changyuan;Sun, Hailong;Zhu, Wenwen;Chen, Yao;Wang, Chenhao
    • Journal of Power Electronics
    • /
    • 제16권5호
    • /
    • pp.1661-1668
    • /
    • 2016
  • A fixed off-time controlled high power factor ac-dc LED driver is proposed in this paper, which employs a novel zero-crossing-compensation (ZCC) circuit based on a fixed off-time controlled scheme. Due to the parasitic parameters of the system, the practical waveforms have a dead region. By detecting the zero-crossing boundary, the proposed ZCC circuit compensates the control signal VCOMP within the dead region, and is invalid above this region. With further optimization of the parameters KR and Kτ of the ZCC circuit, the dead zone can be eliminated and lower THD is achieved. Finally, the chip is implemented in HHNEC 0.5μm 5V/40V HVCMOS process, and a prototype circuit, delivering 7~12W of power to several 3-W LED loads, is tested under AC input voltage ranging from 85V to 265V. The test results indicate that the average total harmonic distortion (THD) of the entire system is approximately 10%, with a minimum of 5.5%, and that the power factor is above 0.955, with a maximum of 0.999.

최소 변동 및 가변 데드 타임을 갖는 고전압 구동 IC 설계 (Design of High Voltage Gate Driver IC with Minimum Change and Variable Characteristic of Dead Time)

  • 문경수;김형우;김기현;서길수;조효문;조상복
    • 대한전자공학회논문지SD
    • /
    • 제46권12호
    • /
    • pp.58-65
    • /
    • 2009
  • 본 논문에서는 캐패시터로 상승 시간과 하강 시간을 조절하고 슈미트 트리거의 스위칭 전압을 이용한 데드 타임 회로를 갖는 고전압 구동 IC (High Voltage Gate Driver IC)를 설계하였다. 설계된 고전압 구동 IC는 기존 회로와 비교하여 온도에 따 른 데드 타임 변동을 약 52% 줄여 하프브리지 컨버터의 효율을 증대시켰으며 캐패시터 값에 따라 가변적인 데드 타임을 가진다. 또한 숏-펄스 (short-pulse) 생성회로를 추가하여 상단 레벨 쉬프트 (High side part Level shifter)에서 발생하는 전력소모를 기존의 회로에 비해 52% 감소 시켰고, UVLO를 추가하여 시스템의 오동작을 방지하여 시스템의 안정도를 향상시켰다. 제안한 회로를 검증하기 위해 Cadence의 Spectre을 이용하여 시뮬레이션 하였고 1.0um 공정을 이용하였다.

PDP TV의 전원공급장치와 서스테인 드라이버의 통합회로 구성 (Circuit Composition of Integrating Power Supply with Sustainer of PDP TV)

  • 강필순;박진현
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.242-245
    • /
    • 2007
  • PDP TV의 전력 효율을 향상시키기 위해서는 PDP의 구동과정에서 발생하게 되는 불필요한 전력소모와 AC 입력으로부터 원하는 DC를 얻기 위한 과정 중에 발생하는 전력 소모를 최소화하여야 한다. 일반적인 PDP 구동을 위한 입력 전원단은 2단 구조의 역률 보상형 컨버터를 채용하고 있으며, PDP 구동시 전력소모가 가장 큰 서스테인 드라이버와 독립적으로 구성된다. 그러나 이러한 회로의 구현은 저가의 PDP를 요그하는 시장 상황에 유연하게 대처하는데 많은 어려움을 준다. 따라서 본 눈문에서는 최소의 전력 변환 단계를 가지는 PDP용 전원공급장치와 서스테인 구동 드라이버를 결합한 회로를 제안한다. 제안하는 시스템은 1단방식의 입력전원부 구성을 통해 전력 변환단을 최소화하여 전력 변환 중에 발생하는 손실을 최소화하며, PDP 서스테인 드라이버의 구동전압을 직접 공급하는 형태로 구성하여 시스템의 부피의 감소, 원가 절감을 이룰 수 있다.

  • PDF

A New Scan Electrode Driving Circuit for an AC Plasma Display Panel

  • Yang, Jin-Ho;Kim, Joong-Kyun;Whang, Ki-Woong
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2000년도 제1회 학술대회 논문집
    • /
    • pp.183-184
    • /
    • 2000
  • A new driving circuit for scan electrode in AC PDP has been developed. The number of scan driver switches can be reduced to one half of the conventional circuit. Capacitance between the electrodes is utilized. Experiments and analysis of the new structure has been carried out to confirm its robustness.

  • PDF

Nonlinear Block을 이용한 새로운 방식의 SiC Mosfet Desaturation Detection Circuit (Novel Method for SiC Mosfet Desatruation Detection Circuit using Nonlinear Block.)

  • 김성진;남광희
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2016년도 추계학술대회 논문집
    • /
    • pp.226-227
    • /
    • 2016
  • 본 논문은 SiC Mosfet Gate Driver에서 Overcurrent상황 발생시 Mosfet 양단의 전압을 검출함으로써 스위칭 소자를 보호하는 Desaturation detction circuit에 대해 다룬다. IGBT와 다르게 SiC Mosfet의 경우 ohmic 영역과 saturation영역의 구분이 명확하지 않기 때문에 과전류 발생시 Mosfet 양단 전압을 검출하는데 어려움이 있다. 따라서 이를 보완하기 위하여 Mosfet drain측에 새로운 회로를 추가로 설계함으로써 이를 보완하여 효과적으로 양단전압을 검출한다.

  • PDF

전송선 감소를 위한 듀얼레벨 저전압 차동신호 전송(DLVDS) 기법 (Dual-Level LVDS Technique for Reducing the Data Transmission Lines)

  • 김두한;양성현;조경록
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문은 LCD driver IC의 전송선 수를 줄이기 위한 이중 저전압 차동신호 전송(DLVDS) 회로를 제안한다. 제안된 회로에서는 2-비트 원시 데이터를 하나의 송신기에서 입력 받고, 2-비트 데이터를 듀얼레벨을 갖는 차동신호로 전송한다. 따라서 기존의 저전압 차동신호 전송기법(LVDS)의 특징을 유지하면서 2-비트 원시 데이터를 2개의 전송선을 통하여 전송할 수 있다. 수신기에서는 디코드 회로를 통해 원래의 2-비트 원시 입력 데이터를 복원할 수 있다. 제안된 회로는 $0.25\mu m$ CMOS 공정으로 설계하여, 1-Gbps/2-line의 전송률을 갖고, 2.5V의 전원에서 35-mW의 전력소모를 나타냈다.