• Title/Summary/Keyword: Driver IC

Search Result 203, Processing Time 0.021 seconds

Implementation of AC Direct Driver Circuit for Ultra-slim LED Flat Light System (초슬림 LED 면조명 기구용 교류 직결형 구동 회로 구현)

  • Cho, Myeon-Gyun;Choi, Hyo-Sun;Yoon, Dal-Hwan
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.13 no.9
    • /
    • pp.4177-4185
    • /
    • 2012
  • LEDs are becoming the most suitable candidate replacing traditional fluorescent lamps because of its eco-friendly characteristics. LEDs are also actively used to design green building system and to make outdoor billboard as a back-light system due to its high energy efficiency. In this paper, we have developed AC direct driver for $12{\times}12$ FLB(flexible LED board) and LED flat light without SMPS. It has LID-PC-R101B driver IC that can support the high power factor and be composed of LED switching circuit in group. Also, an elaborate system designs can guarantee a high luminous efficiency, a high reliability and a low power consumption. The proposed FLB has the ultra slim shape of $450{\times}450$ mm, width of 4 mm and weight of 280 g. In the end, we have developed a prototype of FLB for billboard and flat light for room lighting with AC direct driver iposrder to verify the performance of the proposed system.

Detour Behavior on the Expressway using Route Travel Data (경로형 통행데이터 기반 고속도로 우회행태 분석)

  • Lee, Sujin;Son, Sanghoon;Kim, Hyungjoo
    • The Journal of The Korea Institute of Intelligent Transport Systems
    • /
    • v.19 no.1
    • /
    • pp.58-70
    • /
    • 2020
  • Detour behavior on the expressway means that the driver uses the local road by passing the part of the expressway which is stagnant at the time of the traffic demand such as holidays. Since the detour rate was estimated through the survey at toll gate in the past, there was a difficulty in estimating the actual detour rate due to the small sample of the survey. In this study, we use DSRC-based route travel data to conduct empirical studies on detour patterns such as the estimation of actual detour rate, the improvement of travel time using detour road, and the correlation between traffic conditions on the expressway and detour rate. On the day of Chuseok and the day before Chuseok, the analysis of Giheung-DongtanIC→OsanIC and Seopyeongtaek IC→Walgott JC showed that the use of detour roads increased gradually during the congestion of the main line and travel time reduced when using detour roads, However, when the traffic congestion of the main line is not severe, the travel time increases when using the detour roads. The correlation between the traffic condition of the expressway and the actual detour rate has a negative correlation, which is consistent with the congestion pattern of the main line. The results of this study can be used to overcome limitations of detour pattern research based on surveys in the past and to establish a detour strategy for expressway sections where traffic demand is concentrated.

A Current-Mode Multi-Valued Logic Interface Circuits for LCD System (LCD 시스템을 위한 Current-Mode Multi-Valued Logic 인터페이스 회로)

  • Hwang, Bo-Hyoun;Shin, In-Ho;Lee, Tae-Hee;Choi, Myung-Ryul
    • The Transactions of the Korean Institute of Electrical Engineers P
    • /
    • v.62 no.2
    • /
    • pp.84-89
    • /
    • 2013
  • In this paper, we propose interface circuits for reducing power consumption and EMI when sequences of data from LCD controller to LCD driver IC by transmitting two bit data during one clock period. The proposed circuits are operated in current mode, which is different from conventional voltage-mode signaling techniques, and also employ threshold technique of Modified-LVDS(Low Voltage Differential Signaling) method. We have simulated the proposed circuits using H-SPICE tool for performance analysis of the proposed method. The simulation results show that the proposed circuits provide a faster transmission speed and stronger noise immunity than the conventional LVDS circuits. It might be suitable for the real-time transmission of huge image data in LCD system.

Implementation of DMX512 Receiver using Constant Current LED Driver (정전류 LED 구동방식을 사용한 DMX512 수신 장치 제작)

  • Kim, Cheol-Oh;Lim, Kye-Young
    • Proceedings of the Korean Institute of IIIuminating and Electrical Installation Engineers Conference
    • /
    • 2009.10a
    • /
    • pp.121-124
    • /
    • 2009
  • 전 세계적인 에너지 절약 정책에 대응하여 새로운 고효율 LED 및 드라이버 IC의 출시가 활발하다. 단색 또는 칼라 LED를 사용하여 경관조명, 무대조명, 음악분수 등에 많이 활용되는데 다양한 전압 및 LED 구동 방식 등에 따라 LED의 수명과 비용이 달라질 수 있다. 또한 LED의 밝기 및 색상 등을 조절하여 멋진 연출을 위해 마이크로컨트롤러의 사용이 필수적이고, 다수의 장치를 함께 연동하는 경우에는 이들을 통신으로 연결하여 사용하는데, 본 논문에서 조명 장치에 표준으로 많이 사용하는 DMX512 통신 프로토콜, 몇 가지 정전류 구동 방식에 대해서 살펴보고, 저가격의 마이크로컨트롤러를 사용하여 DMX512 수신 장치를 구현해 보았다.

  • PDF

A Study On The Speed Control of a BLDC Motor Using DSP (DSP를 이용한 BLDC 전동기의 속도제어에 관한 연구)

  • Hwang, Dong-Won;Kim, Kyoung-Ho;Heo, Du-Suk;Cho, Yun-Hyun
    • Proceedings of the KIEE Conference
    • /
    • 2003.04a
    • /
    • pp.101-103
    • /
    • 2003
  • This paper presents the speed control of Brushless DC Motors using PI control. PI control is implemented by software using digital signal processor(DSP) TMS320F240 from Texas instruments. Considering the cost of BLDC Driver A. B. C phase hall IC's signal is used instead of incremental encoder. The Present paper describes, how to control a speed of BLDC Drive.

  • PDF

Power Factor Correction LED driver with small 120Hz current ripple (낮은 120Hz 출력 전류 리플을 갖는 역률개선 LED 구동 회로)

  • Park, Hyun-Seo;Park, Jae-sung;Oh, Dong-sung;Hong, Sung-Soo;Han, Sang-Kyoo
    • Proceedings of the KIPE Conference
    • /
    • 2011.07a
    • /
    • pp.382-383
    • /
    • 2011
  • 본 논문에서는 출력 LED 전류의 120Hz 저주파 리플 저감을 위한 새로운 방식의 역률개선 LED 구동 회로를 제안한다. 제안된 회로는 역률개선용 플라이백 컨버터의 출력이 LED 구동을 위한 부스트 컨버터의 입력이 되는 구조로 높은 역률 보상과 출력 LED 전류의 120Hz 리플 저감이 가능하고, 기존에 비해 저 내압 및 저 용량의 부피가 작은 링크 캐패시터를 사용 할 수 있는 장점이 있다. 또한 제안 회로는 전력평형 만족을 위해 하나의 PWM IC 만으로 플라이백 컨버터와 부스트 컨버터를 각각 DCM 및 BCM모드로 제어하여 스위치 및 다이오드의 전류 스트레스 저감이 가능한 장점이 있다. 최종적으로 시작품을 제작하여 고찰된 실험결과를 제시하여, 제안 회로의 우수성과 이론적 분석의 타당성을 검증한다.

  • PDF

Novel Priming Discharge Technology for Plasma Display Panel (플라즈마 디스플레이의 새로운 프라이밍 방전 기술)

  • Ryeom, Jeong-Duk;Kwak, Hee-Ro
    • Proceedings of the Korean Institute of IIIuminating and Electrical Installation Engineers Conference
    • /
    • 2007.05a
    • /
    • pp.130-134
    • /
    • 2007
  • 단일 구동회로를 사용하여 패널전체를 동시에 방전시킬 수 있는 새로운 priming 방전기술을 고안하였다. 그리고 이 기술을 사용하여 1080개의 수평주사선수를 가지는 full-HDTV PDP를 고휘도로 구동할 수 있는 새로운 고속 구동방식을 제안하였다. 이 priming 방전기술을 사용하면 구동방식에 상관없이 priming 기간을 sustain 기간에 중첩시키고 ramp 파형을 가지는 priming pulse를 인가하는 것이 가능하다. 실험결과로부터 sustain 방전이 없는 경우에만 priming 방전이 일어났다. 그리고 sustain 방전은 priming 펄스의 영향을 거의 받지 않는다는 것이 확인되었다. 새로운 PDP 구동기술로 $0.7{\mu}s$의 address 펄스폭을 가지는 고속 address를 실현하였다. 그리고 40V의 넓은 address 동작마진을 얻었다. 이 기술들은 상용의 driver IC를 사용할 수 있도록 설계되어있으므로 상용화 가능성도 높다.

  • PDF

Analytic Map Algorithms of DDI Chip Test Data (DDI 칩 테스트 데이터 분석용 맵 알고리즘)

  • Hwang Kum-Ju;Cho Tae-Won
    • Journal of the Semiconductor & Display Technology
    • /
    • v.5 no.1 s.14
    • /
    • pp.5-11
    • /
    • 2006
  • One of the most important is to insure that a new circuit design is qualified far release before it is scheduled for manufacturing, test, assembly and delivery. Due to various causes, there happens to be a low yield in the wafer process. Wafer test is a critical process in analyzing the chip characteristics in the EDS(electric die sorting) using analytic tools -wafer map, wafer summary and datalog. In this paper, we propose new analytic map algorithms for DDI chip test data. Using the proposed analytic map algorithms, we expect to improve the yield, quality and analysis time.

  • PDF

Effect of a-Si:H TFT Instability on TFT-LCD Panel with Integrated Gate Driver Circuits (Gate 구동 회로를 집적한 TFT-LCD에서 a-Si:H TFT Instability의 영향)

  • Lee, Hyun-Su;Yi, Jun-Sin;Lee, Jong-Hwan
    • Proceedings of the KIEE Conference
    • /
    • 2005.11a
    • /
    • pp.172-175
    • /
    • 2005
  • a-Si TFT는 TFT-LCD의 화소 스위칭(swiching) 소자로 폭넓게 이용되고 있다. 현재는 a-Si을 이용하여 gate drive IC를 기판에 집적하는 기술이 연구, 적용되고 있는데 이때 가장 큰 제약은 문턱 전압의 이동이다. 펄스(pulse)형태로 인가되는 gate 전압에 의한 문턱 전압 이동은 a-Si:H gate에 인가되는 펄스의 크기, duty cycle, drain pulse의 크기 및 동작 온도에 기인하며 실험결과를 통해 입증된다. 초기의 DC Stress 측정 Data를 이용하여 문턱전압이동을 모델링/시뮬레이션한 결과 a-Si:H gate 회로설계 및 펄스 조건에 따라 stress시간에 따른 gate의 출력 파형 예측이 가능하고 상온에서 Von=21V를 인가한 결과, 약 4년후에서 시프트레지스터 출력 파형이 열화되기 시작한다.

  • PDF

The Improvement of the Data Overlapping Phenomenon with Memory Accessing Mode

  • Yang, Jin-Wook;Woo, Doo-Hyung;Kim, Dong-Hwan;Yi, Jun-Sin
    • Journal of Information Display
    • /
    • v.9 no.1
    • /
    • pp.6-13
    • /
    • 2008
  • Mobile phones use the embedded memory in LDI (LCD Driver IC). In memory accessing mode, data overlapping phenomenon can occur. These days, various contents such as DMB, Camera, Game are merged to phone. Accordingly, with more data transmission, there would be more data overlapping phenomenon in memory accessing mode. Human eyes perceive this data overlapping phenomenon as simply horizontal line noise. The cause of the data overlapping phenomenon was analysed in this paper. The data overlapping phenomenon can be changed by the speed of data transmission between the host and LDI. The optimum memory accessing position can be defined. This paper proposes a new algorithm for avoiding data overlapping.