• 제목/요약/키워드: Digital signal

검색결과 3,996건 처리시간 0.031초

비대칭적 멀티코어 디지털 신호처리 프로세서의 성능 연구 (A Performance Study of Asymmetric Multi-core Digital Signal Processor Architectures)

  • 이종복
    • 한국인터넷방송통신학회논문지
    • /
    • 제15권5호
    • /
    • pp.219-224
    • /
    • 2015
  • 최근에 멀티코어 프로세서 구조가 디지털 신호처리 프로세서의 성능을 개선하기 위하여 광범위하게 이용되고 있다. 이러한 멀티코어 프로세서는 크게 대칭적 구조와 비대칭적 구조로 나뉜다. 비대칭적 멀티코어 프로세서는 대칭적 멀티코어 프로세서에 비하여 더욱 성능이 높고 효율적이라고 알려져 있다. 본 논문에서는 비대칭적 멀티코어 디지털 신호처리 프로세서가 대칭적 멀티코어 디지털 신호처리 프로세서에 대하여 갖는 성능의 우수성을 고찰하기 위하여, 다양한 구성을 갖는 비대칭적 쿼드코어, 옥타코어 및 헥사데카코어 디지털 신호처리 프로세서에 대하여 UTDSP 벤치마크를 입력으로 하여 모의실험을 수행하여 그 성능을 측정하고 비슷한 하드웨어 규모의 대칭적 멀티코어 디지털 신호처리 프로세서와 그 성능을 비교하였다.

3V 저전력 CMOS 아날로그-디지털 변환기 설계 (Design of 3V a Low-Power CMOS Analog-to-Digital Converter)

  • 조성익;최경진;신홍규
    • 전자공학회논문지C
    • /
    • 제36C권11호
    • /
    • pp.10-17
    • /
    • 1999
  • 본 논문에서는 MOS 트랜지스터로만 이루어진 CMOS IADC(Current-mode Analog-to-Digital Converter)를 설계하였다. 각 단은 CSH(Current Sample-and-Hold)와 CCMP(Current Comparator)로 구성된 1.5-비트 비트 셀로 구성되었다. 비트 셀 전단은 CFT(Clock Feedthrough)가 제거된 9-비트 해상도의 차동 CSH를 배치하였고, 각 단 비트 셀의 ADSC(Analog-to-Digital Subconverter)는 2개의 래치 CCMP로 구성되었다. 제안된 IADC를 현대 0.65 ㎛ CMOS 파라미터로 ACAD 시뮬레이션 한 결과, 20 Ms/s에서 100 ㎑의 입력 신호에 대한 SINAD(Signal to Noise-Plus-Distortion)은 47 ㏈ SNR (Signal-to-Noise)는 50 ㏈(8-bit)을 얻었고 35.7 ㎽ 소비전력 특성을 나타냈다.

  • PDF

디지털 신호처리 기능을 강화한 32비트 마이크로프로세서 (A 32-bit Microprocessor with enhanced digital signal process functionality)

  • 문상국
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.820-822
    • /
    • 2005
  • 본 논문에서는 16비트 혹은 32비트 고정 소수점 연산을 지원하는 디지털 신호처리 기능을 강화한 명령어 축소형 마이크로프로세서를 설계하였다. 설계한 마이크로프로세서는 명령어 축소형 마이크로 아키텍쳐의 표준에 따라서 범용 마이크로프로세서의 기능과 디지털 신호처리 프로세서의 기능을 함께 갖추고 있다. 산술연산기능 유닛, 디지털 신호처리 유닛, 메모리 제어 유닛으로 구성되어 있으며, 이 연산 유닛들이 병렬적으로 수행되어 디지털 신호처리 명령이나 로드/스토어 명령어의 지연된 시간을 보상할 수 있게 설계되었다. 이 연산유닛들을 병렬적으로 동작하게 함으로써 5단계 파이프라인의 구조로 고성능 마이크로프로세서를 구현하였다.

  • PDF

ATSC 지상파 DTV 시스템의 등화형 디지털 동일 채널 중계기를 위한 디지털 신호 처리 기술 (Digital Signal Processing Techniques for the Equalization Digital On-Channel Repeater in the ATSC Terrestrial DTV System)

  • 박성익;음호민;이용태;김흥묵;서재현;김형남;김승원
    • 방송공학회논문지
    • /
    • 제9권4호
    • /
    • pp.357-370
    • /
    • 2004
  • 본 논문에서는 ATSC 디지털 TV (DTV) 시스템의 등화형 동일 채널 중계기(Equalization Digital On-Channel Repeater)를 위한 복조, 등화, 그리고 재변조로 구성된 디지털 신호 처리(Digital Signal Processing: DSP) 기술들을 제안한다. EDOCR에서의 신호처리 과정에 의해 발생기는 시스템 지연은 기존 수신기의 수신 성능 저하를 야기할 수 있기 때문에 가능한 그 지연을 최소화 하여야 한다. 본 논문에서 제안한 DSP 기술들은 EDOCR의 성능 저하를 최소화 하면서 시간 지연을 줄일 수 있도록 하였다. 또한, 본 논문에서는 전산 실험을 통해 하드웨어 구현에 적합한 필터의 탭 수를 다양하게 제시한다.

A calculation algorithm of transcendental functions on a digital signal processor

  • Ebina, Tsuyoshi;Ishii, Rokuya
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1989년도 한국자동제어학술회의논문집; Seoul, Korea; 27-28 Oct. 1989
    • /
    • pp.962-966
    • /
    • 1989
  • A Digital Signal Processor (abbreviated to DSP) is used not only for digital signal processing but also for kinematic controls[l]. Then applications to these fields are expected to be developed. We propose a function calculation method on DSP which occupies no table memory. By using these functions, more fast or more accurate control will be achieved without using function table.

  • PDF

레이더 인트라펄스 변조 신호 분석을 위한 디지털수신기 (Digital Receiver for Analysing Radar Intrapulse Modulation Signal)

  • 이영중;김인선;박주래
    • 한국군사과학기술학회지
    • /
    • 제11권4호
    • /
    • pp.36-45
    • /
    • 2008
  • LYNX ESM system operates digital receiver for analyzing radar of intrapulse modulation signal. This paper contains DC offset compensation method of IQ channels, imbalancing comensation method of amplitude and phase, precisional PW measurement using adaptive threshold set, analyzing algorithm of intrapulse modulation signals. Its effectiveness was proven by technical and operational test.

ZVS 위상천이 풀브릿지 컨버터의 디지털 샘플링 기법에 따른 소신호 모델 분석 (An Analysis of ZVS Phase-Shift Full-Bridge Converter's Small Signal Model according to Digital Sampling Method)

  • 김정우;조영훈;최규하
    • 전력전자학회논문지
    • /
    • 제20권2호
    • /
    • pp.167-174
    • /
    • 2015
  • This study describes how digital time delay deteriorates control performance in zero voltage switching (ZVS) phase-shifted full bridge (PSFB) converter. The small-signal model of the ZVS PSFB converter is derived from the buck-converter small-signal model. Digital time delay effects have been considered according to the digital sampling methods. The analysis verifies that digital time delays reduce the stability margin of the converter, and the double sampling technique exhibits better performance than the single sampling technique. Both simulation and experimental results based on 250 W ZVS PSFB confirm the validity of the analyses performed in the study.

FPGA를 이용한 확률논리회로 A/D 컨버터의 구현 (FPGA implementation of A/D converter using stochastic logic)

  • 이정원;심덕선
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.847-850
    • /
    • 1998
  • One of the most difficult problem of designing VLSI is a mixed-circuit design, that is to design circuit containing both analog parts and digital parts. Digital to analog converter and analog to digital converter is a typical case. Especially it can be a serious problem when mixed circuit are put into a large digital circuit like microcontroller. However nowadays this problem is settled by separating analog circuit parts outside the IC. This technique is based on converting a digital signal into a pulse sequence. Then an analog signal is obtained by averaging this pulse sequence at the external low-pass filter. An anlog to digital converter is designed using a stochastic logic instead of a traditional PWM (pulse-width modulation) signal and ins implemente dusing FPGa. Stochastic pulse sequence can be made as a simple circuits and moreover can be mathematically processed by simple circuits -AND gates. The spectral property of stochastic pulse sequence method is better than that of PWM method. So it make easy to design a external low-pass filter. This technique has important advantages, especially the reduction of the ADC cost.

  • PDF

디지털 필터링을 이용한 무효전력 제어에 관한 연구 (A Study on a Reactive Power Control using Digital Filtering)

  • 우천희;강신준;이덕규;우광방;이성환
    • 제어로봇시스템학회논문지
    • /
    • 제4권4호
    • /
    • pp.517-524
    • /
    • 1998
  • This paper discusses the development of a reactive power controller using digital signal processing. Digital Signal Processing is the technique of using digital devices to Process continuous signals or data, often in real-time. And DSP algorithms are associated with a discrete time interval between input samples. When one designs a digital filter, one can use a Laplace transform to determine the continuous time frequency response. The corresponding discrete time transform is called Z transform and depends upon discrete samples of the input spaced equally in time. The objectives of this paper are to minimize real power losses and improve the power factor of a given system. Also, the implementation of a direct-form non recursive filter on the TMS320C31 has been described. The application of this microprocessor-based controller using DSP on test system reveals its numerous advantages. Performance and features of the controller for the reactive power control are analyzed.

  • PDF

디지털 필터를 이용한 오디오 워터마킹 기술 (Audio Watermarking Technique Based on Digital Filter)

  • 신승원;김종원;최종욱
    • 한국정보보호학회:학술대회논문집
    • /
    • 한국정보보호학회 2001년도 종합학술발표회논문집
    • /
    • pp.464-468
    • /
    • 2001
  • In this paper, we propose a robust watermarking technique that accepts time scaling, pitch shift, add noise and a lot of lossy compression such as MP3, AAC, WMA. The technique is developed based on digital filtering. Being designed according to critical band of HAS (human auditory system), the digital filters nearly affect audio quality. Furthermore, before implementing digital filtering, wavelet transform decomposes the audio signal into several signals that is composed of specific frequencies. Designed digital filters scan the decomposed signal. The designed digital filter, band-stop filter, distorts and eliminates specific frequencies of audio signals. Watermarking detection can be accomplished by FFT (Fast Fourier Transform). Firstly, segments of audio signal are transformed by FFT. Then, the obtained amplitude spectrum by FFT is summed repeatedly. Finally the watermark detector can find filters used to watermark encoding based on eliminating frequencies. The suggested technique can embed 4bits/s in a robust manner.

  • PDF