• 제목/요약/키워드: DELAY Module

검색결과 217건 처리시간 0.025초

HANbit ACE64 ATM 교환기 시스템의 Twinax 케이블 모델링 (Twinax Cable Modeling for Use in HANbit ACE64 ATM Switching Systems)

  • 남상식;박종대
    • 한국통신학회논문지
    • /
    • 제24권12A호
    • /
    • pp.1985-1991
    • /
    • 1999
  • 본 논문은 HANbit ACE64 ATM 교환기 시스템의 데이터 경로인 IMI(Inter Module Path)에 사용되는 고속 전송선로인 Twinax 케이블을 two-port lumped Spice-network 모델로 구현하기 위해 lumped 네트워크 요소와 수학적 함수를 사용하여 개발하였다. 사용된 요소들은 저항성분과 주파수의존 전압제어 소스로 구성되어 있고 Hspice 수학적 함수인 FREQ, DELAY, POLY를 사용하여 구현하였다. 구현된 모델을 사용하여 케이블 길이와 종류에 따른 각종 노이즈 분석을 실시하여 그 특성을 비교 분석하였다.

  • PDF

A Congestion Control Mechanism for Supporting Differentiated Service in Mobile Ad hoc Networks

  • Kim Jin-Nyun;Ha Nam-Koo;Cho Dong-Hoon;Kim Hyun-Sook;Han Ki-Jun
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 ICEIC The International Conference on Electronics Informations and Communications
    • /
    • pp.143-146
    • /
    • 2004
  • Differentiated services (DiffServ) has been widely accepted as the service model to adopt for providing quality-of­service (QoS) over the next-generation IP networks. There is a growing need to support QoS in mobile ad hoc networks. Supporting DiffServ in mobile ad hoc networks, however, is very difficult because of the dynamic nature of mobile ad hoc networks, which causes network congestion. The network congestion induces long transfer packet delay and low throughput which make it very difficult to support QoS in mobile ad hoc networks. We propose DiffServ module to support differentiated service in mobile ad hoc networks through congestion control. Our DiffServ module uses the periodical rate control for real time traffic and also uses the best effort bandwidth concession when network congestion occurs. Network congestion is detected by measuring the packet transfer delay or bandwidth threshold of real time traffic. We evaluate our mechanism via a simulation study. Simulation results show our mechanism may offer a low and stable delay and a stable throughput for real time traffic in mobile ad hoc networks.

  • PDF

Superconductive Multi-pole Hairpin type Filter과 Delay Time 설계 및 실험 (Modeling and Simulation of the Delay Time in Superconductive Multi-pole Hairpin type Filter)

  • 양재라;정구락;강준희
    • 한국초전도저온공학회:학술대회논문집
    • /
    • 한국초전도저온공학회 2002년도 학술대회 논문집
    • /
    • pp.135-137
    • /
    • 2002
  • In the favor of adjusting microwave signal, Hairpin type Filter, which delay microwave signal enough to several nanosecond, is a key component. One of the main advantage in using Hairpin type Filter is a conveniency for equipping with Delay Module, and because of having a wide bandwidth, Hairpin type Filter can be designed to satisfy the most applications. In this work, we attempted to estimate the delay time in a superconductive hairpin type filter A software to synthesize even and odd order equiripple hairpin type filter has been developed. This software arbitrarily locate its transfer zeros making symmetric of asymmetric amplitude response and equalizing group delay. Borland C++ compiler has been used. The program was designed to run under MS-DOS, Window 98, Window 2000. The program optimizes the position of the transfer function zeros in order to fulfill the group delay specification masks. We designed and fabricated a hairpin type HTS 2-pole microstrip bandpass filter to operate at 5.8Ghz. The fabrication method was pulsed laser deposition and YBCO films were deposited on sapphire substrates with a Ce$O_{2}$ thin layer as a buffer layer. We also developed a new style hairpin type filter by using interdigitide inner-pole. Compared to the same size regular hairpin type filters, our filters had a lower center frequency.

  • PDF

128K$\times$8bit SRAM 메모리 다중칩 패키지 제작 (A Fabrication of 128K$\times$8bit SRAM Multichip Package)

  • 김창연;지용
    • 전자공학회논문지A
    • /
    • 제31A권3호
    • /
    • pp.28-39
    • /
    • 1994
  • We experimented on memory multichip modules to increase the packing density of memory devices and to improve their electrical characteristics. A 128K$\times$8bit SRAM module was made of four 32K$\times$8bit SRAM memory chips. The memory multichip module was constructed on a low-cost double sided PCB(printed circuit boared) substrate. In the process of fabricating a multichip module. we focused on the improvement of its electrical characteristics. volume, and weight by employing bare memory chips. The characteristics of the bare chip module was compared with that of the module with four packaged chips. We conducted circuit routing with a PCAD program, and found the followings: the routed area for the module with bare memory chips reduced to a quarter of that area for module with packaged memory chips. 1/8 in volume, 1/5 in weight. Signal transmission delay times calculated by using transmission line model was reduced from 0.8 nsec to 0.4 nsec only on the module board, but the coupling coefficinet was not changed. Thus, we realized that the electrical characteristics of multichip packages on PCB board be improved greatly when using bare memory chips.

  • PDF

동일대역 간섭저감기의 설계 및 구현 (Design and Implementation of In-band Interference Reduction Module)

  • 강상기;홍헌진;정영준
    • 전기전자학회논문지
    • /
    • 제24권4호
    • /
    • pp.1028-1033
    • /
    • 2020
  • 기존의 동일대역 간섭저감 방법은 무선기기 사이에 물리적인 이격거리를 지정하는 것으로 이격거리를 통해서 간섭을 억제한다. 만약 무선기기에서 동일대역 간섭을 저감할 수 있다면 물리적인 이격거리에 마진을 줄 수 있고, 수신기의 동작영역을 확장시키는 효과가 있으므로 간섭 대응 및 개선에 활용도가 크다. 본 논문에서는 동일대역 아날로그 간섭저감기의 구조를 제안하였고, 제안한 아날로그 간섭저감기의 설계와 구현에 대해서 기술하였다. 아날로그 간섭저감기를 설계하기 위해서 아날로그 간섭저감기의 성능에 영향을 미치는 지연(delay) 불일치, 위상오차 그리고 지연선로의 수에 따른 간섭저감 성능을 시뮬레이션 하였다. 16개의 지연선로로 구성된 아날로그 간섭저감기를 제작하였으며, 구현한 간섭저감기는 3.32㎓의 중심주파수에서 40MHz 대역폭을 갖는 5G(NR-FR1-TM-1.1) 신호에 대해서 약 10dB의 간섭저감 성능을 갖는다. 본 논문에서 제안한 아날로그 간섭저감기는 동일대역 간섭저감기로 활용가능하다.

Design of the timing controller for automatic magnetizing system

  • Yi Jae Young;Arit Thammano;Yi Cheon Hee
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 학술대회지
    • /
    • pp.468-472
    • /
    • 2004
  • In this paper a VLSI design for the automatic magnetizing system has been presented. This is the design of a peripheral controller, which magnetizes CRTs and computers monitors and controls the automatic inspection system. We implemented a programmable peripheral interface(PPI) circuit of the control and protocol module for the magnetizer controller by using a O.8um CMOS SOG(Sea of Gate) technology of ETRI. Most of the PPI functions has been confirmed. In the conventional method, the propagation/ramp delay model was used to predict the delay of cells, but used to model on only a single cell. Later, a modified "apos;Linear delay predict model"apos; was suggested in the LODECAP(LOgic Design Capture) by adding some factors to the prior model. But this has not a full model on the delay chain. In this paper a new "apos;delay predict equationapos;" for the design of the timing control block in PPI system has been suggested. We have described the detail method on a design of delay chain block according to the extracted equation and applied this method to the timing control block design.

  • PDF

지연 추정 기능을 갖는 적응 마이크로폰 어레이 알고리즘 (Adaptive Microphone Array System with Self-Delay Estimator)

  • 정양원;강홍구;이충용;윤대희
    • 한국통신학회논문지
    • /
    • 제30권1C호
    • /
    • pp.54-60
    • /
    • 2005
  • 본 논문은 지연 추정 기능을 갖는 적응 마이크로폰 어레이 알고리즘을 제안한다. Generalized sidelobe canceller (GSC)의 적응 차단 행렬이 각 센서간의 상호 시간 지연을 추정할 수 있다는 것을 보임으로써, 제안한 시스템은 적응 차단 행렬을 목적 신호의 차단 뿐 아니라 각 센서의 시간 지연 추정을 위해 사용한다. 이로 인해, 제안한 시스템은 GSC 구조만을 사용하면서. 시간 지연 추정기를 외부의 전처리기로 사용하는 기존의 시스템과 같은 성능을 얻을 수 있다. 실제 환경에서의 실험 결과를 통해 제안한 시스템의 성능이 기존의 시스템과 유사함을 확인하였다.

IVN 시스템을 위한 IEEE 1451 기반 스마트 모듈의 개발 (Development of IEEE 1451 based Smart Module for In-vehicle Networking Systems)

  • 이경창;김만호;이석
    • 한국자동차공학회논문집
    • /
    • 제11권6호
    • /
    • pp.155-163
    • /
    • 2003
  • As vehicles become more intelligent for convenience and safety of drivers, the in-vehicle networking(IVN) systems and smart modules are essential components for intelligent vehicles. However, for wider application of smart modules and IVN's, the following two problems should be overcome. Firstly, because it is very difficult that transducer manufacturers developed the smart module that supports all the existing IVN protocols, the smart module must be independent of the type of networking protocols. Secondly, when the smart module needs to be replaced due to its failure, only the transducer should be replaced these without the replacement of the microprocessor and network transceiver. To solve these problems, this paper investigates the feasibility of an IEEE 1451 based smart module. More specifically, a smart module for DC motor control has been developed. The module has been evaluated for its delay caused by the IEEE 1451 architecture. In addition, the time required for transducer replacement has been measured.

심초음파용 생체신호측정모듈의 개발 (A Development of Physio-Module for Echocardiography)

  • 장원석;김남현;전대근
    • 전자공학회논문지SC
    • /
    • 제47권4호
    • /
    • pp.21-29
    • /
    • 2010
  • 본 연구는 심초음파에 사용되는 생체신호측정모듈을 개발하고자 하였다. 생체신호측정모듈은 심전도, 호흡, 맥파, 심음 측정 기능을 포함하며, 생체신호측정모듈에서 측정된 4가지의 생체신호와 초음파 영상을 동기화시켜 심장의 수축과 이완에 따른 심장질환을 진단하는데 사용된다. 생체신호의 특성을 고려한 테스트 패턴을 적용하여 개발된 생체신호측정 회로부를 검증하였으며, 특히 심전도의 QRS trigger 지연시간은 국제규격인 EC-13에 만족하였다. 또한, 개발된 심전도, 호흡, 맥압, 심음이 동기화 되는 것을 확인하였으며, 심초음파의 M-mode 영상에서 혈류의 흐름과 심전도의 변화가 일치함을 확인하였다.

유전자 알고리듬을 사용한 저전력 모듈 선택 (Low Power Module selection using Genetic Algorithm)

  • 전종식
    • 한국전자통신학회논문지
    • /
    • 제2권3호
    • /
    • pp.174-179
    • /
    • 2007
  • 본 논문에서는 유전자 알고리듬을 이용하여 전력, 면적, 속도를 고려한 저전력 모듈 선택을 제안한다. 제안한 알고리듬은 최적의 모듈 선택을 통해서 전력 소모를 최소화 할 수 있다. 비교 실험에서는 최적 모듈 선택을 고려한 알고리듬은 최대 전력 감소량은 26.9 %를 얻을 수 있었고, 반면에 최소 전력 감소량은 9.0% 얻었다. 모든 벤치마크 평균 전력 감소량은 15.525%가 되었다.

  • PDF