• 제목/요약/키워드: Code tracking circuit

검색결과 6건 처리시간 0.024초

FHSS 시스템에서 추적 재머에 대항하는 선형 제한-가우시안 필터를 이용한 코드 추적 회로 (A Code Tracking Circuit Using a Linear Clipper-Gaussian Filter As a Countermeasure against Follow Jamming in FHSS Systems)

  • 고동환;김영제;김환우;은창수;김용태
    • 대한전자공학회논문지TC
    • /
    • 제46권2호
    • /
    • pp.152-161
    • /
    • 2009
  • 추적 재밍 신호는 얼리-레이트 게이트를 사용하는 코드 추적 회로에 오동작을 야기하므로, 이에 대항하는 코드 추적 회로가 필요하다. 본 논문에서는 주파수 도약 확산 시스템에서 추적 재밍 신호가 존재하는 경우 수신기의 코드 추적 회로에서 발생하는 오동작을 피할 수 있는 선형 제한-가우시안 필터 알고리듬을 제안한다. 추적 재머가 야기하는 동기 회로의 오동작 메카니즘을 분석하고, 선형 제한-가우시안 필터가 이 문제를 해결할 수 있음을 수학적 분석 및 전산 모의 실험을 통해 입증한다.

주파수 도약 통신방식 FSK 송수신기의 고속동기회로 구현에 관한 연구 (A Study on the Implementation of a High Speed Synchronization Circuit Applied in Frequency Hopping FSK Tranceiver)

  • 이준호;전동근;차균현
    • 한국통신학회논문지
    • /
    • 제17권1호
    • /
    • pp.38-46
    • /
    • 1992
  • 본 논문에서, 63_88MHz 밴드폭에서 25MHz 채널 스페이싱을 갖는 1023 채널과 100 hops/sec 호핑율을 가진 주파수 호핑 송수신기에 적용할 수 있는 고속 동기 회로를 수행했다. 동기과정(초기 동기와 트래킹)은 두 스텝으로 구성된다. Short hopping frequencies, synchronization prefix에 정합된 두개의 채널 수동 correlators를 사용한 변황된 정합 필터는 초기동기를 위해 제시되었다. 초기 동기의 확률을 증가 시키기 위해 prefix는 반복적으로 전송된다. correlator의 출력은 동기 결정회로로 보내지고 코드 시작 시간은 동기 결정회로에 대해서 알아낸다. 변형된 정합 필터 방법은 하드웨어의 복잡성을 줄이고 코드 획득을 빠르게 얻는 것은 가능하게 했다. 쿨럭 회복 회로는 tracking을 위해 PN코드를 발생했다.

  • PDF

GPS 수신기용 역확산 지연 동기 루프의 FPGA 회로 구현과 성능 분석 (FPGA circuit implementation of despreading delay lack loop for GPS receiver and preformance analysis)

  • 강성길;류흥균
    • 한국통신학회논문지
    • /
    • 제22권3호
    • /
    • pp.506-514
    • /
    • 1997
  • In this paper, we implement digital circuit of despreading delay lock loop for GPS receiver. The designed system consists of Epoch signal generator, two 13bit correlators which correlates the received C/A code and the locally generated C/A code in the receiver, the C/A code generator which generates C/A code of selected satellite, and the direct digital clock synthesizer which generates the clock of the C/A code generator to control the phase and clock rate, the clock controller, and the clock divider. The designed circuit has the function of the acquisition and tracking by the autocorrelation characteristics of Gold code. The controller generates each other control signals according to the correlation value. The designed circuit is simulated to verify the logic functional performance. By using the simulator STR-2770 that generates the virtual GPS signal, the deigned FPGA chip is verified the circuit performance.

  • PDF

A multilayered Pauli tracking architecture for lattice surgery-based logical qubits

  • Jin-Ho, On;Chei-Yol Kim;Soo-Cheol Oh;Sang-Min Lee;Gyu-Il Cha
    • ETRI Journal
    • /
    • 제45권3호
    • /
    • pp.462-478
    • /
    • 2023
  • In quantum computing, the use of Pauli frames through software traces of classical computers improves computation efficiency. In previous studies, error correction and Pauli operation tracking have been performed simultaneously using integrated Pauli frames in the physical layer. In such a complex processing structure, the number of simultaneous operations processed in the physical layer exponentially increases as the distance of the surface code encoding logical qubit increases. This study proposes a Pauli frame management architecture partitioned into two layers for a lattice surgery-based surface code and describes its structure and operation rules. To evaluate the effectiveness of our method, we generated a random circuit according to the gate ratios constituting the commonly known quantum circuits and compared the generated circuit with the existing Pauli frame and our method. Simulations show a decrease of about 5% over traditional methods. In the case of experiments that only increase the code distance of the logical qubit, it can be seen that the effect of reducing the physical operation through the logical Pauli frame becomes more important.

IMT-2000 광대역 CDMA의 동기추적 및 데이터 복조 회로구현 (Design of a tracking and demodulation circuit for wideband DDMA in IMT-2000)

  • 권형철;오현서;이재호;조경록
    • 한국통신학회논문지
    • /
    • 제24권6A호
    • /
    • pp.871-880
    • /
    • 1999
  • 본 논문은 광대역 CDMA 방식의 IMT-2000 단말기용 이동국의 PN 코드 위상 동기를 위한 추적기와 데이터를 복원하는 복조기회로 설계 및 구현에 대해서 기술한다. 먼저 동기 추적을 위한 회로는 넌코히어런트 방식을 사용하여 설계하였으며 동기 추적 과정에서 발생되는 클럭이 1/8 PN 칩의 해상도를 갖도록 설계하였다. 복조기 부분은 코히어런트 방식을 사용하여 설계하였으며 타임 트래킹 동작에 의해서 발생되는 클럭으로 생성된 PN 코드와 수신신호를 역확산하여 원래의 데이터를 복원하도록 설계하였다. 32.786 MHz의 구동 클럭과 4.096 MHz의 칩율을 사용하였으며 FPGA로 구현하였다. 또한 설계된 복조기는 32Kbps 음성 및 신호 채널에서 정상 동작함을 확인하였다. 성능 검증을 위하여 AWGN(Additive White Gaussian Noise) 7dB로 시뮬레이션하여 데이터 복원이 이루어 졌으며 무선 가입자망(WLL:wireless local loop)과 IMP-2000 변복조기 설계에 적용할 수 있음을 알 수 있었다.

  • PDF

Highly Linear and Efficient Microwave GaN HEMT Doherty Amplifier for WCDMA

  • Lee, Yong-Sub;Lee, Mun-Woo;Jeong, Yoon-Ha
    • ETRI Journal
    • /
    • 제30권1호
    • /
    • pp.158-160
    • /
    • 2008
  • A highly linear and efficient GaN HEMT Doherty amplifier for wideband code division multiple access (WCDMA) repeaters is presented. For better performance, the adaptive gate bias control of the peaking amplifier using the power tracking circuit and the shunt capacitors is employed. The measured one-carrier WCDMA results show an adjacent channel leakage ratio of -43.2 dBc at ${\pm}2.5$-MHz offset with a power added efficiency of 40.1% at an average output power of 37 dBm, which is a 7.5 dB back-off power from the saturated output power.

  • PDF