• 제목/요약/키워드: CMOS amplifier

검색결과 614건 처리시간 0.028초

Q-증가형 캐스코드 입력단을 이용한 900 MHz RF CMOS 저 잡음 증폭기 (A 900 MHz RF CMOS LNA using Q-enhancement cascode input stage)

  • 박수양;전동환;송한정;손상희
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1999년도 추계학술대회 논문집
    • /
    • pp.183-186
    • /
    • 1999
  • A 900 71Hz RF band-pass amplifier for wireless communication systems is designed and fabricated. HSPICE simulation results show that the amplifier can achieve a tunable center frequency between 880 MHz and 920 MHz. The gain of designed amplifier is 19 dB at Q=88, and the power dissipation is about 61 mW under 3 V power supply by using the spiral inductor with negative-7m circuit and center frequency tunning circuit. The designed band-pass amplifier is implemented by using 0.6 um 2-poly-3-metal standard CMOS process.

  • PDF

2.5V-2.4GHz CMOS 전력 증폭기의 설계 (Design of 2.5V-2.4GHz CMOS Power Amplifier)

  • 장대석;황영식;정웅
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(5)
    • /
    • pp.195-198
    • /
    • 2000
  • A CMOS power amplifier for wireless home networks is designed using 0.2sum 1-poly 5-metal standard CMOS technology and simulation results are presented. The power amplifier provides maximum output power of 16.5dBm to a 50-Ohm load at 2.450Hz and dissipates 220mW of dc power from a single 2.5-V supply. The designed CMOS power amplifier has power control range of 20dB and an overall power-added efficiency of 17%

  • PDF

차량 추돌 방지 레이더용 24-GHz 전력 증폭기 설계 (Design of 24-GHz Power Amplifier for Automotive Collision Avoidance Radars)

  • 노석호;류지열
    • 한국정보통신학회논문지
    • /
    • 제20권1호
    • /
    • pp.117-122
    • /
    • 2016
  • 본 논문에서는 차량 추돌 방지 단거리 레이더용 24-GHz CMOS 고주파 전력 증폭기 (RF power amplifier)를 제안한다. 이러한 회로는 클래스-A 모드 증폭기로서 단간 (inter-stages) 공액 정합 (conjugate matching) 회로를 가진 공통-소스 단으로 구성되어 있다. 제안한 회로는 TSMC $0.13-{\mu}m$ 혼성신호/고주파 CMOS 공정 ($f_T/f_{MAX}=120/140GHz$)으로 설계하였다. 2볼트 전원전압에서 동작하며, 저전압 전원에서도 높은 전력 이득, 낮은 삽입 손실 및 낮은 음지수를 가지도록 설계되어 있다. 전체 칩 면적을 줄이기 위해 넓은 면적을 차지하는 실제 인덕터 대신 전송선(transmission line)을 이용하였다. 설계한 CMOS 고주파 전력 증폭기는 최근 발표된 연구결과에 비해 $0.1mm^2$의 가장 작은 칩 크기, 40mW의 가장 적은 소비전력, 26.5dB의 가장 높은 전력이득, 19.2dBm의 가장 높은 포화 출력 전력 및 17.2%의 가장 높은 최대 전력부가 효율 특성을 보였다.

다중 안테나 시스템을 위한 CMOS Class-E 전력증폭기의 효율 개선에 관한 연구 (Research on PAE of CMOS Class-E Power Amplifier For Multiple Antenna System)

  • 김형준;주진희;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제45권12호
    • /
    • pp.1-6
    • /
    • 2008
  • 본 논문에서는 전력증폭기의 입력신호의 크기에 따라 CMOS class-E 전력증폭기의 게이트와 드레인의 바이어스 전압을 조절함으로써 낮은 출력전력에서도 80% 이상의 고효율 특성을 갖는 CMOS class-E 전력증폭기를 설계하였다. 입력신호의 포락선을 검파하여 전력증폭기의 바이어스 전압을 조절하는 방법을 이용하였고, 동작주파수는 2.14GHz, 출력전력은 22dBm에서 25dBm, 전력부가효율은 모든 입력전력레벨에서 80.15%에서 82.96%의 특성을 얻을 수 있었다.

새로운 구조의 저전압 고이득 트랜스레지스턴스 증폭기 설계 (The Novel Low-Voltage High-Gain Transresistance Amplifier Design)

  • 김병욱;방준호;조성익
    • 전기학회논문지
    • /
    • 제56권12호
    • /
    • pp.2257-2261
    • /
    • 2007
  • A new CMOS transresistance amplifier for low-voltage analog integrated circuit design applications is presented. The proposed transresistance amplifier circuit based on common-source and negative feedback topology is compared with other recent reported transresistance amplifier. The proposed transresistance amplifier achieves high transresistance gain, gain-bandwidth with the same input/output impedance and the minimum supply voltage $2V_{DSAT}+V_T$. Hspice simulation using 1.8V TSMC $0.18{\mu}m$ CMOS technology was performed and achieved $59dB{\Omega}$ transresistance gain which is above the maximum about $18dB{\Omega}$ compared to transresistance gain of the reported circuit.

0.25${\mu}{\textrm}{m}$ 표준 CMOS 공정을 이용한 RF 전력증폭기 (RF Power Amplifier using 0.25${\mu}{\textrm}{m}$ standard CMOS Technology)

  • 박수양;전동환;송한정;손상희
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.851-854
    • /
    • 1999
  • A high efficient, CMOS RF power amplifier at a 2.SV power supply for the band of 902-928MHz was designed and analyzed in 0.25${\mu}{\textrm}{m}$ standard CMOS technology. The output power of designed amplifier is being digitally controlled from a minimum of 2㎽ to a maximum of 21㎽, corresponding to a dynamic range of l0㏈ power control. The frequency response of this power amplifier is centered roughly at 915MHz. The power added efficiency of designed amplifer is almost 48% at maximum output power of 21㎽.

  • PDF

CMOS연산 증폭기 설계를 위한 전류 미러 제안 (Proposal of the Current Mirror for the Circuit Design of CMOS Operational Amplifier)

  • 최태섭;안인수;김광훈;송석호
    • 전력전자학회논문지
    • /
    • 제6권1호
    • /
    • pp.13-20
    • /
    • 2001
  • 본 논문에서는 큰 출력 저항파 기준 전류와의 정합 특성이 우수한 새로운 전류 미러를 제안한다. CMOS 증폭기 회로에서 전원 전압이 작아지는 경우 출럭 전압의 스윙 폭이 전원 전압에 의해 제한되는 단점이 있으므로 제안된 회로는 이런 단점을 해결하기 위해 출력단의 스윙을 키우고, 안정된 동작올 할 수 있도록 한다. 출력단 부하가 큰 경우에 구동 능력을 증대시키고, 작은 전원 전압을 가질 때에도 큰 출력 스윙을 갖는 전류 미러를 시뮬레이션을 통해 가존의 캐스코드 전류 미러와 Regulated 전류 미러의 특성을 비교 및 고찰한다.

  • PDF

광통신용 10Gbps CMOS 수신기 회로 설계 (Design of 10Gbps CMOS Receiver Circuits for Fiber-Optic Communication)

  • 박성경;이영재;변상진
    • 전기전자학회논문지
    • /
    • 제14권4호
    • /
    • pp.283-290
    • /
    • 2010
  • 본 연구는 광통신을 위한 10Gbps CMOS 수신기 회로 설계에 관한 것이다. 수신기는 포토다이오드, 트랜스임피던스 증폭기, 리미팅 증폭기, 등화기, 클락 및 데이터 복원 회로, 디멀티플렉서, 기타 입출력 회로 등으로 구성돼있다. 여러 광대역 혹은 고속 회로 기법을 써서 SONET OC-192 표준용 광통신에 적합한, 효과적이고 신뢰성 있는 수신기를 구현하고자 하였다.

CMOS 공정을 사용한 정밀능동필터용 연산증폭기 (CMOS Operational Amplifiers for Switched Capacitor Filter Application)

  • 양경훈;김원찬;이충웅
    • 대한전자공학회논문지
    • /
    • 제23권4호
    • /
    • pp.477-483
    • /
    • 1986
  • This paper studies the design of a CMOS operational amplifier for the switched capacitor filter by computer simulation, and presents the results of measurement. The operational amplifier composed of two stages is fabricated in the CMOS digital process. The DC voltage gain of the operational amplifier is 66dB, and the unity gain bandwidth is 833kHz. These results satisfy the performance requirmance requirements for the operational amplifier of the switched capacitor filter.

  • PDF

다양한 표준에서 사용 가능한 CMOS 전력 증폭기 (A Reconfigurable CMOS Power Amplifier for Multi-standard Applications)

  • 윤석오;유형준
    • 대한전자공학회논문지SD
    • /
    • 제44권11호
    • /
    • pp.89-94
    • /
    • 2007
  • 다양한 표준에서 사용이 가능한 송신기를 구성하기 위해서는 이에 적합한 송신기의 구조와 부품의 개발이 반드시 필요하다. 본 논문에서는 다양한 표준에서 사용이 가능한 전력 증폭기를 CMOS 0.25 um 공정을 사용하여 구현하였다. 설계된 전력 증폭기는 중간단의 정합을 바꿈으로써 0.9, 1.2, 1.75, 1.85 GHz의 주파수에서 동작하고, bonding wire를 활용하였을 때 2.4 GHz에서 동작한다. 중간단의 정합회로는 2개의 인덕터를 4개의 스위치가 제어하도록 구성되어 있다. 제안된 전력 증폭기는 낮은 전력을 요구하는 ZigBee나 Bluetooth 표준에서는 전력증폭기로 사용될 수 있고, 높은 전력을 요구하는 CDMA 표준에서는 구동증폭기로 사용이 가능하다. 설계된 전력 증폭기는 0.9 GHz에서 18.2 dB의 이득, 10.3 dBm의 출력 전력 특성을 보였으며, 1.75 GHz와 2.4 GHz에서는 10.3 dB, 18.1 dB의 이득, 5.2 dBm, 10 dBm의 출력 전력 특성을 나타내었다.