• 제목/요약/키워드: CE-CPSK

검색결과 2건 처리시간 0.014초

비선형 전력증폭기로 인한 CE-CPSK 변조된 DS-CDMA 초기동기 시스템의 성능분석 (Performance Analysis of a CE-CPSK modulated code acquisition system for nonlinear amplified DS-CDMA signal)

  • 김성철
    • 한국정보통신학회논문지
    • /
    • 제10권1호
    • /
    • pp.49-56
    • /
    • 2006
  • 본 논문에서는 송신기의 전력효율을 고려하여 C급 전력증폭기를 사용함으로 인한 증폭기의 비선형성의 영향을 극복하기 위해 일정진폭 특성과 연속위상특성을 갖는 CE-CPSK 변조 직접 대역확산 송수신기를 제안하였다. 직접 대역확산 수신기의 초기동기 성능을 평균 동기 획득시간, 검출확률을 통해 기존의 BPSK 변조방법과 CE-CPSK변조방법에 대해 다중사용자환경하에서의 성능을 비교분석하였다. 비선형성을 지닌 채널 환경 하에서 제안한 CE-CPSK 변조방식이 기존의 BPSK 변조방식에 비해 부대엽 스펙트럼이 상당히 감소되는 것을 알 수 있었으며 코드 동기 획득 성능 또한 우수함을 알 수 있었다.

CE-CPSK 변조된 디지털 지연동기루프의 설계 및 성능 분석 (Design and performance of a CE-CPSK modulated digital delay locked tracking loop)

  • 김성철;송인근
    • 한국정보통신학회논문지
    • /
    • 제4권2호
    • /
    • pp.417-426
    • /
    • 2000
  • 본 논문에서는 송신기의 전력효율을 고려하여 C급 전력증폭기를 사용함에 있어서 기존의 대역제한된 BPSK 변조의 경우 증폭기의 비선형성으로 인해 출력 스펙트럼의 측대파가 증폭기를 통과하기 전보다 증가되는 현상이 발생하는데 이를 줄여주기 위해 일정 진폭특성을 갖는 CE-CPSK변조 직접대역확산 송수신기를 제안하였다. 직접대역확산 수신기의 동기 추적루프의 성능을 분석하기 위해 두경로 레일리 페이딩 채널로 모델링하였다. 동기추적 장치는 아날로그 지연동기루프의 단점인 조, 만 간의 이득 불균형을 개선한 디지털 지연동기루프로 구현하였다. 동기 추적 과정인 디지털 지연동기 루프의 성능은 칩당 샘플링의 수가 증가할수록 신호 대잡음비가 증가할수록 전압 제어 발진기의 최대주파수 편차가 작을수록 좋아짐을 볼 수 있다.

  • PDF