• 제목/요약/키워드: CDMA modem

검색결과 56건 처리시간 0.022초

상향채널 케이블 모뎀을 위한 S-CDMA 기술 분석 (Analysis of S-CDMA Technique for Cable Modem Upstream Channel)

  • 김기윤
    • 한국통신학회논문지
    • /
    • 제25권9A호
    • /
    • pp.1422-1430
    • /
    • 2000
  • S(Synchronous)-CDMA is a new cable modem technology applicable to the upstream channel for high speed multimedia communication using CATV networks. In this paper we analyze the transmitting and receiving process of S-CDMA scheme based on Terayon patent and derive bit error probability of S-CDMA and TDMA scheme in the $\varepsilon$-mixture impulse noise model which appropriately reflects impulse noise characteristics of upstream channel by using various parameters. This analysis results are a good match with the simulation results. We also compare Eb/No gain performance of S-CDMA with TDMA in 16, 32, 64, QAM.

  • PDF

CDMA 이동국 모뎀 ASIC의 시스템 시뮬레이션 (System-level simulation of CDMA mobile station modem ASIC)

  • 남형진;장경희;박경룡;김재석
    • 전자공학회논문지A
    • /
    • 제33A권6호
    • /
    • pp.220-229
    • /
    • 1996
  • We presetn sytem-level simulation methodology as well as environment setup established for CDMA digtial cellular mobile station in an effort to verify CDMA modem ASIC design. To make the system-level simulation feasible, behavioral modeling of a microcontroller was first carried out with VHDL. In addition, models written in C language were also developed to provide ASIC with realistic input data. Finally, the netlist of CDMA modem ASIC was loaded on the a hardware accelerator, which was interfaced with VHDL simulator, and ismulation was performed by excuting the actual CDMA call processing software. Simulation resutls thus obtained were confirmed by comparing them with the emulation resutls from the actual system constructed on hardware modeler. these methods were proved to be effective in both discovering in advance malfunctions when embedded in the system or design errors of ASIC and reducing simulation time by a factor of as much as 20 in case of simulation at gate-level.

  • PDF

CDMA 통신망을 이용한 DGPS 인터페이스 모듈의 설계 및 구현 (Design and Implementation of DGPS Interface Module using CDMA Communication Network)

  • 김창수
    • 한국정보통신학회논문지
    • /
    • 제10권5호
    • /
    • pp.921-927
    • /
    • 2006
  • 기존 DGPS 시스템은 기준국과 이동국의 전송 매체를 RF방식 의 무선모뎀 및 유 무선 TCP/IP의 인터넷을 사용한다. 이에 따른 보정신호의 전송거리 제한 및 전송지연 등의 여러 가지 문제점으로 인해 실제 사용자가 활용 시에는 상당한 오차가 발생한다. 현재의 무선 네트워크 기술과 이동통신의 발달은 DGPS시스템을 기존의 무선망과 CDMA의 이동 통신망을 이용하는 네트워크 환경으로의 변화를 초래하게 한다. 따라서 본 논문에서는 기존 DGPS 시스템을 휴대전화의 CDMA 통신망 기반의 보정신호 전송기법을 제안하고, 각 수신기의 보정신호 전송매체를 대체할 수 있는 방법으로 각 수신기와 연동하는 CDMA 통신망을 이용한 DGPS 인터페이스 모듈을 위한 전반적인 이동통신 환경을 설계 및 구현한다. DGPS 인터페이스 모듈은 각 기준국과 이동국 수신기 사이의 인터페이스 장치로서 CDMA통신망 기반의 직렬포트를 통해 무선 통신망으로 보정신호의 전송을 가능하게 한다. 기준국의 모듈은 위성에서 수신한 보정신호를 휴대전화를 통해 이동국에 전송하며, 이동국의 모듈은 CDMA 통신망을 통해 수신한 보정신호와 자신이 수신한 신호를 보정하여 필요한 신호를 추출하여 인터페이스 모듈의 LCD에 디스플레이 하여 사용자가 필요한 정보를 추출하여 이용하는 장비이다. 그리고 이동국의 보정신호는 보정신호 전송, 실시간 정밀 측위, 무선 네트워크 서비스 등의 서버 시스템을 구축하여 사용자들에게 컨텐츠 서비스 형태로 널리 활용할 수 있을 것으로 예상된다.

CDMA2000 1x 이동국 모뎀의 설계 및 검정 (CDMA2000 lx Compliant Mobile Station Modem Design and Verification)

  • 권윤주;김철진;임준혁;김경호;이경하;한태희;김용석
    • 대한전자공학회논문지SD
    • /
    • 제39권6호
    • /
    • pp.69-77
    • /
    • 2002
  • 본 논문에서는 캐쉬를 지원하는 ARM940T, TeakLite DSP 코어 그리고 다른 주변 블록이 내장된 0.18㎛ CMOS 공정기술을 적용한 CDMA2000 lx를 지원하는 이동국 모뎀 칩 구현에 대하여 기술한다. 또한 구현 칩을 효율적으로 검증할 수 있는 고유한 검증 방법론과 구현된 칩이 에뮬레이션용 프로세서로 활용될 수 있는 방법을 보인다.

CDMA 모뎀을 이용한 원격 제어 및 계측 시스템 구현 (The implementation of the Remote Control and Measurement Systems using CDMA Modem)

  • 이명의
    • 한국항행학회논문지
    • /
    • 제16권2호
    • /
    • pp.351-359
    • /
    • 2012
  • 본 논문에서는 CDMA 데이터 모뎀을 이용하여 원격에서 다양한 입출력 장치들의 상태를 계측하거나 이들을 제어하는 시스템을 설계하고 개발한다. 그리고 TCP/IP 패킷 통신과 단문자서비스(SMS) 통신방식을 이용하여 공인 IP 주소를 갖지 않는 CDMA 모뎀 장치들을 위한 양방항 데이터 통신 방식을 제안한다. 설계된 원격 제어 및 계측시스템은 DCE로 Telit WM-800 모뎀과 DTE로서 Atmel AT89C51 마이크로컨트롤러를 사용하여 구현되었다. 제어 및 계측 시스템 사용자를 위한 사용자 응용 프로그램, 그리고 디지틀 입출력 장치, AD/DAC, LCD, 및 온습도 센서 등의 펌웨어 구동장치 프로그램은 보다 다양한 종류의 응용을 위하여 각각 Microsoft C 및 Keil C 언어를 사용하여 작성되었다. 본 논문에서 구현된 제어 및 계측 시스템의 실험결과는 실제 실시간 실험을 통해, 설계된 바와 같이 사용자가 원하는 동작을 정확하게 수행하는 것을 확인하였다.

전력선 채널에서 멀티캐리어 DS-CDMA를 이용한 전력선 음성모뎀의 디지털부 구현에 관한 연구 (A Study on the Digital Design for Voice Modem Using the Multicarrier DS-CDMA in Powerline Channels)

  • 이상준;김민걸;이종성;구시경;박광철;오정현;김기두
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(1)
    • /
    • pp.77-80
    • /
    • 2000
  • In this paper, we implemented the voice modem using the multicarrier DS-CDMA in powerline channels. Both TMS320C5402 of Texas Instrument and FPGA FLEX 10K EPF10K100ARC240 of ALTERA are used to realize the proposed system. For robustness in the powerline channel, we used multicarrier DS-CDMA modulation, convolutional encoding/Viterbi decoding, and interleaving. Finally, we showed satisfactory performance in the laboratory experiment.

  • PDF

Design of Chip Set for CDMA Mobile Station

  • Yeon, Kwang-Il;Yoo, Ha-Young;Kim, Kyung-Soo
    • ETRI Journal
    • /
    • 제19권3호
    • /
    • pp.228-241
    • /
    • 1997
  • In this paper, we present a design of modem and vocoder digital signal processor (DSP) chips for CDMA mobile station. The modem chip integrates CDMA reverse link modulator, CDMA forward link demodulator and Viterbi decoder. This chip contains 89,000 gates and 29 kbit RAMs, and the chip size is $10 mm{\times}10.1 mm$ which is fabricated using a $0.8{\mu}m$ 2 metal CMOs technology. To carry out the system-level simulation, models of the base station modulator, the fading channel, the automatic gain control loop, and the microcontroller were developed and interfaced with a gate-level description of the modem application specific integrated circuit (ASIC). The Modem chip is now successfully working in the real CDMA mobile station on its first fab-out. A new DSP architecture was designed to implement the Qualcomm code exited linear prediction (QCELP) vocoder algorithm in an efficient way. The 16 bit vocoder DSP chip has an architecture which supports direct and immediate addressing modes in one instruction cycle, combined with a RISC-type instruction set. This turns out to be effective for the implementation of vocoder algorithm in terms of performance and power consumption. The implementation of QCELP algorithm in our DSP requires only 28 million instruction per second (MIPS) of computation and 290 mW of power consumption. The DSP chip contains 32,000 gates, 32K ($2k{\times}16\;bit$) RAM, and 240k ($10k{\times}24\;bit$) ROM. The die size is $8.7\;mm{\times}8.3\;mm$ and chip is fabricated using $0.8\;{\mu}m$ CMOS technology.

  • PDF

CDMA/TDMA 기반 무선 원격계측 시스템용 모뎀의 VLSI 구조 설계 (A VLSI Architecture Design of CDMA/TDMA Modem Chipsets for Wireless Telemetry Systems)

  • 이원재;이성주;이서구;정석호;김재석
    • 대한전자공학회논문지SD
    • /
    • 제41권5호
    • /
    • pp.107-114
    • /
    • 2004
  • 본 논문에서는 CDMA 및 TDMA 기술을 기반으로 하는 무선 원격계측 시스템용 모뎀에 적합한 최적 하드웨어 구조 및 VLSI 설계에 대해서 제시한다. 무선 원격계측 시스템은 계측이 필요한 다수의 지점에 소형 무선계측기(RT: Remote Terminal)를 설치하고, 설치된 무선계측기로부터 계측데이터를 무선으로 수집하기 위해 제안된 시스템이다. 무선 원격계측 시스템은 계측데이터를 전송하기 위한 다수의 RT와 RT로부터 데이터를 수집하는 1개의 CU(Central Unit)로 구성된다. 본 논문에서는 이러한 RT와 CU용 모뎀에 적합한 최적 하드웨어 구조를 제안하였고, 제안된 구조를 Verilog HDL로 설계 및 검증하였다. Verilog HDL로 설계된 모뎀은 Synopsys/sup TM/툴을 이용하여 게이트 수준으로 합성되었고, 합성결과 RT 및 CU용 모뎀은 0.6㎛ 공정에서 각각 약 27K 게이트와 222K 게이트의 하드웨어 복잡도를 가졌다. 제안된 모뎀은 Altera/sup TM/ FPGA로 구현 및 검증되었다.

Design of a Novel Multi-Dimensional HCOC Multi-code Spread Spectrum System Using Pre-coding Technique for High Speed Data Transmission of DS-CDMA

  • Kong, Hyung-Yun;Lee, Dong-Un
    • Journal of electromagnetic engineering and science
    • /
    • 제7권1호
    • /
    • pp.1-6
    • /
    • 2007
  • Recently, Mc(Multi-code) modulation/demodulation(modem) technique has been explored for high speed data transmission in wireless environment. The conventional Mc modem generates some side effects such as allocating Walsh codes, which motivates to propose a novel Mc modem method with sub-code. Our proposed system should expanded the size of sub-code to provide high-rate data transmission, which also affect adversely to the performance of the system with high PAPR(Peak to Average Power Ratio). Thus, in this paper, we propose a novel pre-coded Multi-Dimensional HCOC(High Capacity Orthogonal Code) Mc modem technique to reduce the high PAPR, which enables the performance improvement. This proposed system can be easily designed by concatenating HCOC Mc modem with the generic Mc modem. The pre-coding technique that is used in this paper is CAC(Constant Amplitude Coding), that helps the system maintain the constant transmission power and reduce the maximum transmission power.

고속데이터 전송을 위한 개선된 Binary CDMA 모뎀 구현 (Improved Binary CDMA Modem Design for High-Speed Wireless Communications)

  • 이장연;조진웅;홍대기
    • 반도체디스플레이기술학회지
    • /
    • 제9권2호
    • /
    • pp.11-14
    • /
    • 2010
  • In this paper, an improved binary-CDMA (Code Division Multiple Access) system for high speed multimedia data transmission will be presented. The improved binary CDMA technology will be used in municipal wireless network. The new name of the system is the Guardian system using a binary CDMA technology. The Guardian system can provide high data rate, and improve its throughput by minimizing latency from the limitation of resources of system bus during multimedia data transmission. Finally, we analyze the performance of Guardian modem according to the report of wireless data transmission test.