• 제목/요약/키워드: Bit time delay

검색결과 271건 처리시간 0.027초

WCDMA 통신용 I-Q 채널 12비트 1GS/s CMOS DAC (I-Q Channel 12bit 1GS/s CMOS DAC for WCDMA)

  • 서성욱;신선화;주찬양;김수재;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제45권1호
    • /
    • pp.56-63
    • /
    • 2008
  • 본 논문에서는 WCDMA 통신용 송신기에 적용 가능한 12비트 1GS/s 전류구동 방식의 혼합형 DAC를 설계하였다. 제안된 DAC는 혼합형 구조로써 하위 4비트는 이진 가중치 구조, 중간비트와 상위비트는 4비트 온도계 디코더 구조로 12비트를 구성하였다. 제안된 DAC는 혼합형 구조에서 발생되는 지연시간에 따른 성능 저하를 개선하기 위해 지연시간보정 회로를 사용하였다. 지연시간보정 회로는 위상주파수 검출기, 전하펌프, 제어회로로 구성되어 이진 가중치 구조와 온도계 디코더 구조에서 발생하는 지연시간을 감소시킨다. 제안한 DAC는 CMOS $0.18{\mu}m$ 1-poly 6-metal n-well 공정을 사용하여 제작되었고 측정된 INL/DNL은 ${\pm}0.93LS/$ 0.62LSB 이하로 나타났다. 입력 주파수 1MHz에서 SFDR은 약 60dB로 측정되었고 SNDR은 51dB로 측정되었다. 단일 DAC의 전력소모는 46.2mW로 나타났다.

ATM 접속노드에서 셀 손실율과 버퍼용량 및 지연시간의 상관관계 분석 (Performance Relation Analysis of CLR, Buffer Capacity and Delay Time in the ATM Access Node)

  • 이하철;이병섭
    • 한국통신학회논문지
    • /
    • 제27권10C호
    • /
    • pp.945-950
    • /
    • 2002
  • 본 논문에서는 유선 및 무선환경에 상관없이 ATM(Asynchronous Transfer Mode) 접속망의 주요구성 요소인 ATM 접속노드의 셀 손실율, 버퍼용량 및 지연시간간의 상관관계를 제시함으로서 ATM접속망 설계를 위한 기본적인 기술적 사항을 분석하였다. 이를위해 ATM 접속노드의 트래픽 성능평가를 위한 트래픽 모델을 ATM cell-scale queueing, burst-scale queueing 레벨로 구분하여 설명하였고 CBR(Constant Bit Rate), 랜덤 및 VBR(Variable Bit Rate) 트래픽 형태별 모델적용을 검토하였다. 결국 유선 또는 무선방식으로 ATM 서비스를 제공하기 위한 ATM접속노드 설계시 서비스별 QoS(Quality of Service)를 만족시키기 위한 셀 손실율, 버퍼용량 및 지연시간간의 상관관계를 정량적으로 분석하였다.

A Multi-Point Sense Amplifier and High-Speed Bit-Line Scheme for Embedded SRAM

  • Chang, Il-Kwon;Kwack, Kae-Dal
    • Journal of Electrical Engineering and information Science
    • /
    • 제3권3호
    • /
    • pp.300-305
    • /
    • 1998
  • This paper describes new sense amplifier with fast sensing delay time of 0.54ns and 32kb CMOS embedded SRAM with 4.67 ns access time for a 3-V power supply. It was achieved using the sense amplifier with multiple point sensing scheme and highs peed bit-line scheme. The sense amplifier saves 25% of the power dissipation compared with the conventional one while maintaining a very short sensing delay. The SRAM uses 0.5m double-polysilicon and triple-metal CMOS process technology. A die size is 1.78${\times}$mm2.13mm.

  • PDF

타임코드 확장을 통한 스페이스와이어 네트워크의 시각 동기화 성능 개선 (Improvement of Time Synchronization of SpaceWire Network through Time-Code Extension)

  • 류상문
    • 한국정보통신학회논문지
    • /
    • 제21권4호
    • /
    • pp.724-730
    • /
    • 2017
  • 항공우주분야 시스템의 네트워크 구현을 위해 고안된 스페이스와이어에는 네트워크의 시각 동기화를 위한 타임코드가 정의되어있다. 스페이스와이어 네트워크에서 타임코드가 링크를 통과할 때마다 14[bit-period]의 전송 지연과 최대값이 10[bit-period]인 전송 지터가 발생하며 이것은 시각 동기화 오차의 주요 원인이다. 본 논문은 스페이스와이어 표준에 정의되어 있는 타임코드를 확장하여 시각 동기화 성능을 개선하는 방법을 제안한다. 타임 마스터와 시각 동기화를 수행하는 노드들은 확장된 타임코드들을 이용하여 시각 정보가 전송되는 과정에서 발생한 전송 지연과 지터를 파악하고 이를 이용하여 시각 동기화 보정을 수행할 수 있다. 제안된 방법의 효과는 OMNeT++ 기반의 스페이스와이어 네트워크 시뮬레이션 환경을 이용하여 분석되었으며 그 결과 수 [bit-period] 이내의 오차로 시각 동기화가 가능하다는 것이 확인되었다. 제안된 방법은 소규모 스페이스와이어 네트워크 시스템에 적합하며 이전 연구 결과들에 비해 구현에 따른 비용 대비 매우 효과적인 성능 향상을 얻을 수 있다.

ATM 네트워크의 폭주제어를 위한 극점 배치를 갖는 견실 $H_{\infty}$ 제어기 설계 (Design of Robust $H_{\infty}$ Controller with Regional Pole Placements for Congestion Control in ATM Networks)

  • 김준기;정상섭;박홍배
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(1)
    • /
    • pp.127-130
    • /
    • 2000
  • In this paper, we design the robust H$_{\infty}$ controller for congestion control in ATM (asynchronous transfer mode) networks with the variation of other higher priority sources(e.g., constant bit rate, variable bit rate). Since ABR (available bit rate) sources share the bottleneck node with other higher priority sources, we design the controller which guarantees robustness against time delay and disturbance. The proposed robust H$_{\infty}$ controller with regional pole placements can minimize the variation of the queue size at the predefined desired level. And we also show its robustness through simulation for the ATM networks with time delay and disturbance.

  • PDF

CAN 기반 휴머노이드 로봇에서의 데이터 프레임 최소화 (Minimizing Data Frame in CAN Controller Area Network for Humanoid Robot)

  • 권선구;허욱렬;김진걸
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 D
    • /
    • pp.2806-2808
    • /
    • 2005
  • The Controller Area Network (CAN) is being widely used for real-time control application and small-scale distributed computer controller systems. When the stuff bits are generated by bit-stuffing mechanism in the CAN network, it causes jitter including variations in response time and delay. In order to eliminate this jitter, stuff bit must be controlled to minimize the response time and reduce the variation of data transmission time. At first, this paper shows that conventional CAN protocol causes the transmission time delay. Secondly, this paper proposes the method to reduce the stuff bits by restriction of available identifier. Finally, data manipulation method can be reduced the number of stuff-bits in the data field. The proposed restriction method of ID and manipulating data field are pretty useful to the real-time control strategy with respect to performance. These procedures are implemented in local controllers of the ISHURO (Inha Semyung Humanoid Robot).

  • PDF

2×2 광 MEMS 스위치와 광섬유 지연선로를 이용한 위상배열 안테나용 4-비트 광 실시간 지연선로 (A 4-bit optical true time-delay for phased array antennas using 2×2 optical MEMS switches and fiber-optic delay lines)

  • 정병민;윤영민;신종덕;김부균
    • 한국광학회지
    • /
    • 제15권4호
    • /
    • pp.385-390
    • /
    • 2004
  • 본 논문에서는 파장 고정 광원 한 개와 2${\times}$2 광 MEMS 스위치, 그리고 광섬유 지연선로로 구성된 4-비트 선형 위상배열 안테나(Phased Array Antenna: PAA)용 광 실시간 지연선로 (True Time-Delay; TTD)의 구조를 설계하였고, 두 개의 안테나 소자로 구성된 10-GHz PAA 구동을 위해 단위 시간 지연 차이가 6 ps인 4-비트 TTD를 구현하였다. 실험 결과, 최대 시간지연 오차는 -0.4 ps로 측정되었으며, 이에 대한 최대 주사각 오차는 1.63$^{\circ}$로 나타나, 구현한 TTD의 성능이 이론치와 서로 일치하는 것을 확인하였다. 각 안테나 소자에 연결된 광 MEMS 스위치와 광섬유 지연선로의 삽입손실은 스위치 상태에 따라 최소 1.36 ㏈에서 최대 2.4 ㏈로 측정되었으며, 또한 정해진 주사각의 경우에는, 안테나 소자 간 삽입손실 차이가 최대 0.32 ㏈로 측정되었다. 안테나 소자 전단의 증폭기 이득 조정이나 가변 감쇄기를 사용하여 삽입손실을 균등화시키면, 기존의 파장 가변 광원을 이용하는 TTD 구조들 보다 안정적이며 경제적인 TTD 구조가 될 것으로 예상된다.

Performance of differential Space-time Block Coded MIMO System using Cyclic Delay Diversity

  • Kim, Yoon-Hyun;Yang, Jae-Soo;Kim, Jin-Young
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2007년도 학술대회
    • /
    • pp.41-45
    • /
    • 2007
  • Multi-input multi-output (MIMO) system can increase data rate, capacity and bit error rate (BER) performance compare to traditional single antenna system. However MIMO technique is pointed out the problem that has high complexity to design receiver. So a recent trend of research on the MIMO system pays more attention to simplified implementation of receiver structure. In this paper, we propose differential space time block code (STBC) for MIMO system with cyclic delay diversity (CDD). This structure can provide a very close performance to that of the conventional diversity scheme with maximum likelihood (ML) detection without channel estimation block while the receiver structure is highly simplified. Bit error rate (BER) performance of the proposed system is simulated for an AWGN channel by theoretical and simulated approaches. The results of this paper can be applicable to the 4G mobile multimedia communication systems.

  • PDF

CAN 기반 휴머노이드 로봇의 실시간 데이터 통신 구현 (Implementation of Real-Time Communication in CAN for a Humanoid Robot)

  • 권선구;김병윤;김진환;허욱열
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제55권1호
    • /
    • pp.24-30
    • /
    • 2006
  • The Controller Area Network (CAN) is being widely used for real-time control application and small-scale distributed computer controller systems. When the stuff bits are generated by bit-stuffing mechanism in the CAN network, it causes jitter including variations in response time and delay In order to eliminate this jitter, stuff bits must be controlled to minimize the response time and to reduce the variation of data transmission time. This paper proposes the method to reduce the stuff bits by restriction of available identifier and bit mask using exclusive OR operation. This da manipulation method are pretty useful to the real-time control strategy with respect to performance. However, the CAN may exhibit unfair behavior under heavy traffic conditions. When there are both high and low priority messages ready for transmission, the proposed precedence priority filtering method allows one low priority message to be exchanged between any two adjacent higher priority messages. In this way, the length of each transmission delays is upper bounded. These procedures are implemented as local controllers for the ISHURO(Inha Semvung Humanoid Robot).

FBG 프리즘과 광섬유 지연선로 행렬을 이용한 평면 위상 배열 안테나용 광 실시간 지연선로 (Optical True Time-Delay for Planar Phased Array Antennas Composed of a FBG Prism and a Fiber Delay Lines Matrix)

  • 정병민;신종덕;김부군
    • 한국광학회지
    • /
    • 제17권1호
    • /
    • pp.7-17
    • /
    • 2006
  • 본 논문에서는 FBG 프리즘을 이용한 파장 의존형 광 실시간 지연선로(wavelength-dependent optical true time-delay; WDOTTD) 와 2${\times}$2 광 스위치의 크로스 포트에 각기 다른 길이의 광섬유 지연선로를 연결한 광섬유 지연선로 행렬인 파장 비의존형 광 실시간 지연선로(wavelength-independent optical true time-delay; WIOTTD)로 구성된 평면 위상 배열 안테나용 OTTD 구조를 제안하였다. 최대 시간 지연 차이가 810 ps인 WDOTTD와 $\pm$50 ps인 WIOTTD를 직렬 연결하여 10-GHz, 2비트${\times}$4비트 2차원 OTTD를 제작하였고, 모든 주사각에 대해서 시간지연과 삽입손실을 측정하였다. 광섬유 지연선로 행렬을 이용한 4-비트 WIOTTD의 시간 지연 측정오차는 $\pm$1 ps이하로 나타났다. 또한, 제안된 광 TTD의 성능을 분석하기 위하여, 8${\times}$8 마이크로스트립 안테나 소자들로 구성된 10-GHz 평면 PAA의 방사 패턴을 시뮬레이션으로 측정하고 분석하였다.