• 제목/요약/키워드: A/S 변환기

검색결과 842건 처리시간 0.028초

QoS를 고려한 단위변환기의 변환 경로 생성 방법 (A Method to create transcoding path of unit transcoder considering QoS)

  • 류동엽;전성미;임영환
    • 한국컴퓨터정보학회논문지
    • /
    • 제12권1호
    • /
    • pp.253-260
    • /
    • 2007
  • 자신의 환경에 적합한 미디어를 생성하기 위해서는 멀티미디어 변환기를 이용한다. 하지만 만약 자신의 요구조건에 맞는 데이터생성이 안 될 경우는 다른 변환기를 이용해 또 변환을 해줘야하는 문제점이 생길 수 있다. 또한 기존의 변환기들은 소스 QoS와 목적QoS에 대한 고려가 부족하기 때문에 원하는 변환결과를 얻기 위해서는 사용자가 다양한 미디어에 대한 충분한 지식을 가지고 있어야 한다. 이와 같은 문제들은 제한 없는 멀티미디어 접근(UMA, Universal Multimedia Access)에 제약이 된다. 본 논문에서는 소스QoS와 목적QoS를 고려해 디지털아이템(DI, Digital Item)변환을 수행하기 전에 적합한 변환경로를 미리 생성한다. 생성된 변환경로는 연결 가능한 구조를 갖는 단위변환기들을 이용해 적응변환을 수행한다. QoS를 고려함으로서 사용자는 쉽게 멀티미디어를 사용할 수 있으며 제안 모델은 단위변환기를 사용하기 때문에 새로운 QoS에 대한 적응 능력이 뛰어나다는 장점을 갖는다.

  • PDF

MOM 커패시터를 사용한 디지털-아날로그 변환기를 가진 10-bit 10-MS/s 비동기 축차근사형 아날로그-디지털 변환기 (A 10-bit 10-MS/s Asynchronous SAR analog-to-digital converter with digital-to-analog converter using MOM capacitor)

  • 정연호;장영찬
    • 한국정보통신학회논문지
    • /
    • 제18권1호
    • /
    • pp.129-134
    • /
    • 2014
  • 본 논문은 디지털-아날로그 변환기(DAC: digital-to-analog converter), SAR 로직, 그리고 비교기로 구성된 10-bit 10-MS/s 비동기 축차근사형(SAR: successive approximation register) 아날로그-디지털 변환기(ADC: analog-to-digital converter)를 제안한다. Rail-to-rail의 입력 범위를 가지는 설계된 비동기 축차근사형 아날로그-디지털 변환기는 샘플링 속도를 향상시키기 위해 MOM(metal-oxide-metal) 커패시터를 이용한 바이너리 가중치 기반의 디지털-아날로그 변환기를 사용하여 구현한다. 제안하는 10-bit 10-MS/s 비동기 축차근사형 아날로그-디지털 변환기는 0.18-${\mu}m$ CMOS 공정에서 제작되고 면적은 $0.103mm^2$를 차지한다. 1.1 V의 공급전압에서 전력소모는 0.37 mW를 나타낸다. 101.12 kHz와 5.12 MHz의 아날로그 입력 신호에 대해 측정된 SNDR은 각각 54.19 dB와 51.59 dB이다.

분할-커패시터 기반의 차동 디지털-아날로그 변환기를 가진 10-bit 10-MS/s 0.18-㎛ CMOS 비동기 축차근사형 아날로그-디지털 변환기 (A 10-bit 10-MS/s 0.18-㎛ CMOS Asynchronous SAR ADC with split-capacitor based differential DAC)

  • 정연호;장영찬
    • 한국정보통신학회논문지
    • /
    • 제17권2호
    • /
    • pp.414-422
    • /
    • 2013
  • 본 논문은 분할-커패시터 기반의 차동 디지털-아날로그 변환기 (DAC: digital-to-analog converter)를 이용하는 10-bit 10-MS/s 비동기 축차근사형 (SAR: successive approximation register) 아날로그-디지털 변환기 (ADC: analog-to-digital converter)를 제안한다. 샘플링 주파수를 증가시키기 위해 SAR 로직과 비교기는 비동기로 동작을 한다. 또한 높은 해상도를 구현하기 위해 오프셋 보정기법이 적용된 시간-도메인 비교기를 사용한다. 제안하는 10-bit 10-MS/s 비동기 축차근사형 아날로그-디지털 변환기는 0.18-${\mu}m$ CMOS 공정에서 제작되며 면적은 $140{\times}420{\mu}m^2$이다. 1.8 V의 공급전압에서 전력소모는 1.19 mW이다. 101 kHz 아날로그 입력신호에 대해 측정된 SNDR은 49.95 dB이며, DNL과 INL은 각각 +0.57/-0.67, +1.73/-1.58이다.

짧은 천이길이를 갖는 Ku-대역 감소단축도파관 대 마이크로스트립 모드 변환기 (A Ku-Band Reduced Height Waveguide to Microstrip Mode Converter with a Short Transition Length)

  • 오현석;염경환
    • 한국전자파학회논문지
    • /
    • 제19권12호
    • /
    • pp.1435-1444
    • /
    • 2008
  • 본 논문에서는 짧은 천이길이를 갖는 감소단축도파관(redured-height waveguide) 대 마이크로스트립 모드 변환기(mode converter)를 설계하였다. 모드 변환기는 E-평면 프로브를 이용한 모드 변환기와 변형된 임피던스 변환기로 구성되어진다. E-평면 프로브를 이용한 모드 변환기는 50 ohm 릿지(ridge) 도파관의 릿지 상단에 단락된 프로브를 이용하여 설계하였다. 이 모드 변환기에 이용된 50 ohm 릿지 도파관과 감소단축도파관을 연결하기 위해 변형된 임피던스 변환기를 설계하였다. 이와 같이 구성된 전체 모드 변환기의 대역을 넓히기 위해, 두 구조의 결합도를 조정하였다. 저손실 및 Ku-대역 전체에서 동작하도록 구조를 최적화한 후 모드 변환기를 제작하였다 제작된 2개의 모드 변환기를 직접 연결(thru)한 S-파라미터와 모드 변환기 사이에 라인(line) 도파관을 삽입한 후 S-파라미터를 측정하였다. 측정된 2개의 S-파라미터를 이용하여 단일 모드 변환기의 성능을 추출하였다. 이렇게 추출된 모드 변환기의 성능은 커텍터 손실을 포함하고 있어, 커백터 손실을 측정하여 보상하였다. 모드변환기는 직각구조로 7.2 mm의 천이길이를 가지며, 중심 주파수에서 0.12 dB 삽입 손실과 Ku 전대역에서 10dB 이상의 반사 손실을 갖는 우수한 특성을 보였다.

저 전력 Folding-Interpolation기법을 적용한 1.8V 6-bit 100MS/s 5mW CMOS A/D 변환기의 설계 (Design of an 1.8V 6-bit 100MS/s 5mW CMOS A/D Converter with Low Power Folding-Interpolation Techniques)

  • 문준호;황상훈;송민규
    • 대한전자공학회논문지SD
    • /
    • 제43권8호
    • /
    • pp.19-26
    • /
    • 2006
  • 본 논문에서는, 1.8V 6-bit 100MSPS CMOS A/D 변환기를 제안한다. 제안하는 A/D 변환기는 저 전력소모를 위해 폴딩 구조의 A/D 변환기로 구현되었으며, 특히 전압구동 인터폴레이션 기법을 사용하여 전력소모를 최소화하였다. 또한 전체 A/D 변환기의 전력소모 감소를 위해 새로운 폴더 감소회로를 제안하여 기존의 폴딩 A/D 변환기에 비해 폴더 및 프리앰프 수를 절반으로 줄였고, 새로운 프리앰프 평균화 기법을 제안하여 전체 A/D 변환기의 성능을 향상시켰다. 설계된 A/D 변환기는 100MSPS의 변환속도에서 50MHz의 ERBW를 가지며, 이때의 전력소모는 4.38mW로 나타난다. 또한 측정결과 FoM은 0.93pJ/convstep의 우수한 성능 지표를 갖으며, INL 및 DNL은 각각 ${\pm}0.5 LSB$ 이내의 측정결과를 보였다. 제안하는 A/D 변환기는 0.18um CMOS공정으로 제작되었고 유효 칩 면적은 $0.28mm^2$ 이다.

비디오 신호처리용 저전력 아날로그 디지털 변환기 (Low-power Analog-to-Digital Converter for video signal processing)

  • 조성익;손주호;김동용
    • 한국통신학회논문지
    • /
    • 제24권8A호
    • /
    • pp.1259-1264
    • /
    • 1999
  • 본 논문에서는 파이프라인드 방식의 빠른 변환 속도와 축차 비교 방식의 저전력 구조를 이용하여 고속, 저전력 아날로그 디지털 변환기를 제안하였다. 제안된 구조의 변환 방법은 축차 비교 방식의 변환에서 비교기를 파이프라인드 구조로 연결하여 홀드된 주기에 비교기의 기준 전위를 전 비교기의 출력값에 의해 변환하도록 하여 고속 동작이 가능하도록 하였다. 제안된 구조에 의해 비디오 신호처리가 가능한 10MS/s 아날로그 디지털 변환기를 0.8$\mu\textrm{m}$ CMOS공정으로 HSPICE로써 시뮬레이션하였다. 6비트 아날로그 디지털 변환기는 100kHz 사인 입력 신호를 10MS/s로 샘플링 하여 DFT측정한 결과 37dB의 SNR을 얻을 수 있었으며, 전력 소모는 1.46mW로 측정되었다. 8비트 아날로그 디지털 변환기는 INL/DNL은 각각 $\pm$0.5/$\pm$1이었으며, 100kHz 사인 입력 신호를 10MS/s로 샘플링 하여 DFT 측정하였을 때 SNR은 41dB를 얻을 수 있었고, 전력 소모는 4.14mW로 측정되었다.

  • PDF

8비트 10MS/s 저전력 아날로그-디지털 변환기 설계 (Design of a Low power Analog-to-Digital Converter with 8bit 10MS/s)

  • 손주호;이근호;설남오;김동용
    • 한국음향학회지
    • /
    • 제17권7호
    • /
    • pp.74-78
    • /
    • 1998
  • 본 논문에서는 고속의 변환속도를 갖는 파이프라인드 방식과 저전력 특성을 갖는 축차 비교 방식 구조를 혼용하여 고속, 저전력 아날로그-디지털 변환기를 설계하였다. 제안 된 구조는 축차 비교 방식의 변환에서 비교기를 파이프라인드 구조로 연결하여 홀드된 주기 에 비교기의 기준 전위를 전 비교기의 출력값에 의해 변환하도록 하여 고속 동작이 가능하 도록 하였다. 제안된 구조에 의해 8비트 아날로그 디지털 변환기를 0.8㎛ CMOS공정으로 HSPICE를 이용하여 시뮬레이션한 결과, INL/DNL은 각각 ±0.5/±1이었으며, 100kHz 사인 입력 신호를 10MS/s로 샘플링 하여 DFT측정 결과 SNR은 41dB를 얻을 수 있었다. 10MS/s의 변환 속도에서 전력 소모는 4.14mW로 측정되었다.

  • PDF

Loss-Coupled DEB LD집적 Mach-Zehnder 간섭계형 파장 변환기 (All-optical mach-zehnder interferometric wavelength converter monolithically integrated with loss-coupled DFB probe source)

  • 김현수;김종회;심은덕;백용순;김강호;권오기;오광룡
    • 한국광학회지
    • /
    • 제14권4호
    • /
    • pp.454-459
    • /
    • 2003
  • 단일 모드 광원이 집적된 Mach-Zehnder간섭계형 파장 변환기를 제작하여 세계 최초로 10 Gb/s에서 파장 변환 특성을 확인하였다. 제작된 파장 변환기는 수동 도파로 영역에서의 전파 손실을 줄이기 위해 undoped InP층이 수동 도파로 위에 형성된 새로운 BRS 구조를 사용하였다. 단일 모드 광원으로 손실 결합형 분포 궤환형 반도체 레이저(loss-coupled distributed feedback laser; LC-DFB LD)를 사용하여, 파장 변환기에 있는 반도체 광증폭기의 주입전류가 200 mA까지 측모드 억제율이 30 dB 이상의 값을 나타내었다. 제작된 LC-DFB LD 집적 파장 변환기는 10 Gb/s의 동적 파장 변환 특성 측정 결과, 7 dB 정도의 소광비를 갖는 eye 패턴을 얻을 수 있었으며, power penalty는 $10^{-9}$ bit error rate에서 2.8 dB의 값을 나타내었다.

마이크로 전력의 축차근사형 아날로그-디지털 변환기를 위한 시간 도메인 비교기 (A Time-Domain Comparator for Micro-Powered Successive Approximation ADC)

  • 어지훈;김상훈;장영찬
    • 한국정보통신학회논문지
    • /
    • 제16권6호
    • /
    • pp.1250-1259
    • /
    • 2012
  • 본 논문에서는 저전압 고해상도 축차근사형 아날로그-디지털 변환기를 위한 시간-도메인 비교기를 제안한다. 제안하는 시간-도메인 비교기는 클럭 피드-스루 보상회로를 포함한 전압제어지연 변환기, 시간 증폭기, 그리고 바이너리 위상 검출기로 구성된다. 제안하는 시간-도메인 비교기는 작은 입력 부하 캐패시턴스를 가지며, 클럭 피드-스루 노이즈를 보상한다. 시간-도메인 비교기의 특성을 분석하기 위해 다른 시간-도메인 비교기를 가지는 두 개의 1V 10-bit 200-kS/s 축차근사형 아날로그-디지털 변환기가 0.18-${\mu}m$ 1-poly 6-metal CMOS 공정에서 구현된다. 11.1kHz의 아날로그 입력신호에 대해 측정된 SNDR은 56.27 dB이며, 제안된 시간-도메인 비교기의 클럭 피드-스루 보상회로와 시간 증폭기가 약 6 dB의 SNDR을 향상시킨다. 구현된 10-bit 200-kS/s 축차근사형 아날로그-디지털 변환기의 전력소모와 면적은 각각 10.39 ${\mu}W$와 0.126 mm2 이다.

소스 QoS와 목적 QoS를 고려한 단위 변환기의 변환 경로 생성 모델 (Transcoding Path Creation Model for the UTR under Considering of Source QoS and Destination QoS)

  • 류동엽;전성미;임영환
    • 한국멀티미디어학회논문지
    • /
    • 제10권2호
    • /
    • pp.278-287
    • /
    • 2007
  • 사용자의 특성과 요구조건에 따라 다양한 종류의 멀티미디어 데이터가 사용되고 있지만 모든 장치가 모든 멀티미디어 데이터의 재생을 지원하지는 않는다. 따라서 자신의 환경에 적합한 미디어를 생성하기 위해서는 멀티미디어 변환기를 이용한다. 이는 소스 QoS와 목적 QoS가 서로 다르기 때문에 발생하는 문제이기 때문에 서로 다른 QoS를 맞추기 위한 고려가 필요하다. 따라서 본 논문에서는 소스 QoS와 목적 QoS를 고려한 미디어 변환을 수행하기 전에 단위 변환기를 사용하여 일정한 응용 내에서의 적합한 변환 경로를 미리 생성한다. 그리고 생성된 변환 경로를 이용한 변환을 수행한다. 이때, UTR(Unit Transcoder) 집합의 변환가능성과 최소성을 고려한 UTR의 변환 경로를 생성함으로서 편리하고 다양한 멀티미디어 데이터를 재생할 수 있다. 그리고 QoS를 고려함으로서 사용자는 쉽게 멀티미디어를 사용할 수 있다.

  • PDF