• 제목/요약/키워드: 잡음레벨

검색결과 285건 처리시간 0.022초

과학위성용 자력계 탑재체 개발에 관한 연구 (DEVELOPMENT OF A FLUXGATE MAGNETOMETER FOR THE KITSAT-3 SATELLITE)

  • 황승현;이동훈;민경옥;신영훈;이대희;최정림
    • Journal of Astronomy and Space Sciences
    • /
    • 제14권2호
    • /
    • pp.312-319
    • /
    • 1997
  • 과학적 목적으로 탑재되는 자력계(magnetometer)는 지구 근접 우주환경을 관측하는데 있어서 필수적인 탑재 체이다. 우주환경의 직접적인 전자기적 변화는 자기장과 전기장의 측정으로 알 수 있다. 실제 관측에 있어서 전기장의 관측은 기술적으로 어렵지만 자기장은 비교적 관측이 용이하다. 따라서 자기장을 측정하는 자력계는 과학위성의 기본적인 탑재 체들의 하나로 인식되어왔다. 본 연구에서는 1998년 7월경에 발사 예정인 우리별 3호의 과학 탑재체인 fluxgate 자력계를 개발한 결과를 보고한다. 우리별 1, 2호에 탑재된 자력계는 단순히 위성의 자세 제어를 위해 제작되었으나, 우리별 3호에서는 자세 제어뿐만 아니라 우주과학 적인 측정을 위한 자력계가 탑재될 예정이다. 우리별 3호는 1998년 7월경에 발사 예정이며 고도는 720km, 궤도는 원형 태양 동기 궤도, 무게는 약 100kg, 전력은 최대 150W이다. 그리고 과학 탑재 체로는 우주복사영향 측정기(Radiation Effect Microelectronics), 고 에너지 입자 검출기 (High Energy Particle Telescope), 정밀 자력계(Scientific Magnetometer), 전자 온도 측정기(Electron Temperature Probe)가 있다. 우리별 3호에 탑재 예정인 정밀 자력계는 기본적으로 우리별 1, 2호에 탑재된 자력계의 회로를 추가 보정 하여 넓은 우주 공간에서 일어나는 자기장 변화 현상을 관측하기에 적절한 분해능인 5nT를 기준으로 개발하였다. 일본의 자력계 전문 회사인 Tierra Tecnica사에서 자력계의 보정(calibration)과 잡음 레벨 시험(noise level test)을 수행하였다.

  • PDF

영상센서 픽셀 불균일 보정 알고리즘 개발 및 시험 (Proposal and Verification of Image Sensor Non-uniformity Correction Algorithm)

  • 김영선;공종필;허행팔;박종억
    • 전자공학회논문지SC
    • /
    • 제44권3호
    • /
    • pp.29-33
    • /
    • 2007
  • 균일한 빛 에너지에 대하여 영상센서의 모든 픽셀은 이상적으로는 균일하게 반응해야하지만 실제적으로는 그렇지 않다. 이러한 영상센서의 불균일 특성은 픽셀자체의 특성과 광학모듈 특성 등에 의하여 발생한다. 영상센서의 불균일 특성은 고정된 형태의 잡음으로 다양한 보정 알고리즘에 의해 보정될 수 있으며 보정능력에 따라 더욱 우수한 영상 품질을 기대할 수 있다. 보통, 영상센서의 불균일 보정은 적절한 알고리즘에 의해 보정계수를 구한 후 이를 적용하여 이루어진다. 본 논문에서는 모든 광량영역에서 좀 더 정확하고 신뢰성 있는 최적의 픽셀 불균일 보정계수 계산 알고리즘을 제안한다. 제안한 알고리즘은 불균일 특성을 향상시키기 위해 센서를 1차원으로 모델링하였으며 보정계수를 구하기 위해 여러 광량레벨에서 측정데이터를 얻고 최적의 해를 얻기 위해 최소자승법을 이용한다. 논문에서는 보정계수 획득을 위해 적분구, 프래임그래버를 탑재한 컴퓨터 및 제안한 알고리즘을 구현한 소프트웨어를 사용하였다. 또한 자체 구현한 카메라와 별도의 시험셋업을 이용하여 불균일 시험을 수행하여 제안한 알고리즘을 검증하였다. 제안한 알고리즘을 보정 전 결과 및 기존 방법의 결과와 비교하였으며, 비교 결과, 제안한 알고리즘이 모든 광량에서 가장 좋고 신뢰성 있는 결과를 보여주었다.

가변 블록길이를 갖는 적응형 리드솔로몬 복호기의 설계 (Design of an Adaptive Reed-Solomon Decoder with Varying Block Length)

  • 송문규;공민한
    • 한국통신학회논문지
    • /
    • 제28권4C호
    • /
    • pp.365-373
    • /
    • 2003
  • 본 논문에서는 수정 유클리드 알고리즘을 기반으로 임의의 메시지 길이 k 뿐 아니라 임의의 블록 길이 n를 갖는 RS 부호를 복호할 수 잇는 적응형 RS 복호기를 설계한다. 설계된 복호기는 임의의 길이를 갖는 단축형 RS 부호의 복호 전에 영들을 추가하지 않아도 되므로 단축형 RS 부호에 특히 유리하다. 또한 이들 RS 부호의 오류정정 능력 t의 값을 매 부호어 블록마다 실시간으로 변화시킬수 있으므로 응답 채널이 유용한 경우 채널의 시변 잡음 레벨에 적응적으로 오류 정정 능력을 변화시킬 수 있다. 제시된 복호기 구조는 수정 유클리드 알고리즘에 기반한 4단계는 파이프라인 처리를 수행한다 : (1) 신드롬 계산 (2) MEA 블록 (3) 에러크기 계산 (4) 복호기 실패 검사. 각 단계는 가변 길이의 RS 복호에 적합한 구조를 갖도록 설계된다. 수정 유클리드 알고리즘(MEA) 블록의 새로운 구조를 제시하고, 에러의 크기 계산을 위한 다항식 평가를 위해 역순 출력을 갖는 다항식 평가 회로를 채용한다. MEA 블록은 연산 셀들의 멀티플렉싱 기법과 배속의 전용 클럭 기법(overclocking)을 적용하여 간단한 하드웨어로써 처리 속도를 유지하도록 하였다. 최대 오류정정 능력이 10인 GF($2^8$) 상의 적응형 RS 부호를 VHDL로 설계하고, FPGA에 성공적으로 합성하였다.

스플라인 기어부 결함의 와전류검사 신호처리에 관한 연구 (Study on Signal Processing in Eddy Current Testing for Defects in Spline Gear)

  • 이재호;박태성;박익근
    • 비파괴검사학회지
    • /
    • 제36권3호
    • /
    • pp.195-201
    • /
    • 2016
  • 금속성부품의 자동화 생산라인 상에서 결함검사는 통상 시스템 가격이 합리적이고 고속검사가 가능한 와전류검사(ECT, eddy current testing) 기법이 많이 사용된다. 이러한 금속성 피검사체 가운데 특별히 스플라인 샤프트(spline shaft)의 스플라인 기어부(spline gear)와 같이 표면이 고르지 못한 피검사 대상에 대하여 ECT검사를 적용할 경우 주파수 분포도가 유사하면서 동시에 상대적으로 큰 표면신호로 인해 센서로부터 획득한 원신호와 결함에 의해 발생한 신호를 분리해내기가 어렵다. 이러한 스플라인 기어부의 결함신호 검출을 용이하게 하기 위해서는 주변 잡음신호에서 결함신호만을 구분해낼 수 있는 고차필터의 구현이 필수적이고 동시에 각 생산라인과 피검사체의 상황에 따라 필터의 통과대역을 조절할 수 있어야 한다. 이러한 통과대역 조절이 가능한 고차필터 구현을 위해 디지털 방식 중 하나인 IIR (infinite impulse filter) 필터에 의한 구현방안을 검토하고, 신호검출을 위해 시스템 레벨에서 설계요소들의 최적화를 통해 결함신호검출을 시도하였다.

CIS 응용을 위해 제한된 폭을 가지는 10비트 50MS/s 저 전력 0.13um CMOS ADC (A 10b 50MS/s Low-Power Skinny-Type 0.13um CMOS ADC for CIS Applications)

  • 송정은;황동현;황원석;김광수;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제48권5호
    • /
    • pp.25-33
    • /
    • 2011
  • 본 논문에서는 CIS 응용을 위해 제한된 폭을 가지는 10비트 50MS/s 0.13um CMOS 3단 파이프라인 ADC를 제안한다. 통상 CIS에 사용되는 아날로그 회로에서는 수용 가능한 조도 범위를 충분히 확보하기 위해 높은 전원전압을 사용하여 넓은 범위의 아날로그 신호를 처리한다. 그 반면, 디지털 회로에서는 전력 효율성을 위해 낮은 전원전압을 사용하므로 제안하는 ADC는 해당 전원전압들을 모두 사용하여 넓은 범위의 아날로그 신호를 낮은 전압 기반의 디지털 데이터로 변환하도록 설계하였다. 또한 2개의 잔류 증폭기에 적용한 증폭기 공유기법은 각 단의 증폭동작에 따라 전류를 조절함으로써 증폭기의 성능을 최적화 하여 전력 효율을 더욱 향상시켰다. 동일한 구조를 가진 3개의 FLASH ADC에서는 인터폴레이션 기법을 통해 비교기의 입력 단 개수를 절반으로 줄였으며, 프리앰프를 제거하여 래치만으로 비교기를 구성하였다. 또한 래치에 입력 단과 출력 단을 분리하는 풀-다운 스위치를 사용하여 킥-백 잡음으로 인한 문제를 최소화하였다. 기준전류 및 전압회로에서는 온-칩 저 전력 전압구동회로만으로 요구되는 정착시간 성능을 확보하였으며, 디지털 교정회로에는 신호특성에 따른 두 종류의 레벨-쉬프트 회로를 두어 낮은 전압의 디지털 데이터가 출력되도록 설계하였다. 제안하는 시제품 ADC는 0.35um thick-gate-oxide 트랜지스터를 지원하는 0.13um CMOS로 제작되었으며, 측정된 DNL 및 INL은 10비트에서 각각 최대 0.42LSB, 1.19LSB 수준을 보이며, 동적 성능은 50MS/s 동작속도에서 55.4dB의 SNDR과 68.7dB의 SFDR을 보인다. 시제품 ADC의 칩 면적은 0.53$mm^2$이며, 2.0V의 아날로그 전압, 2.8V 및 1.2V 등 두 종류의 디지털 전원전압에서 총 15.6mW의 전력을 소모한다.