• 제목/요약/키워드: 인접 채널 간섭

검색결과 242건 처리시간 0.019초

분산 중계기 Part 2: 실험실 테스트 결과 (Distributed Translator Part 2: Laboratory Test Results)

  • 박성익;음호민;서재현;김흥묵;이수인
    • 방송공학회논문지
    • /
    • 제15권1호
    • /
    • pp.29-39
    • /
    • 2010
  • 본 논문에서는 ATSC (Advanced Television Systems Committee) 지상파 디지털 TV 방송 방식에서의 분산 주파수 망(distributed frequency network)을 위해 개발된 분산중계기(Distributed Translator: DTxR)에 대한 실험실 테스트 결과를 기술하고, 그 결과를 분석한다. DTxR 실험실 테스트는 수신부 테스트와 송신부 테스트로 구분된다. DTxR 수신부 테스트는 dynamic range, 랜덤 잡음, 단일 에코, 인접채널 신호의 간섭 테스트 등을 포함하고, DTxR 송신부 테스트는 출력신호의 품질(대역외 방사, 송신 품질, 위상잡음), 출력신호들의 주파수 일치, TxID (Transmitter Identification) 신호가 상용 수신기에 미치는 영향 평가 등을 포함한다. 실험실 테스트 결과에 의하면, DTxR 수신부는 0~17 us 범위 내의 평균 -2.5 dB의 단일 에코 신호를 제거하며, 랜덤 잡음에 대한 TOV (Threshold of Visibility)는 평균 17.5 dB이다. 또한, DTxR 송신부 출력 신호는 미국의 FCC (Federal Communications Commission) 규격을 만족하며, DTxR 출력신호들의 주파수 차이는 0.001 Hz 보다 작다.

IF 대역 신호처리 시스템 응용을 위한 13비트 100MS/s 0.70㎟ 45nm CMOS ADC (A 13b 100MS/s 0.70㎟ 45nm CMOS ADC for IF-Domain Signal Processing Systems)

  • 박준상;안태지;안길초;이문교;고민호;이승훈
    • 전자공학회논문지
    • /
    • 제53권3호
    • /
    • pp.46-55
    • /
    • 2016
  • 본 논문에서는 IF 대역의 고속 신호처리 시스템 응용을 위해 높은 동적성능을 가지는 13비트 100MS/s ADC를 제안한다. 제안하는 ADC는 45nm CMOS 공정에서 동작 사양을 최적화하기 위해 4단 파이프라인 구조를 기반으로 하며, 광대역 고속 샘플링 입력단을 가진 SHA 회로는 샘플링 주파수를 상회하는 높은 주파수의 입력신호를 적절히 처리한다. 입력단 SHA 및 MDAC 증폭기는 요구되는 DC 이득 및 넓은 신호범위를 얻기 위해 이득-부스팅 회로 기반의 2단 증폭기 구조를 가지며, 바이어스 회로 및 증폭기에 사용되는 소자는 부정합을 최소화하기 위해 동일한 크기의 단위 소자를 반복적으로 사용하여 설계하였다. 한편, 온-칩 기준전류 및 전압회로에는 배치설계 상에서 별도의 아날로그 전원전압을 사용하여 고속 동작 시 인접 회로 블록에서 발생하는 잡음 및 간섭에 의한 성능저하를 줄였다. 또한, 미세공정상의 잠재적인 불완전성에 의한 성능저하를 완화하기 위해 다양한 아날로그 배치설계 기법을 적용하였으며, 전체 ADC 칩은 $0.70mm^2$의 면적을 차지한다. 시제품 ADC는 45nm CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 각각 최대 0.77LSB, 1.57LSB의 값을 가지며, 동적성능은 100MS/s 동작 속도에서 각각 최대 64.2dB의 SNDR과 78.4dB의 SFDR을 보여준다. 본 시제품 ADC는 $2.0V_{PP}$의 넓은 입력신호범위를 처리하는 동시에 IF 대역에서 높은 동적성능을 확보하기 위해 사용공정상의 최소 채널 길이가 아닌 긴 채널 기반의 소자를 사용하며, 2.5V의 아날로그 전압, 2.5V 및 1.1V 두 종류의 디지털 전원전압을 사용하는 조건에서 총 425.0mW의 전력을 소모한다.