• Title/Summary/Keyword: 연결장치

Search Result 1,649, Processing Time 0.042 seconds

Development of Optical Flexible Printed Circuit Board for Wireless-connection (광 플렉시블 인쇄회로기판 연결 장치개발)

  • Lee, Jong-Yun;O, Eun-Deok;Kim, Yu-Sang
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2011.05a
    • /
    • pp.202-202
    • /
    • 2011
  • 최근 대용량 고속송신을 위한 모바일 무선정보통신기기의 신뢰성향상 함께 광 인쇄회로기판(O-PCB)국산화개발이 진행되고 있다. 광 Rigid-MLB개발에 이어 개발추진중인 광 Flexlble PCB는 광 연결 장치는 대용량데이터를 고속 전송하는데 필수적이다. 전원접속코드를 사용하지 않는 광도파로 층으로 구성되며 전기신호를 광신호로 변환시켜 다층의 광도파로 층으로 전송시킨다. 신속한 전송을 위한 균일도금에칭기술이 요구되고 있다.

  • PDF

Design and Implementation of Telephone Network Interface for Advanced Information Communication Processing System Plus (통신처리시스템 전화망 정합장치의 설계 및 구현)

  • 김도영;성정식;허재두
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 1998.11a
    • /
    • pp.313-316
    • /
    • 1998
  • 통신처리시스템(Communication Processing System)은 전화망과 ISDN 가입자들에게 전국 규모의 PC 통신 및 인터넷 액세스를 가능하게 하기 위한 망정합 장치이며, 동시에 통신처리 서비스를 제공하는 시스템이다. 본 논문에서 기술하고자 하는 통신처리시스템 전화망 정합장치는 120 채널 규모의 용량으로 설계되었으며, 전화망과는 텐덤교환기 레벌과 4개의 El 트렁크 접속방식으로 연결되며 R2 MFC 방식을 사용한다. 접속된 가입자 회선은 ITU-T V.90 규격에 따르는 모뎀풀을 사용하여 정합되며 이 정보들은 역다중화된 후 서비스된다. 이 정보들은 데이터 처리 블록, 입출력 기능 블록, 사용자 명령어 처리 블록, 서비스처리 블록에 의해 복수의 서비스 제공자 망에 접속된다. 본 논문에서는 이러한 통신처리시스템에 연결되는 전화망 가입자들에게 효과적으로 데이터 통신 서비스를 제공하기 위한 전화망 정합장치(TNAS; Telephony Network Access Subsystem)의 기능과 구조, 설계 및 구현 내용에 대해 기술한다.

  • PDF

Link Control Protocol Design for Communication Processing Nodes (통신처리 노드의 링크 제어 프로토콜 설계)

  • 양미정;유재호;김대웅
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 1998.11a
    • /
    • pp.309-312
    • /
    • 1998
  • 대용량 통신처리시스템은 전화망 및 ISDN 가입자에게 패킷망, 인터넷을 통해 PC 통신 서비스나 인터넷 서비스를 제공하는 것을 목적으로 하는 정보 서비스 게이트웨이 장치이다. 각종 망의 인터페이스를 담당하는 망 정합장치들은 대용량 통신처리시스템내의 내부 전달망을 통하여 연동하는 구조를 가지며, 망 정합장치들간의 연결을 통해 정보 제공 서비스 및 과금 회수 대행 등의 관리 서비스들이 이루어진다. 따라서, 이들 망 정합장치간의 신뢰성 있는 데이터 전달을 보장하기 위해서 두 장치간에 연결형 데이터 링크의 설정이 요구된다. 본 논문에서는 이러한 이종망 상에서의 통신처리 노드간 링크 제어 프로토콜을 제안한다.

  • PDF

장어 통발어선의 자동화 조업장치 개발에 관한 연구(I) - 통발연결장치.분리장치 -

  • 정용길;김용해;유금범
    • Proceedings of the Korean Society of Fisheries Technology Conference
    • /
    • 2000.05a
    • /
    • pp.31-32
    • /
    • 2000
  • 장어 통발 어업은 모릿줄에 약 팔천개의 통발을 일정간격마다 아릿줄로 묶어 해저에 투승한 후, 일정시간이 경과하면 양승하여 통발속에 들어 있는 어류를 어획하는 어업이다. 이 어업의 조업과정 중에서 가장 힘들고 위험한 것은 통발 양승작업시 모릿줄에 일정간격마다 변형된 참 매듭으로 묶여있는 약 팔천개의 통발을 분리시키는 공정이다. 이 공정에는 최소 2명 이상의 숙련된 선원이 반드시 필요하며,$^{(1)}$ 현재 숙련된 선원 구인난에 직면하고 있다. 이러한 문제를 해결하기 위해서는 통발 양승작업시 모릿줄에 연결되어 있는 통발을 자동으로 분리할 수 있는 기계장치의 개발이 필요하다. 이와 관련한 종래의 연구로서는 타원형 후크와 나팔관식 자동분리기와$^{(2)}$ 통발 자동 분리기$^{(3)}$ 등이 있으나, 현재 실용화되지는 못하였다. (중략)

  • PDF

Charger/discharger Small Signal Modeling Including Boost Converter Input Impedance (부스트 컨버터 입력임피던스를 포함한 충방전기 소신호 모델링)

  • Kim, Chan-In;Moon, Sol;Kim, Do-Hyun;Park, Joung-Hu
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.339-340
    • /
    • 2012
  • 화석연료의 고갈과 환경문제 때문에 신재생에너지원의 이용은 중요한 문제로 대두되고 있다. 또한 신재생에너지원의 안정적인 공급을 위해서는 에너지 저장장치를 사용해야만 한다. 이러한 이유 때문에 에너지 저장장치를 이용하기 위한 회로에 승압을 위한 컨버터를 병렬로 연결하였을 때 충방전기의 제어기 설계시 승압을 위한 컨버터의 영향을 고려해야만 한다. 본 논문은 에너지 저장장치를 포함한 전력조절장치에서 충방전기에서 나타나는 부스트 컨버터의 입력임피던스를 계산하여 충방전기 설계시 어떠한 영향을 미치는지 소신호 모델링을 통하여 알아보고자 하였다. 충방전기와 부스트 컨버터가 연결이 되어 있을 경우 충방전기 설계시 부스트 컨버터의 소자나 제어에 따라 충방전기의 전달함수에 영향을 주는데 이를 부스트 컨버터의 입력임피던스의 계산을 통하여 어떠한 영향을 주는지 수식적으로 분석하고 이를 MATLAB과 PSIM을 통하여 증명하였다.

  • PDF

The ATP Installation Strategy for Railway Long-term Development in Korea (철도 장기 발전전략에 입각한 ATP(Automatic Train Protection) 도입 방안)

  • 유병관;양근율
    • Journal of Korean Society of Transportation
    • /
    • v.20 no.7
    • /
    • pp.205-211
    • /
    • 2002
  • 본고에서는 최근 논의되고 있는 ATP 도입의 필요성 및 시스템 선정의 적절성을 검토하는데 있어서 철도신호 분야 뿐만이 아닌 우리의 환경변화 여건 등을 종합적으로 고려하여 철도의 장기 발전전략에 부합하는 APT 도입 방안을 제시하였다. ATP 도입시 고려해야 할 주요 환경변화로는 고속철도개통, 기존철도시스템과의 조화와 관련한 기술발전 측면, 틸팅차량 등 기존선 속도향상, 전철화, 복선화 등 철도영업거리 확장 및 남북철도연결 등을 고려해야 할 것이다. 즉, 바람직한 차상신호장치 도입을 위해서는 차량과의 적합성에 있어서는 기존차량, 특히 속도계장치와의 호환성, 시설분야에 있어서는 설치작업 및 향후 유지보수의 용이성과 국산화 가능성, 향후 남북철도 연결과 고속 철도의 기존선 연계운행 등을 종합적으로 고려하고 장기적인 철도발전에 도움이 되는 방향으로 추진되어야 할 것이다. 결론적으로, 우리철도의 기반시설과 차량 등의 현황과 향후 변동요인을 반영하여 가장 바람직한 ATP 표준기준을 용역 등을 통해 설정하고, 업체선정, 적어도 1년 정도의 시험기간을 거쳐 실용화 단계로 접근해야 할 것이다.

A Study on Connection Strength Evaluation of Wall Facing/Geogrid Using I-type Connection Device (I형 연결장치를 이용한 전면블록/지오그리드 보강재의 연결강도 평가)

  • Han, Jung-Geun;Hong, Ki-Kwon;Cho, Sam-Deok;Lee, Kwang-Wu
    • Journal of the Korean Geosynthetics Society
    • /
    • v.8 no.3
    • /
    • pp.45-52
    • /
    • 2009
  • The use of geogrid-reinforced earth wall technologies has progressed rapidly over the past 10 years in Korea because these technologies have advantages such as economical efficiency, graceful appearance, and easy construction. The geogrid used in the reinforced earth wall with concrete block facing can be subjected to damage among the upper and lower blocks and at the interface between the block and the geogrid. Therefore, when design of the geogrid-reinforced soil walls the required connection strength of the geogrid to the wall facing is an issue. In this study, new connection system between facing block and geogrid is developed to improve the damages of geogrid in the existing connection systems. The new connection devices are made of steel and have I-shape. This paper describes the test method and results of the laboratory testing for determination of connection strength in connection system using the I-type connection device.

  • PDF

Interconnection Network Interfaces in Parallel Computer Systems (병렬 컴퓨터 시스템에서의 상호연결망 인터페이스)

  • Mo, Sang-Man;Sin, Sang-Seok;Han, U-Jong;Yun, Seok-Han
    • Electronics and Telecommunications Trends
    • /
    • v.12 no.5 s.47
    • /
    • pp.62-72
    • /
    • 1997
  • 상호연결망 인터페이스는 병렬 컴퓨터 시스템에서 노드 또는 프로세서를 상호연결망에 연결하는 다리 역할을 수행하는 정합 장치로서, 상호연결망으로 메시지를 송수신하는 기능을 수행한다. 본 논문에서는 상호연결망 인터페이스의 구조와 동작, 프로세서와의 인터페이스, 여러 종류의 상호 연결망 인터페이스에 대한 사례조사 결과, 상호연결망 인터페이스의 성능 및 설계 고려사항 등을 기술 한다. 상호연결망 인터페이스 설계의 초점은 상호연결망 인터페이스가 시스템의 병목지점이 되지 않도록 하는데 맞추어져야 하며, 이를 위하여 응용 분야를 충분히 고려하고 전송 대역폭을 극대화하고 지연 시간을 최소화하도록 구현되어야 한다. 또한, 오류 제어를 통하여 높은 전송 신뢰도를 제공하고, 효율적인 프로세서 인터페이스 및 프로그래밍 인터페이스를 제공해야 한다.

An Architecture of UPnP Bridge for Non-lP Devices with Heterogeneous Interfaces (다양한 Non-lP 장치를 위한 UPnP 브리지 구조)

  • Kang, Jeong-Seok;Choi, Yong-Soon;Park, Hong-Seong
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.32 no.12B
    • /
    • pp.779-789
    • /
    • 2007
  • This paper presents an architecture of UPnP Bridge for interconnecting Non-lP devices with heterogeneous network interfaces to UPnP devices on UPnP networks. The proposed UPnP Bridge provides a Virtual UPnP device that performs generic UPnP Device's functionalities on behalf of Non-lP device. This paper defines 3 types of descriptions, Device Description, Message Field Description, and Extended UPnP Service Description in order to reduce the amount of effort required to connect a non-lP device with a new interface or message format to UPnP network. By these three types of descriptions and Message conversion module, developers for Non-lP devices can easily connect the devices to UPnP network without additional programming. So UPnP control point controls Non-lP devices as generic UPnP device. Some experiments validate the proposed architecture, which are performed on a test bed consisting of UPnP network the proposed bridge, and non-lP devices with CAN and RS232 interfaces.

A Dynamic Service Binding Framework for Embedded Devices (임베디드 장치를 위한 동적 서비스 연결 프레임워크)

  • Yeom, Gwy-Duk;Lee, Jeong-Geum
    • The KIPS Transactions:PartA
    • /
    • v.14A no.2
    • /
    • pp.117-124
    • /
    • 2007
  • In this paper we present a translation lookaside buffer (TLB) system with low power consumption for embedded processors. The proposed TLB is constructed as multiple banks, each with an associated block buffer and a corresponding comparator. Either the block buffer or the main bank is selectively accessed on the basis of two bits in the block buffer (tag buffer). Dynamic power savings are achieved by reducing the number of entries accessed in parallel, as a result of using the tag buffer as a filtering mechanism. The performance overhead of the proposed TLB is negligible compared with other hierarchical TLB structures. For example, the two-cycle overhead of the proposed TLB is only about 1%, as compared with 5% overhead for a filter (micro) TLB and 14% overhead for a same structure without continuos accessing distinction algorithm. We show that the average hit ratios of the block buffers and the main banks of the proposed TLB are 95% and 5% respectively. Dynamic power is reduced by about 95% with respect to with a fully associative TLB, 90% with respect to a filter TLB, and 40% relative to a same structure without continuos accessing distinction algorithm.