• Title/Summary/Keyword: 실리콘산화막

Search Result 411, Processing Time 0.024 seconds

다결정 실리콘 비휘발성 메모리를 위한 다층 구조 및 두꺼운 터널링을 이용한 전하지속시간의 향상에 관한 연구

  • Jang, Gyeong-Su;Baek, Gyeong-Hyeon;Choe, U-Jin;An, Si-Hyeon;Park, Cheol-Min;Lee, Jun-Sin
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.295-295
    • /
    • 2011
  • 전하 저장 층으로 사용된 산화막-실리콘-산화막의 경우 낮은 전압에서 큰 메모리 윈도우를 가짐으로써 비휘발성 메모리에의 가능성을 확인시켜줬다. 하지만, 나쁜 전하지속시간 특성으로 인한 문제점이 있다. 따라서 이를 개선시키기 위하여 터널링 층의 두께를 증가시키고 산화막-실리콘-산화막-실리콘-산화막의 다층 구조를 이용하여 메모리 윈도우 특성의 향상 뿐만 아니라, 전하지속시간 역시 향상 시켰다. 이를 통해 산화막-실리콘-산화막-실리콘-산화막 구조의 비휘발성 메모리를 SOP 디스플레이에 적용할 수 있을 것으로 기대한다.

  • PDF

Emitter passivation using chemical oxidation (화학적 산화막을 이용한 에미터 패시베이션에 관한 연구)

  • Boo, Hyun Pil;Kang, Min Gu;Kim, Young Do;Lee, KyungDong;Park, Hyomin;Tark, Sung Ju;Park, Sungeun;Kim, Dongwhan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.06a
    • /
    • pp.76.2-76.2
    • /
    • 2010
  • 질산 용액을 이용한 처리를 통해서 실리콘 웨이퍼 위에 누설 전류가 thermal oxidation 방법과 비슷한 수준의 얇은 실리콘 산화막을 형성할 수 있다. 이러한 처리 방법은 thermal oxidation에 비해서 낮은 온도에서 공정이 가능하다는 장점을 가진다. 이 때 질산 용액으로 68 wt% $HNO_3$을 쓰는데, 이 용액에만 넣었을 때에는 실리콘 산화막이 어느 정도 두께 이상은 성장하지 않는 단점이 있다. 그렇기 때문에 실리콘 웨이퍼를 68 wt% $HNO_3$에 넣기 전에 seed layer 산화막을 형성 시킨다. 본 연구에서는 p-type 웨이퍼를 phosphorus로 도핑해서 에미터를 형성 시킨 후에 seed layer를 형성 시키고 68 wt% $HNO_3$를 이용해서 에미터 위의 실리콘 산화막을 성장 시켰다. 이 때 보다 더 효과적인 seed layer를 형성 시키는 용액을 찾아서 실험하였다. 40 wt% $HNO_3$, $H_2SO_4-H_2O_2$, HCl-$H_2O_2$ 용액에 웨이퍼를 10분 동안 담그는 것을 통해서 seed layer를 형성하고, 이를 $121^{\circ}C$인 68 wt% $HNO_3$에 넣어서 실리콘 산화막을 성장시켰다. 이렇게 형성된 실리콘 산화막의 특성은 엘립소미터, I-V 측정 장치, QSSPC를 통해서 알아보았다.

  • PDF

Characteristics of aluminum-induced polycrystalline silicon film for polycrystalline silicon solar cell fabrication (다결정 실리콘 태양전지 제조를 위한 비정질 알루미늄 유도 결정 입자 특성)

  • Jeong, Hyejeong;Kim, Ho-Sung;Lee, Ho-Jae;Boo, Seongjae
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2010.11a
    • /
    • pp.49.1-49.1
    • /
    • 2010
  • 본 연구에서는 증착법에 의해 제조된 다결정 실리콘을 이용한 태양전지 제작과 관련하여 다결정 실리콘 씨앗층 제조를 위한 기판에 대하여 연구를 수행하였다. 다결정 실리콘 씨앗층을 제조할 수 있는 기술중 aluminum-induced layer exchange(ALILE) 공정을 이용하여 다결정 실리콘 씨앗층을 제조하였다. glass/Al/oxide/a-Si 구조로 알루미늄과 비정질 실리콘 계면에 알루미늄 산화막을 다양한 두께로 형성시켜, 알루미늄 유도 결정화에서 산화막의 두께가 결정화 특성에 미치는 영향, 결정결함, 결정크기에 대하여 연구하였다. 형성된 다결정 실리콘 씨앗층 막의 특성은 OM, SEM, FIB, EDS, Raman spectroscopy, XRD, EBSD 을 이용하여 분석하였다. 그 결과 산화막의 두께가 증가할수록 결함도 함께 증가하였다. 16nm 두께의 산화막 구조에서 <111> 방향의 우선배향성을 가진, $10{\mu}m$의 sub-grain 결정립을 갖는 씨앗층을 제조 하였다.

  • PDF

Passivation Quality of ALD $Al_2O_3$ Thin Film via Silicon Oxide Interfacial Layer for Crystalline Silicon Solar Cells (실리콘 산화막의 두께에 따른 ALD $Al_2O_3$ 박막의 passivation 효과)

  • Kim, Young-Do;Park, Sung-Eun;Tark, Sung-Ju;Kang, Min-Gu;Kwon, Soon-Woo;Yoon, Se-Wang;Kim, Dong-Hwan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2009.06a
    • /
    • pp.93-93
    • /
    • 2009
  • 실리콘 태양전지의 효율 향상을 위한 노력의 일환으로 결정질 실리콘 웨이퍼 표면passivation 물질 중 Atomic Layer Deposition (ALD)을 이용하여 증착한 $Al_2O_3$ 박막에 대한 관심이 증가하고 있다. 본 연구에서는 $Al_2O_3$ 박막의 증착 전 실리콘 웨이퍼의 산화막 두께에 따른 passivation 효과에 대해서 연구하였다. 실리콘 산화막은 $HNO_3$ 용액을 사용하여 화학적으로 생성시켰으며 $HNO_3$ 용액과의 반응 시간을 조절하여 실리콘 산화막의 두께를 조절하였다. 실리콘 산화막 생성 후 ALD로 $Al_2O_3$ 박막을 증착하였으며 증착 후 $N_2$ 분위기에서 annealing 하였다. Annealing 후 passivation 효과는 Quasi-Steady-State Photo Conductance를 사용하여 minority carrier의 lifetime을 측정하였다. Capacitance-Voltage measurement, Transmission Electron Microscopy, Ellipsometry를 사용하여 실리콘 산화막의 두께에 따른 $Al_2O_3$ 박막의 passivation 효과를 분석하였다.

  • PDF

Oxidation Reaction of silicon Oxids fabricated by Rapid Thermal Process in $N_2$O ambient ($N_2$O 분위기에서 RTP로 제조한 실리콘 산화막의 산화 반응)

  • Park, Jin-Seong;Lee, U-Seong;Sim, Tae-Eon
    • Korean Journal of Materials Research
    • /
    • v.3 no.1
    • /
    • pp.7-11
    • /
    • 1993
  • Abstract Oxidation kinetics of silicon oxide films formed by rapid thermal oxidizing Si substrate in $N_2$O ambient studied. The data on $N_2$0 oxidation shows that the interfacial nitrogen-rich layers results in oxide growth in the parabolic regime by impeding oxidant diffusion to the Si$O_2$-Si interface even for ultrathin oxides. The activation energy of parablic rate constant, B, is about 1.5 eV, and the energy increses with oxide thickness.

  • PDF

Formation of Silica Nanowires by Using Silicon Oxide Films: Oxygen Effect (산화 실리콘 막을 이용한 실리카 나노 와이어의 형성 : 산소 효과)

  • Yoon, Jong-Hwan
    • New Physics: Sae Mulli
    • /
    • v.68 no.11
    • /
    • pp.1203-1207
    • /
    • 2018
  • In this study, silica nanowires were formed using silicon oxide films with different oxygen contents, and their microstructure and physical properties were compared with those of silica nanowires formed using Si wafers. The silicon oxide films were fabricated by using a plasma-enhanced chemical vapor deposition method. Silica nanowires were formed by thermally annealing silicon oxide films coated with nickel films as a catalyst. In the case of silicon oxide films having an oxygen content of approximately 50 at.% or less, the formation mechanism, microstructure, and physical properties of the nanowires were not substantially different from those of the silicon wafer. In particular, the uniformity of the thickness showed better behavior in the silicon oxide films. These results imply that silicon oxide films can be used as an alternative for fabricating high-quality silica nanowires at low cost.

ILD CMP 공정에서 실리콘 산화막의 기계적 성질이 Scratch 발생에 미치는 영향

  • Jo, Byeong-Jun;Gwon, Tae-Yeong;Kim, Hyeok-Min;Park, Jin-Gu
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2011.10a
    • /
    • pp.23-23
    • /
    • 2011
  • Chemical-Mechanical Planarization (CMP) 공정이란 화학적 반응 및 기계적인 힘이 복합적으로 작용하여 표면을 평탄화하는 공정이다. 이러한 CMP 공정은 반도체 산업에서 회로의 고집적화와 다층구조를 형성하기 위하여 도입되었으며 반도체 제조를 위한 필수공정으로 그 중요성이 강조되고 있다. 특히 최근에는 Inter-Level Dielectric (ILD)의 형성과 Shallow Trench Isolation (STI) 공정에서실리콘 산화막을 평탄화하기 위한 CMP 공정에 대해 연구가 활발히 이루어지고 있다. 그러나 CMP 공정 후 scratch, pitting corrosion, contamination 등의 Defect가 발생하는 문제점이 존재한다. 이 중에서도 scratch는 기계적, 열적 스트레스에 의해 생성된 패드의 잔해, 슬러리의 잔유물, 응집된 입자 등에 의해 표면에 형성된다. 반도체 공정에서는 다양한 종류의 실리콘 산화막이 사용되고 gks이러한 실리콘 산화막들은 종류에 따라 경도가 다르다. 따라서 실리콘 산화막의 경도에 따른 CMP 공정 및 이로 인한 Scratch 발생에 관한 연구가 필요하다고 할 수 있다. 본 연구에서는 scratch 형성의 거동을 알아보기 위하여 boronphoshposilicate glass (BPSG), plasma enhanced chemical vapor deposition (PECVD) tetraethylorthosilicate (TEOS), high density plasma (HDP) oxide의 3가지 실리콘 산화막의 기계적 성질 및 이에 따른 CMP 공정에 대한 평가를 실시하였다. CMP 공정 후 효율적인 scratch 평가를 위해 브러시를 이용하여 1차 세정을 실시하였으며 습식세정방법(SC-1, DHF)으로 마무리 하였다. Scratch 개수는 Particle counter (Surfscan6200, KLA Tencor, USA)로 측정하였고, 광학현미경을 이용하여 형태를 관찰하였다. Scratch 평가를 위한 CMP 공정은 실험에 사용된 3가지 종류의 실리콘 산화막들의 경도가 서로 다르기 때문에 동등한 실험조건 설정을 위해 동일한 연마량이 관찰되는 조건에서 실시하였다. 실험결과 scratch 종류는 그 형태에 따라 chatter/line/rolling type의 3가지로 분류되었다 BPSG가 다른 종류의 실리콘 산화막에 비해 많은 수에 scratch가 관찰되었으며 line type이 많은 비율을 차지한다는 것을 확인하였다. 또한 CMP 공정에서 압력이 증가함에 따라 chatter type scratch의 길이는 짧아지고 폭이 넓어지는 것을 확인하였다. 본 연구를 통해 실리콘 산화막의 경도에 따른 scratch 형성 원리를 파악하였다.

  • PDF

Study on Elecrtical Characteristics of Gate Oxide with Electrode Materials and Oxidation Ambients (전극 재료와 산화분위기에 따른 게이트 산화막의 전기적 특성에 관한 특성)

  • 정회환;정관수
    • Journal of the Korean Vacuum Society
    • /
    • v.4 no.1
    • /
    • pp.18-25
    • /
    • 1995
  • 건식, 습식, 건식/습식 산화분위기로 성장한 게이트 산화막 위에 AI, 인 도핑된 다결정시리콘, 비정질 실리콘/인 도핑된 다결정 실리콘을 증착하여 제작한 금속-산화물-반도체(metal-oxide-semiconductor:MOS)의 전기적 특성을 순간 절연파괴(TZDB), 정전용량-전압(C-V)과 경시절연파괴(TDDB)로 평가하였다. AI 게이트에서 습식산화막과 건식산화막의 평균 파괴전계는 각각 9.0MV/cm, 7.7MV/cm이였고, 습식산화막의 평균 파괴전계가 8.4MV/cm 이였으며, AI 게이트보다 0.6MV/cm 정도 낮았다. 이것은 다결정 실리콘/습식산화막 계면에서 인(phosphorus) 확산으로 다결정 실리콘의 grain 성장과 산화막의 migration에 의한 roughness 증가에 기인한다. 그러나 다결정 실리콘/건식산화막 계면에서 roughness 증가는 없었다. 다결정 실리콘 게이트에서는 건식/습식 산화막이 건식산화막과 습식산화막보다 평균 파괴전계와 절연파괴전하(QBD)가 높았다. 또한 다결정/비정질 실리콘 게이트에서는 습식산화막의 평균 파괴전계가 8.8MV/cm이였으며, 다결정 실리콘 게이트에서보다 0.4MV/cm 정도 높았다. 다결정/비정질 실리콘 구조는 앞으로 VLSI 적용에 있어서 게이트 전극으로 매우 유용할 것이다.

  • PDF

Effect of Posphorus Dopants in the Thermal Oxidation of Tungsten Polycide Films (텅스텐 폴리사이드막의 열산화에서 인 불순물 효과)

  • 정회환;정관수
    • Journal of the Korean Vacuum Society
    • /
    • v.4 no.3
    • /
    • pp.293-300
    • /
    • 1995
  • p-doped poly-Si/SiO2/Si 기판위에 저압 화학증착법(LPCVD)으로 증착한 텅스텐 실리사이드(WS2.7)막을$ 850^{\circ}C$에서 20분 동안 N2 분위기에서 열처리한 후에 건식 분위기에서 열산화하였다. 다결정 실리콘의 인도핑(doping)레벨에 따른 텅스텐 폴리사이드(WSi2.5/poly-Si)막의 산화 성장률과 텅스텐 폴리사이드막의 산화 메카니즘에 대하여 연구하였다. 텅스텐 폴리사이드막의 산화 성장률은 다결정 실리콘의 인(p) 도핑 레벨이 증가함에 따라 증가하였다. 텅스텐 폴리사이드막의 산화는 텅스텐 실리사이드층의 과잉(excess)Si가 초기 산화과정 동안 소모된 후에 다결정 실리콘층의 Si가 소모되었다. 산화막과 산화막을 식각(etching)한 후에 텅스텐 실리사이드막의 표면 거칠기는 다결정 실리?의 인 농도가 적을수록 평탄하였다.

  • PDF

실리콘 산화물 및 질화물 증착을 위한 신규 실리콘 증착소재의 실시간 진단 연구

  • Jeon, Gi-Mun;Sin, Jae-Su;Yun, Ju-Yeong;Kim, Jin-Tae;Lee, Chang-Hui;Yeom, Ho-Yeong;Choe, Jeong-Hyeon;Ha, Hong-Sik;Gang, Sang-U
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.176-176
    • /
    • 2011
  • 실리콘 질화막($Si_3N_4$)과 산화막($SiO_2$)은 반도체 소자를 구성하는 물질 중 가장 널리 사용되는 유전 또는 절연물질이다. 이러한 실리콘 산화막과 질화막은 적용할 소자에 따라 다양한 CVD나 ALD 공정을 기반으로 제조한다. 증착공정 개발에 있어 실리콘 증착소재가 성공여부를 결정하는 근간이 되며, 이는 실리콘 증착소재의 특성에 따라 증착된 산화막과 질화막의 물성이 크게 변하기 때문이다. 실리콘 증착소재 개발을 위해서 국내외 증착소재 합성업체가 노력을 기울이고 있지만 개발된 증착소재의 특성을 정확히 진단하기 위한 기술이 뒷받침되지 않아 개발 효율이 높지 않은 것이 현실이다. 한국표준과학연구원 내 진공기술센터에서는 이러한 실리콘 증착소재의 특성, 특히 반응성을 평가하기 위한 기술 및 시스템을 개발하고 이를 활용하고 있다. 본 연구에서는 적외선 분광법을 이용하여 개발된 증착소재의 기상 열적안전성 및 반응기체에 따른 반응성을 실시간으로 진단하였다. 반응기체로는 산화막을 증착하기 위해 가장 많이 사용되는 $H_2O$와 질화막을 증착하기 위해 가장 많이 사용되는 $NH_3$를 사용하였다. 각 반응기체의 유량별, 가스셀 온도, 압력 등의 반응조건의 변화에 따른 실리콘 증착소재의 반응성 및 안정성을 평가하고 기존에 양산용으로 소자제조에 사용되고 있는 증착소재와 비교평가를 수행하였다.

  • PDF