• 제목/요약/키워드: 본딩 공정

검색결과 120건 처리시간 0.023초

고온 열순환 공정이 BCB와 PECVD 산화규소막 계면의 본딩 결합력에 미치는 영향에 대한 연구 (A Study on the Effects of High Temperature Thermal Cycling on Bond Strength at the Interface between BCB and PECVD SiO2 Layers)

  • 권용재;석종원
    • Korean Chemical Engineering Research
    • /
    • 제46권2호
    • /
    • pp.389-396
    • /
    • 2008
  • 벤조시클로부텐(benzocyclobutene; BCB)과 플라즈마 화학기상증착(PECVD)된 산화규소막이 코팅된 웨이퍼들 사이의 계면에서, 고온 열순환 공정에 의한 잔류응력 및 본딩 결합력의 효과를 4점 굽힙시험법과 웨이퍼 곡률 측정법에 의해 평가하였다. 이를 위해 웨이퍼들은 사전에 확립된 표준 본딩공정에 의거하여 본딩하였으며 이들 웨이퍼에 대한 열순환 공정은 상온으로부터 최대 순환온도 사이에서 수행하였다. 최대 온도 350 및 $400^{\circ}C$에서 수행한 열순환 공정에서, 본딩 결합력은 첫번째 순환공정 동안 크게 증가하는 데, 이는 순환공정 시 발생하는 산화규소막의 축합 반응에 의한 잔류응력 감소 때문인 것으로 분석되었다. 이러한 산화규소막의 잔류응력이 감소함에 따라 BCB와 산화규소막으로 구성된 다층막의 잔류응력에 의해 변형되는 에너지는 상승하였고 따라서 BCB와 산화규소막 사이 다층막의 의 본딩 결합력은 증가하였다.

3D 적층 IC를 위한 웨이퍼 레벨 본딩 기술 (Wafer Level Bonding Technology for 3D Stacked IC)

  • 조영학;김사라은경;김성동
    • 마이크로전자및패키징학회지
    • /
    • 제20권1호
    • /
    • pp.7-13
    • /
    • 2013
  • 3D 적층 IC 개발을 위한 본딩 기술의 현황에 대해 알아보았다. 실리콘 웨이퍼를 본딩하여 적층한 후 배선 공정을 진행하는 wafer direct bonding 기술보다는 배선 및 금속 범프를 먼저 형성한 후 금속 본딩을 통해 웨이퍼를 적층하는 공정이 주로 연구되고 있다. 일반적인 Cu 열압착 본딩 방식은 높은 온도와 압력을 필요로 하기 때문에 공정온도와 압력을 낮추기 위한 연구가 많이 진행되고 있으며, 그 가운데서 Ar 빔을 조사하여 표면을 활성화 시키는 SAB 방식과 실리콘 산화층과 Cu를 동시에 본딩하는 DBI 방식이 큰 주목을 받고 있다. 국내에서는 Cu 열압착 방식을 이용한 웨이퍼 레벨 적층 기술이 현재 개발 중에 있다.

반응 표면 분석법을 이용한 Light Emitting Diode(LED) wire bonding 용 Ball Bonding 공정 최적화에 관한 연구 (Process Capability Optimization of Ball Bonding Using Response Surface Analysis in Light Emitting Diode(LED) Wire Bonding)

  • 김병찬;하석재;양지경;이인철;강동성;한봉석;한유진
    • 한국산학기술학회논문지
    • /
    • 제18권4호
    • /
    • pp.175-182
    • /
    • 2017
  • 본 와이어 본딩은 발광 다이오드의 패키징 공정에서 매우 중요한 공정으로 금 와이어를 이용하여 발광 다이오드 칩과 리드 프레임을 연결함으로써 다음 공정에서의 전기적 작동을 가능하게 한다. 와이어 본딩 공정은 얇은 금속선을 연결하는 공정으로 열 압착 본딩(thermo compression bonding)과 초음파 본딩(ultra sonic bonding)이 있다. 일반적인 와이어 본딩 공정은 LED 칩 상부 전극 부위에 볼 모양의 본딩을 진행하는 1st ball bonding 공정, loop를 형성하여 다른 전원 연결부위로 wire를 늘어뜨리는 looping 공정, 다른 전극 부위 상부에 stitch를 형성하여 bonding 하는 2nd stitch bonding으로 구분된다. 본 논문에서는 발광 다이오드 다이 본딩 공정에 영향을 주는 다양한 공정 변수에 대하여 분석을 수행하였다. 그리고 반응 표면 분석법을 통하여 Zener 다이오드 칩과 PLCC 발광 다이오드 패키지 프레임을 연결하는 공정 최적화 결과를 도출하였다. 실험 계획법은 5인자, 3수준에 대하여 설정하였으며 4가지 반응에 대하여 인자를 분석하였다. 결과적으로 본 연구에서는 모든 목표에 맞는 최적 조건을 도출하였다.

무기 및 유기 박막을 포함하는 웨이퍼 적층 구조의 본딩 결합력 (Bond Strength of Wafer Stack Including Inorganic and Organic Thin Films)

  • 권용재;석종원
    • Korean Chemical Engineering Research
    • /
    • 제46권3호
    • /
    • pp.619-625
    • /
    • 2008
  • 패시베이션 및 절연 목적으로 이용하는 플라즈마 화학기상증착(PECVD)법에 의해 증착된 무기막과 웨이퍼 간 본딩 접착제로 이용하는 유기 박막 적층면의, 열 순환에 의한 잔류 응력 및 본딩 결합력의 효과를 4점 굽힙 시험법과 웨이퍼 곡률 측정법에 의해 평가하였다. 무기막으로는 산화 규소막($SiO_2$)과 산화 질화막($SiN_x$)이, 유기 박막으로는 BCB(Benzocyclobutene)가 이용되었다. 이를 통해, 열 순환 동안 무기막과 유기막 사이에서의 잔류 응력과 본딩 결합력의 상관관계에 대한 모델식을 개발하였다. 최대 온도 350 및 $400^{\circ}C$에서 수행한 열 순환 공정에서, PECVD 산화 질화막과 BCB로 구성된 다층막에서, 본딩 결합력은 첫 번째 순환 공정 동안 감소한다. 이는 산화질화막 내 잔류인장응력의 증가가 다층막의 잔류응력에 의해 변형되는 에너지 및 본딩 결합력의 감소를 유도한다는 모델식의 예측과 일치하며, PECVD 산화 규소막내 잔류 압축 응력의 감소가 다층막의 잔류응력에 의해 변형되는 에너지 및 본딩 결합력 상승을 이끄는 산화 규소막과 BCB 구조의 본딩 결합력 결과와 비교된다. 이러한 산화 규소막과 산화 질화막을 포함한 다층막의 상반된 본딩 결합력은 증착 공정 후 막 내에 형성된 수소 결합이 고온 순환 공정 동안 축합 반응을 통해 더 밀집되어 인장응력을 형성하기 때문임을 알 수 있었다.

반도체 제조공정의 조립자동화 기술

  • 변증남;유범재;오상록;김정덕
    • 전기의세계
    • /
    • 제39권6호
    • /
    • pp.42-49
    • /
    • 1990
  • 반도체 조립과 관련하여 다이본딩 시스템, 와이어본딩 시스템 및 인라인 시스템의 구성 및 기능을 살펴보고, 자동화를 위해 필요한 관리제어, 시각처리 및 통신에 대하여 간략하게 알아보고자 한다.

  • PDF

수치해석을 이용한 구리기둥 범프 플립칩 패키지의 열압착 접합 공정 시 발생하는 휨 연구 (Numerical Analysis of Warpage Induced by Thermo-Compression Bonding Process of Cu Pillar Bump Flip Chip Package)

  • 권오영;정훈선;이정훈;좌성훈
    • 대한기계학회논문집A
    • /
    • 제41권6호
    • /
    • pp.443-453
    • /
    • 2017
  • 반도체 플립칩 패키지에서 구리기둥 범프 기술은 미세 피치 및 높은 I/O 밀도로 인해 기존의 솔더 범프 접합 기술을 대체하는 중이다. 그러나 구리기둥 범프는 리플로우 접합 공정 사용 시, 구리 범프의 높은 강성으로 인해 패키지에 높은 응력을 초래한다. 따라서 최근에 플립칩 공정에서 발생하는 패키지의 높은 응력 및 휨을 감소시키기 위해 열압착 공정 기술이 시도되고 있다. 본 연구에서는 플립칩 패키지의 열압착 공정과 리플로우 공정에서 발생하는 휨에 대해 수치해석을 이용하여 분석하였다. 패키지의 휨 최소화를 위한 본딩 공정 조건 최적화를 위해 본딩 툴 및 스테이지의 온도, 본딩 압력에 대한 휨 영향을 검토하였다. 또한 칩과 기판의 면적 및 두께가 패키지의 휨에 주는 영향을 분석하였다. 이를 통해, 향후 미세피치 접합부 형성 시 휨 및 응력을 최소화하기 위한 가이드라인을 제시하고자 하였다.

저유전체 고분자 접착 물질을 이용한 웨이퍼 본딩을 포함하는 웨이퍼 레벨 3차원 집적회로 구현에 관한 연구 (A Study on Wafer-Level 3D Integration Including Wafer Bonding using Low-k Polymeric Adhesive)

  • 권용재;석종원
    • Korean Chemical Engineering Research
    • /
    • 제45권5호
    • /
    • pp.466-472
    • /
    • 2007
  • 웨이퍼 레벨(WL) 3차원(3D) 집적을 구현하기 위해 저유전체 고분자를 본딩 접착제로 이용한 웨이퍼 본딩과, 적층된 웨이퍼간 전기배선 형성을 위해 구리 다마신(damascene) 공정을 사용하는 방법을 소개한다. 이러한 방법을 이용하여 웨이퍼 레벨 3차원 칩의 특성 평가를 위해 적층된 웨이퍼간 3차원 비아(via) 고리 구조를 제작하고, 그 구조의 기계적, 전기적 특성을 연속적으로 연결된 서로 다른 크기의 비아를 통해 평가하였다. 또한, 웨이퍼간 적층을 위해 필수적인 저유전체 고분자 수지를 이용한 웨이퍼 본딩 공정의 다음과 같은 특성 평가를 수행하였다. (1) 광학 검사에 의한 본딩된 영역의 정도 평가, (2) 면도날(razor blade) 시험에 의한 본딩된 웨이퍼들의 정성적인 본딩 결합력 평가, (3) 4-점 굽힘시험(four point bending test)에 의한 본딩된 웨이퍼들의 정량적인 본딩 결합력 평가. 본 연구를 위해 4가지의 서로 다른 저유전체 고분자인 benzocyclobutene(BCB), Flare, methylsilsesquioxane(MSSQ) 그리고 parylene-N을 선정하여 웨이퍼 본딩용 수지에 대한 적합성을 검토하였고, 상기 평가 과정을 거쳐 BCB와 Flare를 1차적인 본딩용 수지로 선정하였다. 한편 BCB와 Flare를 비교해 본 결과, Flare를 이용하여 본딩된 웨이퍼들이 BCB를 이용하여 본딩된 웨이퍼보다 더 높은 본딩 결합력을 보여주지만, BCB를 이용해 본딩된 웨이퍼들은 여전히 칩 back-end-of-the-line (BEOL) 공정조건에 부합되는 본딩 결합력을 가지는 동시에 동공이 거의 없는 100%에 가까운 본딩 영역을 재현성있게 보여주기 때문에 본 연구에서는 BCB가 본딩용 수지로 더 적합하다고 판단하였다.

GaAs 본딩장비용 Resin Coater의 동적 안전성 평가

  • 김옥구;송준엽;강재훈;지원호
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2004년도 춘계학술대회 논문요약집
    • /
    • pp.202-202
    • /
    • 2004
  • 화합물 반도체는 초고속, 초고주파 디바이스에 적합한 재료인 갈큠비소(GaAs), 인듐-인산듐(InP) 등 2 개 이상의 원소로 구성되어 있고, 실리콘에 비해 결정내의 빠른 전자이동속도와 발광성, 고속동작, 고주파특성, 내열특성을 지니고 있어 발광 소자 (LED)와 이동통신(RE)소자의 개발 등에 다양하게 이용되고 있다. 이와 같이 화합물 반도체는 고부가가치의 첨단산업 부품들로 적용되는 만큼 생산제조 공정에 해당하는 연마, 본딩, 디본딩에 관한 방법과 기술에 대한 연구가 꾸준히 진행되고 있다.(중략)

  • PDF

웨이퍼 레벨 3D Integration을 위한 Ti/Cu CMP 공정 연구 (Ti/Cu CMP process for wafer level 3D integration)

  • 김은솔;이민재;김성동;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제19권3호
    • /
    • pp.37-41
    • /
    • 2012
  • Cu 본딩을 이용한 웨이퍼 레벨 적층 기술은 고밀도 DRAM 이나 고성능 Logic 소자 적층 또는 이종소자 적층의 핵심 기술로 매우 중요시 되고 있다. Cu 본딩 공정을 최적화하기 위해서는 Cu chemical mechanical polishing(CMP)공정 개발이 필수적이며, 본딩층 평탄화를 위한 중요한 핵심 기술이라 하겠다. 특히 Logic 소자 응용에서는 ultra low-k 유전체와 호환성이 좋은 Ti barrier를 선호하는데, Ti barrier는 전기화학적으로 Cu CMP 슬러리에 영향을 받는 경우가 많다. 본 연구에서는 웨이퍼 레벨 Cu 본딩 기술을 위한 Ti/Cu 배선 구조의 Cu CMP 공정 기술을 연구하였다. 다마싱(damascene) 공정으로 Cu CMP 웨이퍼 시편을 제작하였고, 두 종류의 슬러리를 비교 분석 하였다. Cu 연마율(removal rate)과 슬러리에 대한 $SiO_2$와 Ti barrier의 선택비(selectivity)를 측정하였으며, 라인 폭과 금속 패턴 밀도에 대한 Cu dishing과 oxide erosion을 평가하였다.

에폭시계 본딩 필름의 공정조건에 따른 미세 패턴 형성에 관한 연구 (Study of Epoxy Bonding Film Process Condition on Micro-pattern Formation)

  • 김승택;정연경;박세훈;유명재;박성대;이우성
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.340-341
    • /
    • 2008
  • 본 논문에서는 미세 패턴을 구현하기 위해 폴리머 소재의 조성에 따른 공정의 영향에 대해서 연구를 하였다. 제작된 본딩 필름은 난연계 에폭시수지와 고내열 특성을 위해서 경화제 조화 성분 폴리머를 이용하였다. 또한, CTE 값을 향상하기 위해서 필러로서 SiO2 분말을 이용하였다. 조성물은 혼합하여 슬러리를 만들고, 테입 캐스터를 이용하여 필름을 제작하였다. 제작된 필름은 150 및 160도의 온도에서 가열 가압하여 경화하였다. 제작된 수지는 유전율 3.2의 유전율과 loss tan 6값이 0.015값을 나타내었다. 또한 제작된 본딩 필름의 조화특성 연구를 위해서 경화조건, 스웰링 조건, 디스미어 시간에 따른공정 변화의 영향에 대해 고찰하였으며 제작된 시편의 조도는 SEM으로 관찰하여 조화성분 함량에 따른 최적 조건을 선정하였다.

  • PDF