• Title/Summary/Keyword: 병렬시스템

Search Result 2,500, Processing Time 0.029 seconds

Control Method for Parallel Operation of Grid-connected 3-Level NPC Inverters (계통연계형 3-레벨 NPC 인버터의 병렬운전 제어기법)

  • Kim, Jooha;Jung, Sanghyuk;Yang, Seokhyun;Choi, Sewan;Kim, Kwangseob
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.378-379
    • /
    • 2013
  • 마이크로그리드 내의 ESS는 독립운전 및 계통연계 두 가지 운전모드가 가능해야 하며 인버터는 용량의 확장성, 시스템의 보수 편리, 신뢰성 향상 등의 장점 때문에 주로 모듈화 한다. 이때 모듈간의 오차, 비동기 된 PWM의 문제로 순환전류가 발생하기 때문에 병렬운전 제어기법이 필요하다. 본 논문에서는 3-레벨 NPC인버터 병렬연결 시 순환전류 제거에 적합하고 독립운전에서 계통연계로 모드전환이 가능하며 PWM동기화 기능을 갖는 마스터-슬레이브 방식의 병렬운전 시스템을 제안하였고 실험을 통해 타당성을 검증하였다.

  • PDF

Parallel Control Method of 3-Phase AC/DC PWM Converter using DC Current Droop Control for DC Distribution (DC배전용 직류전류 드룹제어를 이용한 3상 AC/DC PWM컨버터의 병렬제어기법)

  • Park, Yun-Wook;Shin, Soo-Cheol;Lee, Hee-Jun;Kim, Young-Ryeol;Won, Chung-Yuen
    • Proceedings of the KIPE Conference
    • /
    • 2013.07a
    • /
    • pp.14-15
    • /
    • 2013
  • 본 논문에서는 컨버터의 병렬운전을 하는데 있어 제안한 드룹제어를 사용하여 전력을 분담한다. 제안한 방법을 이용하면 직류배전에서 병렬시스템의 용량증설을 용이하게 할 수 있다. 기존의 교류전원에서 사용하는 드룹 제어 방법을 새롭게 개선하여 직류전원에서 드룹 제어가 적용되도록 드룹 제어기를 설계한다. 그리고 제안한 드룹 제어기의 제어방법을 상세히 설명한다. 본 논문에서는 제안한 제어방법을 50[kW] 직류배전 시스템에 적용하여 시뮬레이션을 통하여 제안된 기법의 타당성을 검증한다.

  • PDF

Performance Improvement of Extracting Bilingual Term from Phrase Table using Sentence Length Reduction (문장 길이 축소를 이용한 구 번역 테이블에서의 병렬어휘 추출 성능 향상)

  • Jeong, Seon-Yi;Lee, Kong-Joo
    • Annual Conference on Human and Language Technology
    • /
    • 2013.10a
    • /
    • pp.120-125
    • /
    • 2013
  • 본 연구는 대량의 특정 도메인 한영 병렬 말뭉치에서 통계 기반 기계 번역 시스템을 이용하여 병렬어휘를 효과적으로 추출해 낼 수 있는 방법에 관한 것이다. 통계 번역 시스템에서 어족이 다른 한국어와 영어간의 문장은 길이 및 어순의 차이로 인해 용어 번역 시 구절 번역 정확도가 떨어지는 문제점이 발생할 수 있다. 또한 문장 길이가 길어짐에 따라 이러한 문제는 더욱 커질 수 있다. 본 연구는 이러한 조건에서 문장의 길이가 축소된 코퍼스를 통해 한정된 코퍼스 자원 내 구 번역 테이블의 병렬어휘 추출 성능이 향상될 수 있도록 하였다.

  • PDF

Virtual impedance based droop method for high-capacity parallel inverters under unbalanced line impedances (불평형 라인 임피던스를 가진 고용량 병렬형 인버터 구동을 위한 가상임피던스 기반의 드룹제어)

  • Lim, Kyungbae;Ko, Seungwoo;Choi, Jaeho
    • Proceedings of the KIPE Conference
    • /
    • 2015.07a
    • /
    • pp.83-84
    • /
    • 2015
  • 본 논문에서는 무효전력 오차를 야기하는 유도성-저항성 복합성의 불평형 임피던스 선로 하에서 가상 인덕터와 가상 저항을 사용한 드룹 제어 기반의 병렬형 인버터 시스템에 관해 다루고 있다. 여기서 무효 전력 분담 에러는 각 선로 임피던스의 전압 강하를 고려함에 따라 개선 가능하다. 그러나 병렬형 인버터 시스템이 고전류, 고용량일 경우 지령 출력 전압 크기는 정격 전압 크기에 미치지 못하게 되며 이는 가상 인덕터 및 저항값과 출력 전류의 곱을 통한 가상 임피던스의 전압강하 산출법에 기인한다. 이러한 이유로 본 논문에서는 기존의 드룹 방식에 선로 임피던스 전압 강하 뿐만 아니라 가상 임피던스의 전압 강하도 추가되었고 이를 통해 병렬형 인버터의 전압 출력이 정격 출력값의 범위 안에서 구동하도록 하였다. 가상 인덕터와 가상 저항의 적용법에 대한 비교에 기반을 둔 제안된 드룹 방식은 PSIM 시뮬레이션을 통해 검증되었다.

  • PDF

Parallel Operation of NPC Inverters for Photovoltaic Generation (태양광 발전을 위한 NPC 인버터의 병렬운전)

  • Jung, Sanghyuk;Jung, Ahjin;Kim, Jooha;Choi, Sewan;Kim, Kyunghwan
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.57-58
    • /
    • 2012
  • NPC 인버터는 기존의 2-레벨 인버터에 비해 전력의 품질 및 효율이 높으며 누설전류가 작은 장점을 갖는다. 또한 병렬운전 인버터는 운영효율, 출력전력의 확장성, 보수의 편리성 등의 장점을 가지므로 병렬 NPC 인버터 구성은 대용량 태양광 발전시스템에 적합하다. 따라서 본 논문에서는 태양광 발전을 위한 NPC 인버터의 병렬운전 시스템을 제안하고 실험을 통해 본 논문의 타당성을 검증하였다.

  • PDF

A Java Parallel Programming Environment (Java를 이용한 병렬 프로그래밍 환경)

  • Hwang, Seok-Chan;Choe, Jae-Yeong;Kim, Myeong-Ho
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.26 no.1
    • /
    • pp.24-32
    • /
    • 1999
  • 네트워크 컴퓨터를 이용하여 병렬 프로그래밍 환경을 개발하려는 많은 연구가 진행되었다. 그러나 기존의 연구들에서는 응용 프로그램들이 호환되지 않고 이기종 컴퓨터사이에서 시스템이 이식되지 않는등 여러 가지 문제가 지적되고 있다. 이러한 이식성과 호환성의 문제를 해결하기 위하여 JPVM과 같은 연구도 진행되었디만, JPVM 은 병렬 환경을 위한 충분한 기능과, 견고한 메시지 통신, 편리한 사용자 인터페이스 등이 제대로 지원되고 있지 않다. 본 논문에서는 기존의 문제들을 해결하고 사용자에게 더욱 편리한 병렬 프로그래밍 환경을 제공하기 위한 JPE를 소개한다. JPE는 자바를 이용하여 호환성과 이식성의문제를 해결하였으며, 견고한 메시지 통신, 웹 기반의 그래픽 콘솔을 제공하여 인터넷상에서도 더욱 쉽게 사용할수 있도록 구현하였다.

Implementation and Performance Evaluation of a Software-based DSM Sytem for a Windows-NT Workstations Cluster (Windows-NT 워크스테이션 클러스터를위한 소프트웨어 기반 분산 공유 메모리 시스템의 구현 및 성능 평가)

  • Lee, Jong-U
    • Journal of KIISE:Computing Practices and Letters
    • /
    • v.5 no.2
    • /
    • pp.176-184
    • /
    • 1999
  • 지금까지의 소프트웨어 기반 분산 공유 메모리(이하 DSM이라 칭함)시스템은 유닉스 워크스테이션 클러스터를 목표로 하는 것이 대부분이었다. 그러나 현재 Windows-NT 는 서버급 시스템과 PC 모두를 위한 운영체제로서 유닉스와 더불어 널리 사용되고 있는 실정이다. 본 논문에서는 Windows-NT 워크스테이션 클러스터 환경을 위한 DSM 시스템을 구현하고, 구현된 DSM 시스템의 성능 평가 결과를 제시한다. 구현된 DSM 시스템은 Win32 API와 표준 실행-시간 라이브러리를 이용해 구현되었기 때문에 모든 Windows-NT 워크스테이션에서 실행 가능하며 , 프로그래머는 몇 라인의 코드 추가만으로 DSM 시스템 상에서 수행되는 병렬 응용 프로그램을 작성할 수 있다. 워크스테이션 간의 상호연결망으로 범용성을 위해 이더넷 LAN을 지원하였고, 아울러 성능 향상을 위해 기가비트 SAN(System Area Network)도 지원하였다. 기가비트 SAN을 위한 하드웨어로는 Dolphin 사의 PCI-SCI 타입 제품인 Clustar를 사용하였다. 우리는 성능 평가를 통해, 구현된 DSM 시스템이 정확히 동작함은 물론 확장성이 뛰어나다는 것을 확인하였다. 특히 , 기가비트 SAN을 사용할 경우 일부 병렬 벤치 마크 프로그램에서는 노드 수 증가에 따라 성능이 거의 선형적으로 향상된다는 것을 알 수 있었다. 본 논문이 기여하는 바는 Windows-NT 기반 소프트웨어 DSM 시스템의 원천 기술을 확보함으로써 향후 Windows-NT 워크스테이션 클러스터 환경에서의 분산 및 병렬 처리 연구에 도움을 줄 수 있다는 점이다.

Color Media Instructions for Embedded Parallel Processors (임베디드 병렬 프로세서를 위한 칼라미디어 명령어 구현)

  • Kim, Cheol-Hong;Kim, Jong-Myon
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.35 no.7
    • /
    • pp.305-317
    • /
    • 2008
  • As a mobile computing environment is rapidly changing, increasing user demand for multimedia-over-wireless capabilities on embedded processors places constraints on performance, power, and sire. In this regard, this paper proposes color media instructions (CMI) for single instruction, multiple data (SIMD) parallel processors to meet the computational requirements and cost goals. While existing multimedia extensions store and process 48-bit pixels in a 32-bit register, CMI, which considers that color components are perceptually less significant, supports parallel operations on two-packed compressed 16-bit YCbCr (6 bit Y and 5 bits Cb, Cr) data in a 32-bit datapath processor. This provides greater concurrency and efficiency for YCbCr data processing. Moreover, the ability to reduce data format size reduces system cost. The reduction in data bandwidth also simplifies system design. Experimental results on a representative SIMD parallel processor architecture show that CMI achieves an average speedup of 6.3x over the baseline SIMD parallel processor performance. This is in contrast to MMX (a representative Intel's multimedia extensions), which achieves an average speedup of only 3.7x over the same baseline SIMD architecture. CMI also outperforms MMX in both area efficiency (a 52% increase versus a 13% increase) and energy efficiency (a 50% increase versus an 11% increase). CMI improves the performance and efficiency with a mere 3% increase in the system area and a 5% increase in the system power, while MMX requires a 14% increase in the system area and a 16% increase in the system power.

Design and Implementation of Visual Environment for Parallel Object-Oriented Programming (병렬 객체지향 프로그래밍을 위한 시각 환경의 설계 및 구현)

  • Choe, Suk-Yeong
    • The Transactions of the Korea Information Processing Society
    • /
    • v.6 no.2
    • /
    • pp.485-496
    • /
    • 1999
  • Comparing with sequential programming, parallel programming has additional complexity due to the consideration of parallelism, communication and synchronization of processes. A synergism between users and compliers should be established, each assisting the other to produce high quality parallel programs. On the above underlying philosophy, we developed a parallel Object-Oriented specification language, POOSL, as preliminary works. However, it is still likely to hard for users to write parallel program because users have to consider grammar of POOSL and to write text-based parallel program. It would be more desirable to provide users wit visual environment for effective parallel programming. Therefore, we propose a visual programming environment. VEPO(Visual environment for Parallel Object-Oriented Programming), based on POOSL in order that users can develop parallel programs more easily and conveniently. It aims at supporting a programming environment in which users can represent their programs more naturally and visually I parallel manner with object-oriented concept and essential steps during parallel program development such as program specification, compilation, execution and animation of execution are integrated. VEPO has useful features for parallel processing. Especially, complicated parallel codes for synchronization and communication of processes are automatically generated in the translation phase, so users can be relieved of writing error-prone parallel codes. The system is targeted to the transputer-based parallel system, MC-3. The graphic user interface of VEPO was implemented using Visual C++. Visual programs descirbed on VEPO are translated into Inmos C and executed on MC-3.

  • PDF

Design and Implementation of a Communication Module of the Parallel Operating File System based on MISIX (MISIX 기반의 병렬 파일 시스템의 통신 모듈 설계 및 구현)

  • Jin, Sung-Kn;Cho, Jong-Hyun;Kim, Hae-Jin;Seo, Dae-Wha
    • Journal of KIISE:Computing Practices and Letters
    • /
    • v.6 no.4
    • /
    • pp.373-382
    • /
    • 2000
  • This paper is concerned with development of a communication module of POFS(Parallel Operating File System), which is the parallel file system to be operated on SPAX computer. SPAX is multiprocessor computer with clustering SMP architecture and being developed by ETRI. The operating system for SPAX is MISIX based on the Chorus microkernel. POFS has client/server architecture basically so that it is important to design a communication module. The communication module is so easily affected by network environment that bad design is the major reason that decreases the portability and performance of the parallel file system. This paper describes the structure and performance of the communication of the POFS. the theme is issued in the course of designing and developing POFS. The communication module of POFS was designed to support the portability and the architecture of parallel file system.

  • PDF