• Title/Summary/Keyword: 동작적합성

Search Result 468, Processing Time 0.025 seconds

Software Reliabilit Growth Models for an Imperfect Debugging with Induced Software Faults (소프트웨어 내에 잠입한 에러에 의한 불완전 디버깅을 고려한 소프트웨어 신뢰도성장모델)

  • Lee, J.K.;Lee, K.H.;Park, K.C.
    • Electronics and Telecommunications Trends
    • /
    • v.18 no.5 s.83
    • /
    • pp.63-72
    • /
    • 2003
  • 소프트웨어의 신뢰성을 정량적으로 평가하는 데 있어서 소프트웨어 개발 프로세스의 시험단계나 사용자의 운용단계에 처한 동적 환경상태에서 소프트웨어 고장발생기능 현상을 기술한 소프트웨어 신뢰도성장모델을 많이 제안하고 있다. 대다수의 모델이 발생된 소프트웨어 고장의 발생원인에 대한 완전한 수정을 요구하는 완전 디버깅 환경을 가정하고 있다. 그러나 실제 개발자가 디버깅 작업을 수행할 때 완전한 수정이 불가능하기 때문이다. 다시 말해서 여러 소프트웨어 개발자가 경험한 이러한 디버깅 작업을 행하는 경우에는 결함을 제거하는 데 한계가 있기 때문에 수정 작업시 새로운 결함이 삽입되는 경우가 많다. 즉, 결함 수정은 불완전 환경에 처한다. 본 논문에서는 결함 수정시 신규 결함의 삽입 가능성을 고려하고 불완전 디버깅 환경에 대한 소프트웨어 신뢰도 성장모델을 제안한다. 소프트웨어 동작 환경 하에서 발생된 소프트웨어 고장과 시험 전 소프트웨어 내의 고유 결함에 의한 고장과 동작중에 랜덤하게 삽입된 결함에 의해 발생되는 고장 등 2종류의 결함을 고려하여 비동차 포아송과정(NHPP)에 의한 소프트웨어 고장발생 현상을 기술한다. 또한 소프트웨어 신뢰성 평가에 유용한 정량적인 척도를 도출하고 실측 데이터를 이용하여 적용한 결과를 제시하고 기존의 모델과의 적합성을 비교, 분석한다.

Safety Verification of Mounting Flight Video and Data Recorder in the Military Aircraft (군용항공기 내 비행 영상 및 데이터 녹화기 장착에 관한 안전성 검증)

  • Jung-Hyuk Kwon;Gyeong-Nam Kim;Won-Hwa Hwang;Wang-Sang Lee
    • Journal of Aerospace System Engineering
    • /
    • v.17 no.5
    • /
    • pp.42-57
    • /
    • 2023
  • In this paper, to increase the research capability of flight missions and maintenance in operating military aircraft, we studied the requirements for additional mounting of flight video and data recorders and safety verification methods. The verification process of the recorder equipment itself, structural safety in the aircraft system, power and electrical safety, electromagnetic compatibility, and impact of airworthiness are described in accordance with military standards and operating environment requirements. In addition, through ground/flight tests, the results of functional operation suitable for the influence and demand of interference between the flight video and data recorder and other systems are also presented.

The implementation of the PC-based monitoring device for railway temperature environmental (PC기반의 철도 온도환경에 적합한 모니터링 장치 구현)

  • Bea, Goe-Sung;Son, Ki-Hwan
    • The Journal of the Korea institute of electronic communication sciences
    • /
    • v.9 no.7
    • /
    • pp.819-825
    • /
    • 2014
  • The diurnal range of temperature in korea is increasing. We know that the environment has deteriorated through report about railway damage and economic loss caused by climate. In these conditions, Monitoring device for railway must operate to support the operations and maintenance. Therefore, In this paper, COM-based monitoring device implemented using Industrial-Extended electronic components and made, We tested compliance about temperature environment of actual railway. We verified through testing about cold and dry heat of monitoring device. Used components in this product will be able to utilize the development of the railway industry of electronics.

An Efficient Power Processing Method for Cognitive Radio (Cognitive Radio에 적합한 효율적인 전력 처리기법)

  • Cho, Ju-Phil
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.8 no.2
    • /
    • pp.43-48
    • /
    • 2008
  • In this paper, we discuss the transmit power of user in Cognitive Radio environment. Transmit power of user should be operated in order not to give a bad effect to PU(Primary user) and this power can be considered as SINR(Signal to Interference and Noise Ratio) measured in PU. Exact spectrum sensing is required to see which is the vacant frequency. And this spectrum sensing should be operated repeatedly within certain time because the vacant frequency is time-varying. In this paper, we reduce the existing defect by using orthogonal parameter and show the sensing operation is possible if SINR of PU can be guaranteed.

  • PDF

Hardware Design and Application of Block-cipher Algorithm KASUMI (블록암호화 알고리듬 KASUMI의 하드웨어 설계 및 응용)

  • Choi, Hyun-Jun;Seo, Young-Ho;Moon, Sung-Sik;Kim, Dong-Wook
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.15 no.1
    • /
    • pp.63-70
    • /
    • 2011
  • In this paper, we are implemented the kasumi cipher algorithm by hardware. In this work, kasumi was designed technology-independently for application such as ASIC or core-based design. The hardware is implemented to be able to calculate both confidentiality and integrity algorithm, and a pipelined KASUMI hardware is used for a core operator to achieve high operation frequency. The proposed block cipher was mapped into EPXA10F1020C1 from Altera and used 22% of Logic Element (LE) and 10% of memory element. The result from implementing in hardware (FPGA) could operate stably in 36.35MHz. Accordingly, the implemented hardware are expected to be effectively used as a good solution for the end-to-end security which is considered as one of the important problems.

A Test Bench with Six Degrees of Freedom of Motion For Development of Small Quadrotor Drones (소형 쿼드로터 드론 개발을 위한 6 자유도 운동 실험 장치)

  • Jin, Jaehyun;Jo, Jin-Hee
    • Journal of Aerospace System Engineering
    • /
    • v.11 no.1
    • /
    • pp.41-46
    • /
    • 2017
  • A new test bench for small multi-rotor type drones has been developed. Six degrees of freedom (DOF) motion is possible due to a ball bushing, wheels, and rotating plates. An FPGA (field programmable gate array) based controller, that supports realtime parallel processing, is used to measure attitude with an accelerometer and a gyro to adjust motor speed. Several tests were performed to check the operational properties of the test bench and the controller. The results show that this test bench is proper for verifying controllers and the control methods of small multi-rotor drones.

A Development of the Usability Evaluation Technology for Smart Battlefield Jacket (디지털 디바이스 내장형 스마트 전투복의 사용성평가 기술 개발)

  • Park, Seon-Hyung;Lee, Joo-Hyeon
    • Proceedings of the Korean Society for Emotion and Sensibility Conference
    • /
    • 2007.05a
    • /
    • pp.51-52
    • /
    • 2007
  • 미래의 '정보전장'에서는 모든 전투 개체가 실시간 정보를 공유하면서 작전을 수행하게 되며, 병사 또한 하나의 체계로 임무를 수행하기 위해 각종 디지털 디바이스가 내장된 스마트 전투복을 입게 될 것으로 생각된다. 선진국들은 여러 해 전부터 스마트 전투복을 개발하고자 하는 노력을 기울여 왔으며, 우리나라에서도 이에 동참하고 있다. 그러나, 각종 병사 구성품과 디지털 디바이스를 의복 내에 포함시켜 설계함에 있어서 병사의 동작과 체형에 적합한 설계안을 도출하기 위하여 프로토타입을 착용한 후 그 사용성을 평가할 필요성이 대두되었다. 본 연구는 미래병사의 전투력 향상을 위해 각종 디지털 디바이스를 내장한 스마트 전투복의 사용성을 평가하는 기술을 개발하는 것을 목적으로 한다. 이를 위해 본 연구에서는 선행연구에서 개발된 스마트의류의 사용성평가 척도를 이용하여 디지털 디바이스 내장형 전투복 프로토타입의 사용하여 사용성평가의 척도를 새롭게 개발하고 스마트 전투복의 사용성 평가 척도와 기술을 개발하였다.

  • PDF

Modified Half-Fit Memory Allocation Scheme Based on BST (BST 기반 보완된 절반-적합 메모리 할당 방법)

  • Ryu, Je-Young;Choo, Hyun-Seung;Youn, Hee-Yong
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2002.04a
    • /
    • pp.675-678
    • /
    • 2002
  • 동적 메모리 관리는 컴퓨터 시스템의 중요하고 본질적인 동작이다. 메모리를 얼마나 효율적으로 이용 하느냐에 따라 시스템의 성능이 달라진다. 따라서 본 논문에서는 실시간 시스템을 위해 보다 효율적으로 메모리를 사용하는 동적 메모리 할당 알고리즘, BHF(Binary-search-tree-Half-Fit)를 제안한다. 제안된 알고리즘은 메모리 요청을 위해 2 의 거듭제곱의 프리 블럭 리스트를 이진 탐색 트리로 사용한다. 제안된 알고리즘의 효율성을 나타내기 위하여 절반-적합 알고리즘과 이진 버디 시스템과 비교, 분석하였다.

  • PDF

Low frequency Band Pass Filter Design for IR Receiver IC (적외선 수신 IC에 적합한 저주파 대역통과필터(Band Pass Filter)의 설계)

  • Choi, Bae-Kun;Ryu, Seung-Tak;Hong, Young-Wook;Kim, Jae-Hyup;Lee, Min-Chul;Cho, Gyu-Hyeong
    • Proceedings of the KIEE Conference
    • /
    • 2000.07d
    • /
    • pp.3127-3129
    • /
    • 2000
  • 본 논문에서는 광 다이오드에서 들어오는 신호로부터 원하는 대역의 신호를 얻기 위한 적외선 수신 IC에 적합한 대역통과필터를 설계하였다 설계한 대역통과필터는 2차 Biquad gm-C 필터의 구조를 이용하여 중심주파수가 38kHz. Quality factor가 10인 필터를 구현하였다. 구현된 대역통과필터는 필터부분과 중심주파수를 보정해 주는 frequency tuning 부분으로 구성되어 있다. 낮은 transconductance와 높은 선형성을 요구하는 transconductor의 설계를 위해 Gilbert 곱셈기 특성을 이용하여 구현하였고 AMS사의 0.8${\mu}m$ BiCMOS model을 사용하여 +5V로 동작되도록 설계 하였다

  • PDF

차세대 ULSI interconnection을 위한 CVD 저유전율 박막 개발

  • Kim, Yun-Hae;Kim, Hyeong-Jun
    • Ceramist
    • /
    • v.4 no.1
    • /
    • pp.5-13
    • /
    • 2001
  • 차세대 ULSI 소자의 다층금속배선을 위한 저유전 물질중에서, 기존의 절연막인 TEOS-$SiO_2$ 증착 장비 및 공정을 최대한 이용할 수 있으며, 물성 또한 TEOS oxide와 유사하다는 점에서 적용 시점을 앞당길 수 있는 SiOF 박막과 SiOC 박막의 특성에 대해 고찰해 보았다. 1세대 저유전 물질이라 할 수 있는 SiOF는 후속공정에도 안정적인 상태의 박막을 얻기 위해서는 3.0이하의 유전상수를 얻는 것이 불가능한 반면, SiOC는 3.0 이하의 유전상수를 가지는 안정적인 박막을 얻을 수 있다. SiOC 물질은 저밀도의 단일물질로서, 물질 내부에 후속공정에 영향을 미칠만한 기공을 포함하지 않기 때문에 후속 CMP 공정에 적합하였으며, $450^{\circ}C$이하의 열 공정에서도 응력변화 및 박막성분 탈착이 거의 일어나지 않는 점 또한 SiOC 박막의 우수한 후속공정 적합성을 보여주는 결과였다. 이러한 결과를 종합하여 볼 때, 현재 사용되고 있는 1세대 저유전 물질인 SiOF 박막을 대체할 차세대 저유전 물질로 SiOC 물질이 유망하며, 이는 3.0 이하의 유전상수를 요구하는 Gb DRAM 소자나 보다 빠른 동작속도가 생명인 논리회로(logic circuit) 소자에 적용될 경우 큰 소자특성 개선이 기대된다.

  • PDF