• Title/Summary/Keyword: 대역확산통신

Search Result 316, Processing Time 0.03 seconds

LPWA IoT Network Technology Trends (LPWA 기반 IoT 전용 네트워크 기술동향)

  • Park, T.J.;Lee, K.S.;Jeong, W.C.;Choi, B.C.;Bang, H.C.
    • Electronics and Telecommunications Trends
    • /
    • v.32 no.1
    • /
    • pp.46-53
    • /
    • 2017
  • 넓은 커버리지를 요구하는 응용이 늘면서 서비스 지연에 민감하지 않은 소량의 데이터를 전달하기에 적합한 LPWA 네트워크 기술이 주목받고 있다. 본고는 LPWA 네트워크기술을 시장과 밀접한 관련을 갖고있는 무선 대역으로 구분하여, 비면허 대역 기술과 면허 대역 기술로 나누어 최근 개발 및 확산 동향을 살펴본다. 특히, 비면허 대역의 대표적인 기술인 Sigfox, LoRaWAN, PRMA 등의 기술을 다루었으며, 면허 대역의 기술로는 3GPP의 LTE기술을 중심으로 살펴본다. 또한, LPWA네트워크 기술과 관련하여 최근 진행 중인 IETF의 표준화 동향을 정리한다.

  • PDF

Core Chip Design of Baseband PLC Modem using FPGA (FPGA를이용한전력선통신의기저대역핵심코어설계)

  • Hur N. Y.;Shin M. C.;Seo H. S.;Choi S. Y.;Lee K. Y.;Park K. H.;Moon K. H.;Cha J. S.
    • Proceedings of the KIEE Conference
    • /
    • summer
    • /
    • pp.325-326
    • /
    • 2004
  • 전력선통신(PLC: Power Line Communication)은 기존의 전기선을 이용하여 별도의 전용선 설치 없이 통신이 가능한 기술로서 효율적인 PLC 통신을 위해서는 가장 기본적인 기저대역의 송, 수신부상 의 원활한 데이터 전송이 이루어져야 한다. 본 논문에서는 확산대역방식의 PLC통신시스템의 수신부의 핵심모듈인 정합필터를 HDL(hardware description language)을 이용한 디지털 하드웨어인 에 위한 디지털 하드웨어인 FPGA(Field Programmable Gate Array)클 이용하여 구현하였다. 즉, 본 논문에서는 BPSK(Binary Phase Shift Keying) 변조 및 256칩 확산코드를 이용한 확산변조파형에 대한 디지털 정합필터를 FPGA로 구현하고 상관특성을 확인함으로서 모의실험상의 파형과 구현된 하드웨어상의 상관파형이 일치함을 확인하였다.

  • PDF

Design and Performance Analysis of sliding correlator digital DS-SS Transceiver (슬라이딩 상관기를 적용한 디지털 직접대역확산 송수신기의 설계 및 성능분석)

  • Kim, Seong-Cheol;Jin, Go-Whan
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.16 no.9
    • /
    • pp.1884-1891
    • /
    • 2012
  • In this paper, we design the sliding correlator SS transceiver which supports short message service. We also analyze the PN code acquisition circuit that is essential for spread spectrum receiver. Using Maxplus II tool provided by altera Co., Ltd, we have designed PN code generator, and sliding correlator for PN code acquisition. Then, they have been made into FPGA by way of EPM7064SLC44-10 - a chip of Altera Co., Ltd. Additionally, we have designed delay clock circuit which is faster than the clock of Tx PN clock, designed switching circuit to control the clock rate and data demodulation circuit. The performance of the transceiver is evaluated from the experimental results. Especially, the performance of PN code acquisition accomplished by sliding correlator which is very important to evaluate spread spectrum receiver is evaluated with the comparison of the lock states.