• Title/Summary/Keyword: 단락스위치

Search Result 49, Processing Time 0.029 seconds

Short-Circuit Test of ITER CS AC/DC Converter (ITER CS AC/DC 컨버터 단락시험)

  • Kim, B.C.;Oh, J.S.;Choi, J.W.;Suh, J.H;Jo, S.M
    • Proceedings of the KIPE Conference
    • /
    • 2018.11a
    • /
    • pp.107-108
    • /
    • 2018
  • ITER AC/DC 컨버터는 토카막 시스템의 안전성 확보를 위하여 단락 조건에서의 높은 내구성이 요구된다. 단락시험은 크게 컨버터 출력단 단락시험과 컨버터 내부 단락시험으로 구분된다. 컨버터 출력단 단락시험은 단락시험 조건에서의 전력장치의 내구성과 브릿지 스위치의 전류 분배특성 및 Bypass 스위치 동작 특성을 확인하기 위한 것이며, 컨버터 내부 단락시험은 기계적 구조물 안전성 검증을 위한 것이다. ITER CS AC/DC 컨버터의 단락시험은 전기연구원에서 시행되었으며 본 논문에서는 컨버터 출력단 단락시험 결과를 소개하고자 한다.

  • PDF

Quasi Z-source AC-AC converter with inverter mode function (인버터 모드 기능을 가지는 Quasi Z-소스 AC-AC 컨버터)

  • Eom, Jun-Hyun;Jung, Young-Gook;Lim, Young-Cheol;Oh, Seung-Yeol
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.514-515
    • /
    • 2012
  • 본 논문에서는 인버터 모드 기능을 가지는 Quasi Z-소스 AC-AC 컨버터를 제안하였다. 제안된 시스템은 Quasi Z-소스 AC-AC 컨버터의 암단락 스위치 단에 PI제어가 된 양 방향 벅-부스트 컨버터를 연결하였다. 양방향 벅-부스트 컨버터에서 직류를 입력하는 모드를 인버터 모드라고 하고, 양방향 벅-부스트 컨버터에서 직류를 출력하는 모드는 컨버터 모드라고 한다. PSIM시뮬레이션에 의하여 인버터 모드 동작 시에는 직류 12V를 암단락 스위치단에 입력하여 AC_Load에 교류 전압를 출력하고, 컨버터 모드 동작 시에는 AC_Load에 교류 전압를 출력함과 동시에 암단락 스위치단에 연결된 DC_Load에 직류 전압을 일정하게 출력할 수 있음을 확인하였다.

  • PDF

A New Protection Circuit for Improving Short-Circuit Withstanding Capability of Lateral Emitter Switched Thyristor (LEST) (수평형 에미터 스위치트 사이리스터의 단락회로 유지 능력 향상을 위한 새로운 보호회로)

  • Choi, Young-Hwan;Ji, In-Hwan;Choi, Yearn-Ik;Han, Min-Koo
    • Proceedings of the KIEE Conference
    • /
    • 2005.11a
    • /
    • pp.74-76
    • /
    • 2005
  • 수평형 에미터 스위치트 사이리스터(Lateral Emitter Switched Thyristor, LEST)의 고전압 전류 포화 특성을 위한 새로운 보호회로가 제안하였으며 성공적으로 제작 및 측정하였다. LEST의 부유(浮遊, floating) n+ 전압이 보호 MOSFET의 문턱 전압 보다 커지면 보호 회로는 LEST의 동작 모드를 regenerative 상태에서 non-regerative 상태로 전환시킨다. 일반적인 LEST의 전압 전류 포화 특성이 17 V로 제한되는 것에 비해 제안된 회로와 결합된 LEST는 200V 이상의 고전압 전류 포화 특성을 보였으며, Hard Switching Fault(HSF) 단락 회로 상황에서도 $10{\mu}s$ 이상 견디는 단락 회로 유지 능력을 보였다.

  • PDF

A Study on the Construction of High Power Testing System (대전력 시험 시스템 구축에 관한 연구)

  • Jung, Heung-Soo;Park, Joung-Soo;Sung, Ki-Wook;Shon, Hwa-Young;Won, Ho-Sung;Chae, Jae-Seok
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.737-738
    • /
    • 2008
  • 대전력 시험 시스템은 전력 계통의 지락 사고 및 단락 사고시 발생되는 사고 전류가 각종 전기 기기에 인가되었을 때 그 기기의 성능을 시험하는 설비로서 발전기, 보호 스위치, 투입 스위치, 임피던스, 변압기, 측정 시스템 및 보호 시스템 등으로 구성되어 있다. 이러한 설비는 계통의 상용 전원을 이용하는 방법과 발전기와 같은 별도의 전원 발생 장치를 이용하는 방법이 있다. 상용 전원을 이용한 방법은 저전압 소전류의 설비에 적용하고, 발전기를 이용한 방법은 배전급 기기를 포함한 고전압 대전류의 설비에 적용하며, 보통 대전력 시험 설비라고 하면 발전기를 이용한 시험 설비를 말한다. 본 논문에서는 국내에서 배전급 기기에 대하여 단락 발전기를 이용한 대전력 시험 시스템 국산화 추진시 발전기, 보호 차단기 및 투입 스위치의 요건과 용량을 산정하는 방법을 살펴본다.

  • PDF

The novel commuation strategies of AC-AC converter using bidirectional swtiches (양방향 스위치를 이용한 AC-AC 컨버터 커뮤테이션 기법)

  • Bu, Hanyoung;Cho, Younghoon
    • Proceedings of the KIPE Conference
    • /
    • 2018.11a
    • /
    • pp.199-200
    • /
    • 2018
  • 본 논문에서는 양방향 스위치 구조의 AC-AC 컨버터 토폴로지를 제안한다. 또한 데드타임 구간에서의 전류 패스를 확보하여 단락 현상 및 전류 스파이크 현상을 방지할 수 있는 커뮤테이션 기법을 제안한다. 전류 패스에 따른 회로를 각각 제시하고, 각 스위치의 스위칭 패턴을 유도한다. 모의 실험을 통해 제안된 커뮤테이션 기법의 타당성을 검증하였다.

  • PDF

Study for analyzing decisive factors on short circuits of testing laboratory with short circuit generator using super excitation(I) (발전기 과여자를 고려한 단락시험회로의 회로특성 결정인자 분석연구(I))

  • Ahn, Sang-Ho
    • Proceedings of the KIEE Conference
    • /
    • 2003.11a
    • /
    • pp.7-9
    • /
    • 2003
  • 전력계통의 정상상태와 다양한 초장상태를 모의하기위한 단락시험설비는 크게 단락발전기, 보호차단기, 전류제한 리액터, 투입스위치, 단락변압기, 버스바 및 케이블, 투입피크 제한장치, 부하회로 및 측정장치 등으로 구성되어 있으며, 유효한 시험을 위해서는 이러한(변수)조합들을 적절하게 조절, 제어하여 실계통의 현상을 재현하거나 규격 또는 의뢰자의 요구에 부응하도록 하는 것이 중요하다. 이것을 위해서는 각 시험설비의 정상 및 과도 특성과 조합된 회로에 상존하는 변수(stray values)들을 찾아내고, 이들에 대한 독립성과 의존성 관계를 파악하여 계산 가능한 모델링을 도출 하여야 한다. 그러나 경험적으로 볼때 단락발전기의 과도임피던스 및 여자 특성과 변압기를 포함한 회로상의 stray values 등이 여러 변수들과 만들어내는 상관관계를 파악하는데는 좀 어려움이 있었다. 본 논문에서는 이러한 관점에서 상기 변수에 따른 변화 기여도를 가능한 한 정량적으로 분석하여 회복전압, TRV 및 전류와의 상관관계를 규명해 보고자 한다.

  • PDF

Trans-Z-souce Inverter using lossless snubber (무손실 스너버를 적용한 트랜스-Z-소스 인버터)

  • Choi, Seokmin;Kim, Heung-Geun;Cha, Honnyong;Jun, Tae-won;Nho, Eui-cheol
    • Proceedings of the KIPE Conference
    • /
    • 2013.11a
    • /
    • pp.52-53
    • /
    • 2013
  • Z-소스 인버터는 스위치의 암 단락과 개방을 이용한 인버터로써 기존의 전압형과 전류형 인버터의 단점을 개선하면서 승압 및 강압 기능을 동시에 가질 수 있다. 하지만 주전원과 스위치 회로 사잉에 위치한 임피던스 네트워크 때문에 스위칭 소자에 과도한 전압 오버슈트가 발생하며, 암 단락으로 인한 스위칭 손실이 기존의 전압형 인버터보다 증가하게 되는 단점이 있다. 본 논문에서는 소프트 스위칭 구현이 가능한 무손실 스너버를 적용한 소프트 스위칭 트랜스-Z-소스 인버터를 제안한다.

  • PDF

Trans-Z-souce Inverter using lossless snubber (무손실 스너버를 적용한 트랜스-Z-소스 인버터)

  • Choi, Seokmin;Kim, Heung-Geun;Cha, Honnyong;Jun, Tae-won;Nho, Eui-cheol
    • Proceedings of the KIPE Conference
    • /
    • 2014.07a
    • /
    • pp.506-507
    • /
    • 2014
  • Z-소스 인버터는 스위치의 암 단락과 개방을 이용한 인버터로써 기존의 전압형과 전류형 인버터의 단점을 개선하면서 승압 및 강압 기능을 동시에 가질 수 있다. 하지만 주전원과 스위치 회로 사잉에 위치한 임피던스 네트워크 때문에 스위칭 소자에 과도한 전압 오버슈트가 발생하며, 암 단락으로 인한 스위칭 손실이 기존의 전압형 인버터보다 증가하게 되는 단점이 있다. 본 논문에서는 소프트 스위칭 구현이 가능한 무손실 스너버를 적용한 소프트 스위칭 트랜스-Z-소스 인버터를 제안한다.

  • PDF

Soft-switched Trans-Z-source Inverter (소프트 스위칭 Trans-Z-소스 인버터)

  • Kim, Suhan;Cha, Honnyong;Choi, Byungcho;Kim, Heung-Geun
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.484-485
    • /
    • 2012
  • Z-소스 인버터는 스위치의 암 단락과 개방을 이용한 인버터로써 기존의 전압형과 전류형 인버터의 단점을 개선하면서 승압 및 강압 기능을 동시에 가질 수 있다. 하지만 주전원과 스위치 회로 사이에 위치한 임피던스 네트워크 때문에 스위칭 소자에 과도한 전압 오버슈트가 발생하며, 암 단락으로 인한 스위칭 손실이 기존의 전압형 인버터보다 증가하게 되는 단점이 있다.. 본 논문에서는 소프트 스위칭구현이 가능한 무손실 스너버를 적용한 소프트 스위칭 trans-Z-소스 인버터를 제안한다.

  • PDF

Zero Dead-time PWM realization Method to Improvement for Total Harmonic Distortion in 3-Level NPC Inverter (3-Level NPC 인버터에서의 THD 개선을 위한 Zero Dead-time PWM 구현기법)

  • Kan, Yong;Hyun, Seung-Wook;Hong, Seok-Jin;Lee, Hee-Jun;Won, Chung-Yuen
    • Proceedings of the KIPE Conference
    • /
    • 2015.07a
    • /
    • pp.59-60
    • /
    • 2015
  • 본 논문에서는 3-Level NPC(Neutral Point Clamped) 인버터에서 ZDPWM(Zero Dead Time Pulse Width Modulation) 기법에 대해서 제안한다. 3-Level NPC 인버터에서 기존 PWM 기법은 각 스위치는 서로 상보적인 동작을 수행하고, 반도체 스위칭 소자 특성상 Rise Time과 Fall Time의 시간차이로 인하여 단락사고를 방지하기 위해 스위칭 신호의 Rising Edge에 데드타임을 인가하여 단락을 방지한다. 그러나 이러한 데드타임은 지령 스위칭 신호와 실제 스위칭 신호의 오차로 인하여 출력 전압 및 전류에 왜곡이 발생하고, 이러한 왜곡으로 인하여 시스템의 오작동 및 직류링크단 전압의 불평형의 원인이 된다. 제안하는 PWM기법은 지령전압과 출력전류의 위상에 따라 영역을 나눈 후 전류의 방향에 따라 옵셋 전압을 생성하여 새로운 지령전압을 만들어 각 스위치에 스위칭 신호를 인가한다. 제안한 기법에 타당성을 증명하기 위해 시뮬레이션을 통해 검증하였다.

  • PDF