• Title/Summary/Keyword: 고속 처리

Search Result 2,252, Processing Time 0.037 seconds

Design of Main Memory Database Replication System (주기억장치 데이터베이스 중복 시스템 설계)

  • Choi, Jung-Hyun;Choi, Woo-Young;Jin, Seong-Il;Yeom, Tai-Jin
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2002.11c
    • /
    • pp.1883-1886
    • /
    • 2002
  • 본 논문은 많은 종류의 인터넷 정보시스템에서 데이터의 고속 검색과 저장 및 처리를 지원하는 주기억장치 데이터베이스 시스템을 중복하여 관리할 수 있는 중복 주기억장치 데이터베이스 시스템의 요구사항에 대해 알아본다. 아울러, 자료의 고속처리라는 측면을 주로 고려하여 중복되어 관리되는 주기억장치 데이터베이스 시스템의 아키텍쳐 및 트랜잭션 수행구조를 설계한다.

  • PDF

MC50 사이클로트론을 위한 디지털 LLRF의 설계

  • Jo, Seong-Jin;Choe, Jun-Yong;Hong, Seung-Pyo;Kim, Gye-Hong;Park, Yeon-Su
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2013.02a
    • /
    • pp.515-515
    • /
    • 2013
  • RF는 사이클로트론에서 빔을 원하는 에너지로 가속하기위해 쓰인다. MC50 사이클로트론에는 두 개의 DEE가 있고 각각 독립된 LLRF모듈과 증폭기를 통해 제어된다. 주요 제어변수는 DEE1,2의 Voltage와 양단간의 Phase인데 이는 RF Generator에서 특정 주파수로 발생된 RF 시그널의 Amplitude와 Phase를 RF Modulator에서 변조하므로 제어되어진다. 지금 현재의 Modulator는 오래되어 DEE Voltage의 컨트롤이 잘 이루어지지 않고 있고 가끔 연결부위에서 문제를 보여 새 Modulator를 제작하게 되었다. 기존의 LLRF는 아날로그 방식인데 아날로그 방식은 외부제어가 어렵고 확장이 쉽지 않아 디지털 제어방식으로 설계하였다. 새 LLRF는 저속처리부와 고속처리부로 두 부분으로 구성하였다. Final amplifier와 cavity의 상태를 체크하는 저속처리부는 PLC로 RF 시그널의 Amplitude와 Phase를 제어하는 고속처리부는 FPGA로 제어할 계획이다.

  • PDF

A Study on High Performance GPU based Container Cloud System supporting TensorFlow Serving Deployment Service (TensorFlow Serving 서비스를 지원하는 고성능 GPU 기반 컨테이너 클라우드 시스템)

  • Jang, Kyung-Soo;Kim, Jung-Hwan
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2017.11a
    • /
    • pp.386-388
    • /
    • 2017
  • TensorFlow와 알파고의 등장으로 인공지능의 높은 성능과 다양한 활용 가능성을 보이면서, 폭 넓은 산업 분야에서 머신러닝 기술에 대한 수요가 증가하고 있다. 반면, 머신러닝 기술은 GPU 기반 고속 병렬처리 기술과 인프라 기술을 기반으로 하고 있기 때문에, 머신러닝 기반 서비스 개발 및 제공에 어려움을 겪고 있다. 본 논문에서는 이와 같은 문제를 개선하기 위해서 개발한 고성능 GPU 기반 컨테이너 클라우드 시스템을 소개한다. 해당 시스템은 GPU 기반 고속 병렬처리를 지원하고, Kubernetes 클러스터에서 컨테이너를 기반으로 TensorFlow Serving을 손쉽게 배포할 수 있는 기능을 제공한다.

A Study on High-speed Image Binarization Using SIMD (SIMD를 이용한 영상의 고속 이진화에 관한 연구)

  • Kim, Doo-Sik;Lee, Sang-Ho;Kim, Byeong-Geun
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2002.11a
    • /
    • pp.775-778
    • /
    • 2002
  • 영상 이진화란 명도 영상(gray-scaled image)을 이진 영상(bi-leveled image)으로 변환하는 것을 말한다. 영상 이진화는 문서 인식, 비디오 영상 분석 등과 같이 영상처리 분야에서 많이 사용되는 기본적인 영상 처리 과정에 해당한다. 본 논문은 Intel 사의 Pentium 계열 프로세서에서 지원하는 SIMD(Single-Instruction Multiple-Data) 기술을 이용하여 영상 이진화를 고속으로 수행하는 방법을 소개한다. 우편영상에 대하여 실험한 결과, SSE2 명령어로 구현된 프로그램은 기존의 C 언어로 구현된 프로그램에 비하여 4배 이상의 속도 향상을 보였다.

  • PDF

Design of fast 16-bit multiplier with $0.35\mu m $ CMOS technology (fullcustom $0.35\mu m $ CMOS 공정을 이용한 16*16 bit 고속 승산기의 설계)

  • 박현규;신현철;김종진
    • Proceedings of the Korea Institute of Convergence Signal Processing
    • /
    • 2000.12a
    • /
    • pp.229-232
    • /
    • 2000
  • 각종 범용 컴퓨터 및 디지탈 신호처리에서 중요한 역할을 하는 16비트 정수형, 2의 보수 형태의 곱셈연산을 수행하기 위한 고속 승산기구조를 설계하고 시뮬레이션 하였다. 부분곱을 합하는 부분은 일반적으로 전체 곱셈기 처리 지연시간의 절반정도를 차지하므로 이 부분의 설계방법이 곱셈기의 궁극적인 속도향상에 직접적인 영향을 미친다. 부분곱의 개수를 줄이기 위하여 Booth encoder를 사용하였고, partial product(부분곱)의 덧셈시간을 줄이기 위하여 4:2 CSA(can save adder)와 3:2 CSA로 CSA tree를 구성 하였으며, 최종결과는 carry look- ahead tree로 얻어진다. Hyundai CMOS 0.35$\mu\textrm{m}$ 1-poly 4-metal 공정으로 layout하여 설계하였으며, 곱셈시간은 2.7ns(tipical case)이하로 측정되었다.

  • PDF

High Speed Panorama Image Construction Using Scene Shot Guider (촬영 장면 가이더를 이용한 고속 파노라마 영상 생성)

  • Kim, Tae-Woo
    • Proceedings of the KAIS Fall Conference
    • /
    • 2007.11a
    • /
    • pp.191-193
    • /
    • 2007
  • 파노라마 영상은 여러 장의 겹쳐지는 영상을 하나의 큰 영상으로 병합하여 만들어진다. 그 방법에는 크게 특징 기반 방법과 직접 방법으로서 두 종류가 있으며, 특징 기반 방법은 직접 방법에 비해 처리 속도가 빠른 장점이 있다. 그러나 모바일 단말기와 같은 처리속도가 환경에서 구현하기에는 어려움이 있다. 본 논문에서는 고속 파노라마 생성 방법을 제안하였다. 이 방법은 촬영 장면 가이더를 적용함으로써 정합 파라미터의 개수를 줄여 정합 속도를 크게 향상시켰다. 또한, 적은 수의 파라미터 사용에 따른 정합 오차를 줄이기 위해 국소 정합법을 추가로 적용하였다. 실험에서, $320{\times}240$ 크기의 24비트 칼라 영상에 대해 약 0.16초의 처리속도로 기존의 특징 기반 방법보다 97.2%의 처리 속도면에서 큰 개선을 보였다.

  • PDF

고속 열처리 공정기(RTP)의 개요와 연구 동향

  • 도현민;최진영
    • ICROS
    • /
    • v.4 no.4
    • /
    • pp.25-30
    • /
    • 1998
  • 본 고에서는 반도체 생산 장비의 하나인 고속 열처리 공정기를 소개하고, 현재의 기술 동향과 그에 따른 기술발전의 추이를 논의 하였다. 고속 열처리 공정기는 단일 웨이퍼 가공기로서 각각의 웨이퍼가 동일한 환경하에서 가공될 수 있다는 장점 때문에 앞으로 웨이퍼가 대형화되고 다품종 소량생산이 요구되면서 더욱더 주목받게 되고 또한 반도체 생산에 있어서 핵심이 될 장비이다. 따라서 현재 고속 열처리 공정기를 실제 현장에서 널리 사용하지 못하고 있는 큰 이유 중의 하나인 웨이퍼의 온도 균일성 문제를 해결하는 것이 현 시점에서 매우 중요하다. 그리고 여러 챔버를 연결하여 다양한 작업을 일괄적으로 처리할 수 있는 다 챔버 과정으로의 발전도 필요하다고 할 수 있다. 반도체 생산장비의 대다수를 수입에 의존하고 있는 국내 현실을 고려할 때 반도체 생산기술의 국산화는 매우 중요하다. 따라서 차세대 반도체 생산장비로 주목받고 있는 고속 열처리 공정기의 생산기술을 국산화하는 것은 그 의미가 크다고 할 수 있다. 이를 위하여 산업계와 학계의 지속적인 관심과 좋은 연구결과를 기대한다.

  • PDF

대용량 고속전동기의 제작 <6P-500HP, 2P-4500HP 외>

  • 피재년;홍성일;박태용
    • 전기의세계
    • /
    • v.39 no.9
    • /
    • pp.46-53
    • /
    • 1990
  • 대용량 고속기의 경우는 기계적인 강성, 냉각, 열적해석, BALANCING(진동), 소음, 축의 위험속도 처리등의 이론적 해석과 이것의 응용 및 이론을 근거로한 체계화된 제조기술의 KNOW HOW에 따라 성공여부가 결정된다고 할 수 있겠다. 금번 패사의 대용량 고속기의 제작으로 국내적으로는 지금까지 수입에만 의존해온던 화력, 열병합 발전소, 제철, 제강, 시멘트 등의 대용량 부하가 요구되는 산업장의 대용량 및 고속전동기의 국산화가 가능하게 되었으며 국외적으로는 일본 및 구미지역으로도 수출할 수 있는 길을 열었다고 보아진다. 그러나 국내 각 산업장의 대용량, 고속기의 국산화에 있어서는 사용자의 국산화로의 전향적인 자세와 MAKER의 기술력이 부합될 때에만 가능하다고 할 수 있으며 이것이 향후 국내 중전기 업계의 기술 발전의 향방을 가름한다고 할 수 있겠다. 또 고장력 규소강판, 축재, ENDRING소재, ROTOR BAR, BEARING등 중요자재의 국내 구입시 많은 어려움을 겪었으며 납기, 가격에 관계없이 국내 제작 자체가 불가능한 품목도 있었다. 앞으로 중전기기 업계는 이러한 어려움을 공감하고 소재 및 부품(완제품) MAKER의 공동 개발 및 육성으로 대처해 나가야 할 것이다.

  • PDF

A study of Error Compensation Improvement of Register Controller For high speed Printing Machine Using TMS320F2812 (TMS320F2812를 이용한 고속 인쇄기의 레지스터 컨트롤러의 오차 보정 개선에 관한 연구)

  • Kwon, Hyuk-Ki;Lee, Kwong-Ho;Park, Rae-Ho;Hong, Sun-Ki
    • Proceedings of the KIEE Conference
    • /
    • 2007.07a
    • /
    • pp.1581-1582
    • /
    • 2007
  • 본 컨트롤러는 기존 고속인쇄기 인쇄 속도인 250 [mpm]의 두 배 속도인 500 [mpm]의 고속 인쇄에서도 사용할 수 있는 고성능 레지스터 컨트롤러를 개발해 오차 보정을 좀 더 정확하고 신속하게 하는 것에 그 목적이 있다. 즉, 고속 인쇄기에서 인쇄물의 인쇄오차 보상을 위한 고속 인쇄기용 레지스터 컨트롤러의 특성을 분석하고, 고성능 DSP를 이용하여 기존의 하드웨어에 의존하던 기능의 상당 부분을 소프트웨어로 처리함으로써 간단한 하드웨어 구조와 고성능 오차 보상 기능을 갖는 레지스터 컨트롤러를 개발하였다.

  • PDF

Transmission Performance of ADSL for High Speed Multimedia Service Using Unshield Twisted Pair (동선에 의한 고속 멀티미디어 서비스를 위한 ADSL 전송성능)

  • Kim, Jin-Tae;Yang, Sung-Mo;So, Woon-Sup;Kwak, Kyung-Sup;Choi, Byung-Ha
    • The Transactions of the Korea Information Processing Society
    • /
    • v.4 no.12
    • /
    • pp.3111-3122
    • /
    • 1997
  • Since the advent of an information era, the traffic of communication has been remarkably increasing and the information service has gradually become speedy and popular. With these trends, it is necessary to extend the utilization of existing twist pair cables for PSTN(Public Switched Telephone Network) to provide high speed data services for telephone subscribers, In this paper, we have studied on a structure of discrete multi-tone ADSL(Asymmetric Digital Subscriber Lines) system which can support high speed multimedia service using a twist pair cable, and analyzed the transmission performance by computer simulations.

  • PDF