• Title/Summary/Keyword: 가상 검증

Search Result 1,164, Processing Time 0.029 seconds

단일칩시스템 설계검증을 위한 가상프로토타이핑

  • Gi, An Do
    • The Magazine of the IEIE
    • /
    • v.30 no.9
    • /
    • pp.59-59
    • /
    • 2003
  • 여러기능들이 복합적으로 통합되고 있는 단일칩시스템을 설계하는데 있어 소프트웨어와 하드웨어를 가능한 일찍 통합하여 검증하는 것이 무엇보다 중요하다. 이러한 조기 통합검증에 필요한 것이 가상프로토타입(Virtual-Prototype) 이다. 본 고에서는 IP(Intellectual Property) 와 단일칩시스템(SoC : System-on-a-Chip) 설계 및 검증에서 가상프로토타입의 필요성과 역할 그리고 이에 관련된 기술들에 대해 정리하고, 프로세싱 코어가 있는 단일칩시스템을 SystemC로 가상프로토타이핑한 사례를 통해 그 유용성을 설명한다.

단일칩시스템 설계검증을 위한 가상프로토타이핑

  • 기안도
    • The Magazine of the IEIE
    • /
    • v.30 no.9
    • /
    • pp.965-975
    • /
    • 2003
  • 여러기능들이 복합적으로 통합되고 있는 단일칩시스템을 설계하는데 있어 소프트웨어와 하드웨어를 가능한 일찍 통합하여 검증하는 것이 무엇보다 중요하다. 이러한 조기 통합검증에 필요한 것이 가상프로토타입(Virtual-Prototype) 이다. 본 고에서는 IP(Intellectual Property) 와 단일칩시스템(SoC : System-on-a-Chip) 설계 및 검증에서 가상프로토타입의 필요성과 역할 그리고 이에 관련된 기술들에 대해 정리하고, 프로세싱 코어가 있는 단일칩시스템을 SystemC로 가상프로토타이핑한 사례를 통해 그 유용성을 설명한다.

  • PDF

가상강좌의 성과에 영향을 주는 정보기술, 수업내용, 서비스의 품질과 자기효능감 - 측정도구의 타당성 검증

  • 이웅규;이종기
    • Proceedings of the Korea Association of Information Systems Conference
    • /
    • 2004.05a
    • /
    • pp.88-95
    • /
    • 2004
  • 가상강좌에 대한 사회적 관심이 높아지고 각종 교육기관에서 다양한 방식의 서비스를 제공하고 있음에도 가상강좌의 효과 즉, 가상강좌 수강생들의 만족을 측정하는 도구의 개발은 상대적으로 미흡한 실정이다. 특히 초기의 가상강좌가 정보기술을 이용한 실험적인 형태에서 벗어나 기존의 오프라인 교육을 대치할 수 있는 중요한 도구로 대두되고 있다는 점을 감안할 때 가상강좌의 효과를 측정하기 위한 도구는 좀 더 종합적인 접근 방식이 요구되고 있다. 본 연구에서는 가상강좌 특히 인터넷을 기반으로 하는 가상강좌의 네 가지 요소인 학습관리시스템, 강의 컨텐츠, 학습에 대한 인적 서비스 그리고 학생 자신의 심리적 상태 등을 고려한 종합적인 접근에 의한 가상강좌 만족 모형을 제시하고 그 측정도구에 대한 타당성을 검증하도록 한다. 이를 위해 정보기술 사용 측면, 정보품질적 측면, 서비스 관리적 측면 그리고 사회심리학적 측면에서 가상강좌 측면에 만족을 주는 이론적 변수 및 측정도구를 제시하고 측정도구에 대한 타당성을 실증적으로 검증한다.

  • PDF

Test & Analyze Switching System Using Virtual Call Generator (가상 호 발생기를 이용한 Switching System 분석 및 시험)

  • 유현상
    • Proceedings of the Korea Society for Simulation Conference
    • /
    • 1999.04a
    • /
    • pp.65-69
    • /
    • 1999
  • Switching System(이하 교환 시스템)이 QoS(Quality of Service)를 유지하면서 처리 가능한 최대 동시 호처리 능력을 검증하기 위하여, 수학적 분석을 이용한 해석적 방법, 실제 호를 사용한 통계적 방법 등이 제안되었다. 해석적 방법을 이용해 산출한 교환 시스템의 최번시 동시 호 처리능력(BHCA, Busy Hour Call Attempt)은 단지 수학적인 예측일 뿐이므로 이를 검증하기 위해서 가상 호 발생기가 제안되었다. 이 가상호 발생기는 가입자의 행동을 시스템 하위 프로세서(가입자 정합 Device 제어 프로세서)에서 Simulation하여 가상의 호를 발생시키고, 이를 통해 교환기 최대 동시 호 처리 용량을 시험하기 위한 SW이다. 이 가상호 발생기는 동일한 형태의 호를 동시에 다량으로 발생시킴으로써 교환 시스템의 주 프로세서(Main Processor, MP)의 동시 호 처리 용량을 시험하기 위한 SW이다. ITU-T 권고에 의하면 시스템부하가 90~95%를 넘어 서는 경우는 예외적인 처리(과부하 제어 등)를 권고하고 있으므로 MP 부하 90~95%에서 BHCA를 계산하면 최대 호 처리 용량이라 할 수 있다. 가상 호 발생기는 시스템 개발 초기에 실제 가입자 정합 Device 와 호 발생기 없이도 MP 과부하 지점까지 호를 발생시킴으로써 개발의 시간 및 비용을 절약할 수 있도록 하고, 계획된 시스템 용량을 만족하기 위해 필요한 조치를 교환 시스템 개발 초기에 취할수 있도록 한다. 또한, 과부하 지점에서 MP가 정상 동작하는지 검증하는 도구로 사용 가능하다. 앞으로 이를 더 발전시키면 가상호 발생기를 이용한 다양한 시스템 검증 및 분석에 이용할 수 있을 것이다. 본 논문은 가상호 발생기의 구조와 최대 용량 시험 방법을 소개하고, 더 나아가 호 Traffic에 대한 최대 용량 시험뿐 아니라 QoS를 향상시키기 위한 교환 시스템의 제반 성능 시험 및 분석에 이를 이용하기 위해 개선이 필요함을 서술하고자 한다.

  • PDF

Decompiler for Executing Virtual Machine Code (가상기계 코드 실행을 위한 역컴파일러)

  • Ahn Duk-Ki;Oh Se-Man
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2006.05a
    • /
    • pp.383-386
    • /
    • 2006
  • 최근 가상기계 시스템은 임베디드 유비쿼터스 컴퓨팅의 필수적인 기술로서, 그 중요성이 더욱 강조되고 있으며, 컴파일러, 어셈블러 그리고 가상기계의 구현으로 구축된다. 이러한 시스템의 구축 과정에서 각 컴포넌트의 신뢰성을 위하여 정확한 검증 방법이 요구되며, 검증의 효율성을 위해서 순차적으로 진행되어야 한다. 본 논문에서는 가상기계 시스템의 컴파일러를 검증하기 위해서, 컴파일 된 가상기계 코드를 역컴파일하여 실행하는 기법을 제안하고, 그러한 기법에 따라 EVM(Embedded Virtual Machine) SIL(Standard Intermediate Language) 역컴파일러를 구현하였다. 구현된 역컴파일러는 EVM이 개발되기 전에 효율적인 실행 시스템으로 이용됨은 물론 EVM ANSI C 컴파일러의 검증 도구로서 이용될 수 있으며, EVM 시스템을 체계적으로 개발할 수 있도록 할 것이다.

  • PDF

A Case Study of Virtual PLC Validation System’s Implementation : In Case of An Automobile Trim Line (가상 PLC 검증 시스템의 구현 사례 : 자동차 의장 라인의 예)

  • Bae, Seong-Hun;Kim, Yearn-Min
    • Journal of the Korea Society for Simulation
    • /
    • v.19 no.2
    • /
    • pp.9-16
    • /
    • 2010
  • This study presents a system for validating the PLC code in the virtual environments of automobile trim line. There have been considerable efforts to develop standard PLC editors for saving human power and PLC test time. However, it was difficult to apply the PLC editor on a real shop floor environment. A virtual equipment was developed to communicate with the PLC module of a shop floor and to make up the connectivity environment by a special protocol. We can validate the code without launching real equipments because the PLC module and the virtual equipment is able to be controlled in real time by the OPC protocol. An experimental model is applied to the final assembly line of an automotive industry and validated by using DELMIA Automation. In conclusion, the system is valuable in the process of PLC codes validation and virtual equipments operation. This system would reduce the development time of the PLC codes and improve the productivity and the integrity of the PLC codes.

Evaluation of e-learning in the anatomical education : The correlation between utilization frequency, satisfaction and academic achievement (해부학 가상강의에 따른 가상강의실 활용도, 만족도, 학업성취도 간의 상관관계)

  • Kim, Kwang-Hwan;Kim, Jee-Hee;Park, Jeong-Hyun
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.11b
    • /
    • pp.901-903
    • /
    • 2010
  • 본 연구에서는 2007-2009년에 간호학과 및 스포츠과학부 해부학 강의에 있어 가상강의를 실시하였고 이에 따른 학생들의 가상강의 컨텐츠의 만족도와 가상강의실 활용빈도에 따른 학업성취도와의 상관관계를 분석하였다. 2007-2009학년도 1학기 해부학 강의를 가상강의 방식으로 수강한 2개 학과 231명을 대상으로 강의 종료 후 가상강의실 게시판 및 컨텐츠 활용 빈도, 개별 설문조사, 학기말 성적을 확보하여 상호간의 상관관계를 분석하였다. 각 학과별 일반 특성을 보기 위하여 연속 변수의 경우 평균과 표준오차를, 범주형 변수의 경우 그 분포 퍼센트를 이용하여 제시하였다. 학과별로 모든 학생들의 총점을 3분위수로 구분하여 낮음, 중간, 높음으로 분류하였으며, 조사된 모든 변수들의 일반 선형성을 GLM 모델을 이용하여 검증하였다. 사후 검증은 최소자승법을 이용하여 실시하였으며, 이를 이용하여 각각의 세부 집단별 점수 차이에 대한 유의성을 평가하였다. 관련 항목들 간 상관성 분석을 위하여 스피어만 상관계수를 이용하여 p 값 0.05를 기준으로 유의성 검증을 실시하였다. 모든 통계분석은 SAS 9.12 버전을 이용하여 분석하였다. 설문 대상자들은 학과와 해부학 성적에 상관없이 가상강의 전반에 대해 높은 만족도를 가졌다. 해부학 성적이 좋을수록 가상강의실 접속횟수가 유의하게 높았다. 아울러 해부학 성적이 좋을수록 난이도가 낮고 흥미도는 높게 나타났다. 또한 평가 요인들 간의 상관관계를 분석한 결과, 가상강의의 만족도는 흥미도와 전공과의 연계성과 밀접한 관련이 있었다. 가상강의 게시판을 통한 과제물 관리, 질의응답에 대한 적절성에 대해서는 성적에 따라 일부 유의한 차이가 나타났으나 높은 만족도를 나타내었다. 결론적으로 건강 및 의료 전공자들을 위한 해부학 강의에 있어 가상강의의 도입과 적용은 성공적이었으며, 이는 해부학 전공 교수진이 매우 부족한 현실에서 해부학 강의의 질적 저하를 막고 효율적인 교육을 위한 대안이 될 것으로 판단된다. 단, 해부학 가상강의 컨텐츠의 개선, 자료 보강 및 가상강의의 접근성 확보는 시급히 개선해야할 과제로 남아 있다.

  • PDF

Performance analysis and testing tool for linux based embedded system with virtualization techniques (가상화 기법을 이용한 리눅스 기반 임베디드 시스템의 성능 분석 및 검증 도구)

  • Kwak, Sangheon;Lim, Sung-Soo
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2009.04a
    • /
    • pp.678-680
    • /
    • 2009
  • 본 논문에서는 성능 분석과 검증을 위한 방법으로 가상화 기법을 이용하여 성능을 분석할 수 있는 도구를 제안한다. 가상 머신의 성능 분석을 통해 원하는 이벤트들의 발생 양상에 따른 시스템의 성능을 호스트 머신에서 파악할 수 있다. 즉 가상 머신에서 사용하는 자원과 발생하는 이벤트에 대한 정보를 호스트 머신에서 확인할 수 있고, 가상 머신에서 발생한 사용자 입력을 호스트 머신이 임의로 재생시킬 수 있다. 이러한 기능을 통해 사용자 입력 패턴에 따른 시스템 자원의 상태 및 성능을 분석하여, 해당 시스템의 안정성을 시험할 수 있는 검증 환경을 제공한다.

철강산업의 가상 시운전 및 훈련 시스템 기술동향

  • Kim, Yong-Su;Lee, Jin-Hwi;Choe, Ja-Yeong;Kim, Seok
    • ICROS
    • /
    • v.21 no.3
    • /
    • pp.25-34
    • /
    • 2015
  • 철강산업의 플랜트 엔지니어링에서 투자비와 공기를 저감하기 위해 Virtual Factory 기술 적용이 확대되고 있다. Virtual Factory 기술은 엔지니어링 프로세스의 설계 및 제작 단계에서 설비 간섭, 분해, 설치, 검증 등 기계 요소를 테스트하고, 시운전, 운영 및 유지보수 단계에서 제어 프로그램 검증, 운전 훈련 등 제어 요소를 테스트하기 위하여 컴퓨터 기반의 가상 플랜트를 구성하여 시뮬레이션을 수행하는 기술이다. 본 논문에서는 제어 요소 테스트를 위한 시뮬레이션 기술로서 가상 시운전 시스템과 가상 훈련 시스템의 기술 및 개발 동향을 소개한다.

  • PDF

도면 중첩법을 활용한 가상경관 설계 방법론 - 디지털 게임 속 가상경관을 중심으로 -

  • Kim, Ik-Hwan;Hong, Seok-Ju;Lee, Ji-Hyeon
    • Proceedings of the Korean Institute of Landscape Architecture Conference
    • /
    • 2017.10a
    • /
    • pp.16-18
    • /
    • 2017
  • 컴퓨터 기술이 발전함에 따라 디지털 게임 속 가상경관은 보다 정교해지고 있으며, 설계 및 구현 과정에서 고려를 요구하는 요소들이 증가하고 있다. 하지만 여태 가상경관 설계를 위한 정형화된 설계 방법론도 전무한 관계로, 디자이너들은 비효율적인 설계 과정을 거치며 동시에 질적으로도 만족스럽지 못한 결과물을 구축하고 있다. Ian McHarg의 도면 중첩법은 레이어 단위로 설계 고려요소를 정리하여 설계를 진행하기에, 설계에 고려할 요소들을 체계적으로 종합하는 디자인의 진행이 가능하다. 이에 본 연구에서는 도면 중첩법을 활용한 가상경관 설계 방법론을 구축하였다. 이를 위해서 우선 가상경관의 공간적 특수성에 따라 분류를 진행하는 분류 방법론을 문헌 조사를 통해 파악하여, 이들을 각각의 레이어로 조직하였다. 그리고 설계 영역으로서의 가상경관과 실공간의 차이점을 파악하여 이들을 기반으로 한 가상경관 설계 방법론을 구축하였다. 마지막으로 프로토콜 분석방법론과 공간 구성요소의 비교분석을 통하여 본 연구에서 구축한 설계 방법론의 유효성을 검증하였다. 검증 결과, 본 설계 방법론은 디자이너들의 작업 시간을 22% 이상 줄일 수 있었으며, 동시에 작품의 질을 향상시킬 수 있었다. 향후 본 설계 방법론은 디지털 게임을 비롯한 가상경관 설계 및 구현의 영역에서 활발한 활용을 기대할 수 있을 수 있으며, 나아가 가상경관을 조경 설계의 한 영역으로써 확장이 가능할 것임을 시사한다.

  • PDF