# Poly-Si 두께와 인쇄전극 소성 온도가 TOPCon 태양전지의 금속 재결합과 접촉비저항에 미치는 영향

이상희<sup>1)</sup> · 양희준<sup>1)</sup> · 이욱철<sup>1)</sup> · 이준성<sup>2)</sup> · 송희은<sup>1)</sup> · 강민구<sup>1)</sup> · 윤재호<sup>1)</sup> · 박성은<sup>1)\*</sup> <sup>1)</sup>한국에너지기술연구원 태양광 연구단, 대전시, 34129 <sup>2)</sup>한빅솔라(주), 충주시, 27469

## Effect of poly-Si Thickness and Firing Temperature on Metal Induced Recombination and Contact Resistivity of TOPCon Solar Cells

Sang Hee Lee<sup>1)</sup> · Hee Jun Yang<sup>1)</sup> · Uk Chul Lee<sup>1)</sup> · Joon Sung Lee<sup>2)</sup> · Hee-eun Song<sup>1)</sup> · Min Gu Kang<sup>1)</sup> · Jae Ho Yoon<sup>1)</sup> · Sungeun Park<sup>1)</sup>\*

<sup>1)</sup>Photovoltaics Laboratory, Korea Institute of Energy Research, Daejeon, 34129, Korea <sup>2)</sup>Hanvixolar Inc., Chungju, 27469, Korea

Received September 16, 2021; Revised October 19, 2021; Accepted October 29, 2021

**ABSTRACT:** Advances in screen printing technology have been led to development of high efficiency silicon solar cells. As a post PERx structure, an n-type wafer-based rear side TOPCon structure has been actively researched for further open-circuit voltage (Voc) improvement. In the case of the metal contact of the TOPCon structure, the poly-Si thickness is very important because the passivation of the substrate will be degraded when the metal paste penetrates until substrate. However, the thin poly-Si layer has advantages in terms of current density due to reduction of parasitic absorption. Therefore, poly-Si thickness and firing temperature must be considered to optimize the metal contact of the TOPCon structure. In this paper, we varied poly-Si thickness and firing peak temperature to evaluate metal induced recombination (Jom) and contact resistivity. Jom was evaluated by using PL imaging technique which does not require both side metal contact. As a results, we realized that the SiN<sub>x</sub> deposition conditions can affect the metal contact of the TOPCon structure.

Key words: TOPCon, Screen printed metal contact, Metal induced recombination, Photoluminescence imaging, Contact resistivity

## 1. 서 론

스크린 프린팅을 통한 전극 형성 기술과 금속 페이스트의 발 전은 태양전지 효율의 비약적인 발전을 일으킨 요소 중 하나이 다. 지난 몇 년간의 이러한 발전으로 인해 PERC (passivated emitter rear cell), PERL (passivated emitter and rear locally diffused cell) 구조의 태양전지가 현재 산업에서 양산되고 있다. 최근에는 반송자 수명과, 선택성(carrier selectivity)이 높은 태 양전지 구조로서 n-type 기반 TOPCon (tunnel oxide passivated contact) 태양전지가 각광을 받고 있고, 일부 업체에서는 이미 양 산화하여 추가적인 효율 향상을 위한 지속적인 연구를 활발하 게 진행하고 있다<sup>1-6)</sup>. 이에 따라, TOPCon 구조에 대한 전극 형성 기술개발이 자연스럽게 관심을 받고 있다.

태양전지 후면에 적용되는 TOPCon 구조의 폴리실리콘 (poly-Si) 은 일반적으로 100~250 nm 범위에서 형성되고 있다. 하지만, poly-Si 에서 발생하는 기생 흡수(parasitic absorption) 로 인한 전류밀도 감소가, TOPCon 태양전지 효율 향상을 일부 상쇄하고 있다<sup>7.8)</sup>. 기생 흡수를 감소시키기 위해서는 poly-Si 두 께를 감소시켜야 하는데, 70 nm의 poly-Si를 사용한 문헌에 따 르면 전극 재결합 전류밀도(Jom)가 1000 fA/cm<sup>2</sup> 까지 상승했다 고 보고된다<sup>9)</sup>. 따라서, 표면 패시베이션의 질과 전극의 ohmic contact 을 유지하는 것이 인쇄 전극형성의 관건이다. 이를 위해, paste 공급업체들은 이에 적합한 paste를 개발하기 위해 많은 노 력을 하고 있고, 개발된 paste를 통해 최적화된 공정 조건을 확보 하는 것도 매우 중요하다.

\*Corresponding author: separk@kier.re.kr

본 논문에서는, 인 도핑 된 poly-Si 두께와 인쇄 전극 소성 온

© 2021 by Korea Photovoltaic Society

which permits unrestricted non-commercial use, distribution, and reproduction in any medium, provided the original work is properly cited.

This is an Open Access article distributed under the terms of the Creative Commons Attribution Non-Commercial License

<sup>(</sup>http://creativecommons.org/licenses/by-nc/3.0)

도에 따른 전극재결합 전류밀도를 PL(photoluminescence) 이 미징 기술을 통해 평가하였다. PL 이미징을 통해 Jom을 평가하 면, 태양전지 양면에 전극을 형성할 필요가 없고, 전극면적비율 (Fm)에 따른 개방전압(Voc)과 표면재결합 전류밀도(Jo)를 한 샘플에서 동시에 추출할 수 있는 장점이 있다. 또한, 전극의 ohmic contact 을 평가하기 위해 transfer length method (TLM) 방법을 통해 접촉비저항을 평가하였다. 이 실험을 통해, poly-Si 의 두께와 소성온도 조건이 TOPCon 태양전지의 전극재결합과 전기적 특성에 대해 이해할 수 있다.

### 2. 샘플 준비 및 분석 과정

Jom 평가를 위한 샘플은 (100) 방향의 n형 실리콘 웨이퍼의 RCA cleaning과 KOH 용액을 통한 화학적 폴리슁(polishing)으 로 시작되었다. 폴리슁 된 웨이퍼에 LPCVD를 통해 1.5 nm 두께 의 실리콘 산화막(SiO<sub>2</sub>)과 인(phosphorous) 도핑 된 비정질 실 리콘을 in-situ 방식으로 증착하였다. 비정질 실리콘을 poly-Si 으로 결정화하고, 기판 내부로 인을 in-diffusion 시키기 위해 tube furnace를 통해 925°C에서 30분 동안 열처리하였다. Poly-Si 위에 PECVD를 통해 실리콘 질화막(SiN<sub>x</sub>)이 80 nm 두께로 증착 되었다.

전극형성 전샘플 구조는 Figure 1과 같이 양면 대칭으로 형성 되었다. 이후, 샘플의 단면에 Ag paste를 스크린 프린팅 한후, 건 조(drying)와 소성(firing) 과정을 거쳐 전극을 형성하였다. 본 실험에서는 poly-Si 두께를 50 nm, 100 nm, 150 nm 세 조건으로 나누었고, 각 poly-Si 두께별 샘플은 730-880°C 의 범위에서 30°C 간격으로 소성 최고 온도를 가변하였다. 샘플 준비 과정은 Figure 2에 정리되었다.

Jom을 평가의 이론적 개념은 *T. Fellmeth et al.* 에 의해 처음 제 안되었다<sup>10)</sup>. 제작된 대칭구조의 샘플의 단면에 형성된 금속전극 의 면적 비율에 따른 태양전지 재결합 전류밀도(Jol)는 식(1)과 같이 표면재결합전류 밀도(Jos), Jom, base 영역(벌크+표면)재 결합 전류밀도(Job)로 표현 된다. 식(1)은 식(2)로 정리될 수 있 고, 이는 Jol을 y축, Fm을 x축으로 하는 1차 함수로 표현된다. 이 때, 이 함수의 기울기에 Jos를 더하여 Jom을 추출할 수 있다.



Fig. 1. Sample structure for the evaluation of Jom

$$J_{01} = J_{0m} \cdot F_m + J_{0s} \cdot (1 - F_m) + J_{0b}$$
(1)

$$J_{01} = (J_{0m} - J_{0s}) \cdot F_m + J_{0s} + J_{0b}$$
<sup>(2)</sup>

Jos는 Figure 3과 같이 금속전극이 형성되지 않은 중앙 영 역에서 QSSPC (quasi-steady-state photoconductance, *Sinton WCT-120*) 측정을 통해 평가 되었다<sup>11)</sup>. PL 이미징 장비(BT imaging, LIS-R3)를 통해 샘플의 implied Voc (iVoc) 이미지를



Fig. 2. Process of sample preparation



Fig. 3. PL image and Jo1-Fm linear plotting for Jom evaluation

촬영한 후, iVoc를 식(3)을 통해 Jo1을 계산하였다. 각 Fm에 대 한 Jo1 값은 Figure 2의 그래프와 같이 선형 fitting 되었고, 얻어 진 기울기를 통해 Jom이 계산되었다.

$$J_{01} = J_{sc} \cdot \exp\left(\frac{-q V_{oc}}{kT}\right) \tag{3}$$

#### 3. 결 과

#### 3.1 표면 재결합 특성 및 in-diffusion 도핑 농도 평가

정확한 Jom을 평가하기 위해서는 정확한 표면재결합 전류밀 도(Jos)를 측정하는 것이 필요하다. 소성 전/후 표면 passivation 의 변화를 파악하기 위해 소성 전 QSSPC 측정결과와 소성 최고 온도 880°C에서 소성 후 QSSPC 측정결과를 통해 얻어진 단면 Jos와 iVoc 경향을 Figure 4 그래프로 나타내었다. 정리하였다. TOPCon 구조를 통한 단면 Jos는 poly-Si의 두께에 무관하게 평 균 1.9~2.4 fA/cm<sup>2</sup>로 매우 높은 passivation 상태를 보였고, iVoc 는 최대 748.8 mV를 보였다. 하지만, 소성 후 단면 Jos는 다소 상 승하여 평균 2.5 fA/cm<sup>2</sup> 로 거의 일정하게 나타났다.

poly-Si 증착 두께 및 인(P) in-diffusion 농도를 파악하기 위해, ECV (electrochemical capacitance-voltage)를 측정했다. Figure 5는 각 poly-Si 두께에 따른 ECV 측정 결과로, 샘플 중앙 에서 측정되었다. 50 nm, 100 nm 조건은 정확하게 증착되었고, 150 nm 목표 조건은 약 140 nm로 측정되었지만, 국부적인 균일 도 차이로 인한 결과일 가능성이 있다. 실리콘 기판으로의 P in-diffusion 도핑 profile은 세 조건 모두 거의 동일한 결과를 보



Fig. 4. Box chart of (a) implied Voc and (b) Jos before (BF) and after (AF) firing

였다. 또한, poly-Si 두께에 무관하게 P 농도의 최대값도 거의 7~9×10<sup>20</sup> cm<sup>-3</sup> 범위에서 무한 소스로서의 역할을 하는 것을 확 인했다. 표면 재결합 전류밀도가 세 조건에서 유사한 이유도 이 러한 도핑 profile에 따른 계면에서의 band bending과 Auger 재 결합의 양이 유사하기 때문으로 판단된다.

#### 3.2 PL 이미지를 통한 Jom 평가 결과

Figure 6은 poly-Si 두께 별로 소성 최대 온도를 가변하여 Jom 을 평가한 결과이다. Poly-Si 두께 150 nm 의 경우, 소성 온도 변





Fig. 5. Results of ECV measurement for phosphorous in-diffusion doping profiles

Fig. 6. Results of Jom depending on poly-Si thickness and firing peak temperature

820°C

850°C

880°C

790°C

760°C

20.0

730°C

화에 따른 Jom 이 약 30~40 fA/cm<sup>2</sup> 정도로, 온도가 상승함에 따 라 Jom의 뚜렷한 증가가 없었다. 100 nm 조건에서는 850℃ 이 상에서 Jom이 약20 fA/cm<sup>2</sup> 정도 상승했고, 50 nm 조건은 820℃ 부터 Jom이 상승하기 시작해서 880℃에서는 약 103 fA/cm<sup>2</sup> 까 지 상승했다.

소성 온도 상승에 따른 Jom 증가의 메카니즘은 금속 페이스 트가 SiN<sub>x</sub>를 뚫고 poly-Si과 접촉하는 과정에서 발생하는 실리 콘 기판 표면의 패시베이션 손상이다. Poly-Si 층이 두꺼울수록 아래의 SiO<sub>x</sub> 층까지 손상 받을 가능성이 적어진다. 하지만, poly-Si 층이 너무 두꺼우면 기생흡수가 많아져 전류밀도가 감 소하므로 적절한 최적점을 찾는 것이 중요하다. 이러한 메커니 즘에 의해 두꺼운 poly-Si 층의 경우, 소성 온도 증가에도 Jom이 쉽게 상승하지 않았다고 판단 할 수 있다. 50 nm poly-Si 두께의 경우, 880℃ 소성 조건에서 poly-Si 층 손상이 다른 조건에 비해 커졌을 것으로 예상할 수 있다.

#### 3.3 접촉 비저항 평가 결과 및 poly-Si 표면 손상 구조 관찰

Poly-Si 두께와 소성 최대 온도에 따른 접촉 비저항은 Figure 3 PL 이미지 상에 보이는 TLM (transfer length method) 패턴을



Fig. 7. Results of Jom depending on poly-Si thickness and firing peak temperature

통해 평가되었다. 접촉 비저항의 정확한 평가를 위해 TLM 패턴 의 전극 양끝을 레이저로 절단하여 전극과 샘플의 폭을 1 cm 로 고정하였다.

Figure 7은 poly-Si 두께와 소성 최대 온도에 따른 접촉 비저 항을 오차 막대그래프로 나타낸 것이다. 모든 poly-Si 두께 조건 에서 Jom이 30~40 fA/cm<sup>2</sup> 정도를 보였던 소성 온도에서는 약 17~19 mΩ·cm<sup>2</sup>로 평균 접촉 비저항이 매우 높았고, 오차 범위도 컸다. 소성온도가 820°C 이상이 되면서 점차 접촉 비저항 값이 낮아 졌고, 오차 범위가 여전히 컸지만 poly-Si 50 nm 두께 조건 에서는 최소 1.9 mΩ·cm<sup>2</sup>의 접촉비저항이 평가되었다. 이러한 오차범위는 poly-Si의 capping 층으로 사용된 SiN<sub>x</sub> 막의 증착온 도가 500°C에서 이루어짐에 따라, 막의 밀도가 높아져 페이스트 에 의해 쉽게 뚫리지 못한 것이 원인으로 판단된다.

이를 확인하기 위해, FE-SEM (field emission scanning electron microscope) 및 OM (optical microscope)을 측정하였다. Figure 8은 poly-Si 50 nm 두께 조건에서 730°C, 880°C 온도로 소성한 샘플을 전극과 유전막을 제거한 후, FE-SEM 및 OM을 통해 전 극 영역의 표면을 관찰한 결과이다. 이미지를 통해 730°C에서 소성한 샘플의 전극 표면 구조를 관찰한 결과, OM 이미지의 갈 색으로 보이는 전극 잔여물질 아래에 있는 회색 표면이 poly-Si 층으로 판단되었다. 이 영역을 FE-SEM 이미지로 확대해 보았 을 때, poly-Si 층의 손상이 거의 없는 것을 확인할 수 있었다. 따 라서, 820°C 이하의 소성 최대온도에서는 SiN<sub>x</sub> capping 층의 에 칭과정이 완전히 끝나지 않았거나, poly-Si 과 충분히 접촉하지 못한 것으로 판단할 수 있다.

반면, 880°C소성 샘플의 경우, OM 이미지 상에서도 poly-Si 층의 damage로 판단되는 표면 구조가 전극영역 전역에 거쳐 확 인되었고, FE-SEM 이미지를 통해서도 poly-Si 층의 손상이 많 이 발생한 것을 확인 할 수 있었다. 이와 같은 poly-Si 층 에칭은 다른 문헌에서도 확인할 수 있다<sup>12-13)</sup>. SiN<sub>x</sub> 층의 증착 온도나 굴 절률을 조절하여 에칭 속도를 증가 시킨다면, 더 낮은 온도에서 도 전극형성이 가능할 것으로 판단된다. 이러한 방법을 통해 후



Fig. 8. FE-SEM and OM images of (a-b) 730°C (c-d) 880°C fired samples

면 TOPCon의 전극 소성 온도의 범위를 조절하면, 전면 전극의 소성 온도 범위와 호환이 잘 되도록 공정을 설계하는데 도움이 될 것으로 판단된다.

## 4. 결 론

본 논문에서는 TOPCon 구조의 poly-Si 두께와 소성온도에 따른 Jom을 PL 이미지를 통해 평가했고, TLM 방법을 통해 접 촉 비저항도 평가했다. 실리콘 기판 양면에 형성된 TOPCon 구 조의 패시베이션은 고온 소성 후에도 크게 변하지 않고 유지되 는 것으로 확인되었다. Jom과 접촉 비저항 평가 결과, 특정 온 도 이하에서는 전극 접촉이 제대로 되지 않아 Jom은 30~40 fA/cm<sup>2</sup>로 재결합이 매우 낮았지만, 평균 접촉 비저항이 약 17~19 mΩ·cm<sup>2</sup>로 전극 접촉이 잘 안된 것을 확인 할 수 있었다. Poly-Si 50 nm는 고온 소성 시 접촉 비저항이 가장 낮았지만, 동 시에 Jom도 급격하게 증가해 기판의 손상도 있을 것으로 예상 된다.

FE-SEM 및 OM을 통한 표면구조 분석결과, 820°C 이하의 소 성 최대 온도에서는 SiN<sub>x</sub> 의 에칭이 완료되지 않아 poly-Si 층의 손상이 거의 없었고, 소성 온도가 상승함에 따라 접촉 비저항이 점점 감소해서 최소 1.9 mΩ·cm<sup>2</sup>을 기록했다. 본 실험을 통해, SiN<sub>x</sub>의 밀도가 높은 경우 페이스트에 의한 에칭이 제한됨에 따 라 전극접촉에 요구되는 소성온도가 증가할 수 있고, 접촉 비저 항의 산포가 커짐을 확인했다. 실험 결과를 통해, 전면 전극과 호 환되는 소성온도를 최적화하는 하나의 방법으로 사용될 수 있 다고 판단된다.

#### Acknowledgements

본 논문의 내용은 2021년도 정부(산업통상자원부)의 재원 으로 한국에너지기술평가원의 지원을 받아 수행된 연구임 (20183030019460, c-Si 태양전지용 고속 인쇄 전극 공정에 의 한 7,000wph급 제조능력을 갖는 고생산성 프린터 개발).

#### References

- D. Chen *et al.*, "24.58% total area efficiency of screen-printed, large area industrial silicon solar cells with the tunnel oxide passivated contacts (i-TOPCon) design," Solar Energy Materials and Solar Cells, 206, p. 110258 (2020).
- 2. F. Feldmann, M. Bivour, C. Reichel, M. Hermle, and S. W.

Glunz, "Passivated rear contacts for high-efficiency n-type Si solar cells providing high interface passivation quality and excellent transport characteristics," Solar energy materials and solar cells, 120, pp. 270-274 (2014).

- P. Stradins *et al.*, "Passivated tunneling contacts to n-type wafer silicon and their implementation into high performance solar cells," National Renewable Energy Lab. (NREL), Golden, CO (United States) (2014).
- A. Moldovan *et al.*, "Tunnel oxide passivated carrier-selective contacts based on ultra-thin SiO2 layers grown by photo-oxidation or wet-chemical oxidation in ozonized water," Conference Proceedings, 42nd IEEE PVSC, pp. 1-6 (2015).
- Y.-W. Ok *et al.*, "Screen printed, large area bifacial N-type back junction silicon solar cells with selective phosphorus front surface field and boron doped poly-Si/SiOx passivated rear emitter," Applied Physics Letters, 113(26), p. 263901 (2018).
- A. Rohatgi *et al.*, "Fabrication and modeling of high-efficiency front junction n-type silicon solar cells with tunnel oxide passivating back contact," IEEE Journal of Photovoltaics, 7(5), pp. 1236-1243 (2017).
- C. Messmer, A. Fell, F. Feldmann, J. Schön, and M. Hermle, "Upgrade PERC with TOPCon: Efficiency Potential by taking into account the Electrical Gains and Optical Losses," Conference Proceedings, 36th EU PVSEC (2019).
- C. Messmer, A. Fell, F. Feldmann, N. Wöhrle, J. Schön, and M. Hermle, "Efficiency roadmap for evolutionary upgrades of PERC solar cells by TOPCon: impact of parasitic absorption," IEEE Journal of Photovoltaics, 10, pp. 335-342 (2019).
- H. E. Çiftpınar, M. K. Stodolny, Y. Wu, G. J. Janssen, J. Löffler, J. Schmitz, et al., "Study of screen printed metallization for polysilicon based passivating contacts," Energy Procedia, 124, pp. 851-861 (2017).
- T. Fellmeth, A. Born, A. Kimmerle, F. Clement, D. Biro, and R. Preu, "Recombination at metal-emitter interfaces of front contact technologies for highly efficient silicon solar cells," Energy Procedia, 8, pp. 115-121 (2011).
- R. A. Sinton, A. Cuevas, and M. Stuckings, "Quasi-steady-state photoconductance, a new method for solar cell material and device characterization," Conference Proceedings, 25th IEEE PVSC, pp. 457-460 (1996).
- M. Stodolny, Y. Wu, J. Anker, X. Lu, J. Liu, P. Bronsveld, *et al.*, "PolySi based passivating contacts enabling industrial silicon solar cell efficiencies up to 24%," Conference Proceedings, 46th IEEE PVSC, pp. 1456-1459 (2019).
- S. Mack, J. Schube, T. Fellmeth, F. Feldmann, M. Lenes, and J. M. Luchies, "Metallisation of boron-doped polysilicon layers by screen printed silver pastes," physica status solidi (RRL)– Rapid Research Letters, 11, p. 1700334 (2017).