DOI QR코드

DOI QR Code

IoT 어플리케이션을 위한 분수분주형 디지털 위상고정루프 설계

Design of Fractional-N Digital PLL for IoT Application

  • 투고 : 2019.08.21
  • 심사 : 2019.09.12
  • 발행 : 2019.09.30

초록

본 논문은 2.4 GHz 대역의 IoT용 주파수합성기를 위한 이중-루프 구성의 서브-샘플링 디지털 PLL을 소개한다. PLL은 초기에 주파수 분주기를 사용하는 coarse locking을 수행하며, 이 후 최종적으로는 주파수 분주기를 사용하지 않는 서브-샘플링 방식의 fine locking loop로 스위칭하게 된다. DTC를 사용하여 양자화 에러 제거를 수행하며 이를 통해 특정 타이밍 범위를 갖는 고해상도 TDC를 사용함으로써 낮은 인-밴드 위상잡음 특성을 가질 수 있다. 본 논문에서는 또한 coarse loop와 fine loop간의 위상 오프셋을 제거하기 위한 보정 회로를 제안하였다. Coarse locking이 진행되는 동안 fine loop의 위상 에러를 예측하고, 이를 다시 coarse loop에 보상함으로써 빠른 락킹 타임과 안정적인 동작을 확보하였다. 회로는 SystemVerilog 및 Verilog 언어로 모델링 및 Register-Transfer Level (RTL) 수준으로 설계 되었으며 시뮬레이션을 통해 충분히 그 동작이 검증되었다.

This paper presents a dual-loop sub-sampling digital PLL for a 2.4 GHz IoT applications. The PLL initially performs a divider-based coarse lock and switches to a divider-less fine sub-sampling lock. It achieves a low in-band phase noise performance by enabling the use of a high resolution time-to-digital converter (TDC) and a digital-to-time converter (DTC) in a selected timing range. To remove the difference between the phase offsets of the coarse and fine loops, a phase offset calibration scheme is proposed. The phase offset of the fine loop is estimated during the coarse lock and reflected in the coarse lock process, resulting in a smooth transition to the fine lock with a stable fast settling. The proposed digital PLL is designed by SystemVerilog modeling and Verilog-HDL and fully verified with simulations.

키워드

참고문헌

  1. Y. Lio, et al., "An Ultra-Low Power 1.7-2.7 GHz Fractional-N Sub-Sampling Digital Frequency Synthesizer and Modulator for IoT Applications in 40 nm CMOS," IEEE Transaction on Circuit and Systems-I, vol.64, no.5, pp.1094-1105, 2017. DOI: 10.1109/TCSI.2016.2625462
  2. K. Raczkowski, et al., "ar," IEEE Radio Frequency Integrated Circuits Symposium, pp. 88-92, 2014.
  3. N. Markulic, et al., "A DTC-Based Subsampling PLL Capable of Self-Calibrated Fractional Synthesis and Two-Point Modulation," IEEE J. Solid-State Circuits, vol.51, no.12, pp.3078-3092, 2016. DOI: 10.1109/JSSC.2016.2596766
  4. A. Narayanan, et at., "A Fractional-N Sub-Sampling PLL using a Pipelined Phase-Interpolator With an FoM of -250 dB," IEEE J. Solid-State Circuits, vol.51, no.7, pp.1630-1640, 2016. DOI: 10.1109/JSSC.2016.2539344
  5. H. Liu, et al., "A 265uW Fractional-N Digital PLL with Seamless Automatic Switching Subsampling/Sampling Feedback Path and Duty-Cycled Frequency-Locked Loop in 65nm CMOS," IEEE Intranational Solid-State Circuits Conference, pp.256-257, 2019.