A Study on the high-speed Display of Radar System Positive Afterimage using FPGA and Dual port SRAM

FPGA와 Dual Port SRAM 적용한 Radar System Positive Afterimage 고속 정보 표출에 관한 연구

  • 신현종 (광운대학교 컴퓨터공학과 대학원) ;
  • 유형근 (서울과학기술대학교 글로벌융합정보산업공학과, 전자IT매체공학과)
  • Received : 2016.09.02
  • Accepted : 2016.12.21
  • Published : 2016.12.31

Abstract

This paper was studied in two ways with respect to the information received from the video signal separation technique of PPI Scop radar device. The proposed technique consists in generating an image signal through the video signal separation and synthesis, symbol generation, the residual image signal generation process. This technology can greatly improve the operating convenience with improved ease of discrimination, screen readability for the operator in analyzing radar information. The first proposed method was constructed for high-speed FPGA-based information processing systems for high speed operation stability of the system. The second proposed method was implemented intelligent algorithms and a software algorithm function curve associated resources.This was required to meet the constraints on the radar information, analysis system. Existing radar systems have not the frame data analysis unit image. However, this study was designed to image data stored in the frame-by-frame analysis of radar images with express information MPEG4 video. Key research content is to highlight the key observations expresses the target, the object-specific monitoring information to the positive image processing algorithm and the function curve delays. For high-definition video, high-speed to implement data analysis and expressing a variety of information was applied to the ARM Processor Support in Pro ASIC3.

본 연구는 PPI Scop 레이더 장치에서 수신된 정보신호 중 영상신호 분리와 합성과정을 거쳐 영상신호 생성, 심볼생성, 양성 잔상 신호 생성 결합 처리 과정을 거쳐 레이더 정보 분석용 화면에서 운영자의 판별 용이성, 가독성 향상과 더불어 운영 편리성을 획기적으로 향상시킬 수 있는 기술적 구현방안에 대하여 2가지 형태로 연구하였다. 첫째, FPGA기반 고속 프로세스 정보처리 연산시스템으로 구성된 하드웨어 자원을 이용하여 시스템의 고속화 안정성을 갖추도록 하였다. 둘째, 소프트웨어 자원인 함수곡선 알고리즘과 지능화된 알고리즘을 연계 구현하여 레이더 정보, 분석 시스템에서 필요한 제약요건을 충족할 수 있도록 연구하였다. 기존의 레이더 시스템에서 구현이 불가능 하였던 프레임 단위 영상데이터 분석을 위해 영상캡처와 저장, 레이더 정보 표출 영상을 MPEG4 동영상으로 저장을 할 수 있도록 하였다. 연구의 핵심은 영상 양성 처리 함수곡선 알고리즘을 통해 육안판별에서 관찰 목표물, 특정 감시 대상물체 정보를 강조, 지연표출 및 색상 표현도 할 수 있도록 하였다. 고속 FPGA기반에 탑재된 ARM Processor Support in Pro ASIC3 적용하여 지능화된 알고리을 부분적으로 탑재시켜 시스템의 신뢰성과 효율 제고로 운영자 정보판독 가독성 향상은 물론 최적화된 고해상도 영상, 고속의 정보 분석 및 다양한 정보 표출을 유지할 수 있도록 구현하였다.

Keywords

References

  1. Groot C, W. L. Wiley, "Time-lapse photography of an ASDIC echo-sounder PPI-scope as a technique for recording fish movements during migration." Journal of the Fisheries Board of Canada 22.4 (1965): 1025-1034. https://doi.org/10.1139/f65-094
  2. Emily Harrington "The Measure of Time: Rising and Falling in Victorian Meters" Literature Compass Vol. 4 No. 1 336p-354p 1741-4113, 2007
  3. 박용섭, 박범식, "Radar Simulator의 Coastline Generator용 Map 작성을 위한 육지 유효 반사면적에 관한 고찰" 한국항해학회지 2(1) 15-34 1225-0481, 1978
  4. R. H. Maynard, Commander U. S. N. "RADAR AND WEATHER" Received: February 2, 1946
  5. Rolf R. Hainich, Oliver Bimber "Display (Fundamentals & Applications)" CRC press, Hantee media co. pp426, 2015
  6. Hyun Jong Shin, and Hyeung Keun Yu "Study On The Signal Radar Plan Position Indicator Scope Of The Data Expressed Scanning System Implemented As An Sticking Image On LCD Display" 한국위성정보통신학회지 제10권 제3호 VOL10. No3
  7. Yong Joon Choi and Jung Rae Ryoo "Image Cache for FPGA-based Real-time Image Warping", Journal of The Institute of Electronics and Information Engineers Vol.53, NO.6, June 2016
  8. W. Wang, J. Yan, N. Xu, Y. Wang, and F.-H. Hsu, "Real-time high-quality stereo vision system in FPGA," IEEE Transactions on Circuits and Systems for Video Technology, vol. 25, no. 10, pp. 1691-1708, Oct. 2015.
  9. S. Mittal, S. Gupta, and S. Dasgupta, "FPGA: An Efficient And Promising Platform For Real-Time Image Processing Applications", Proceedings of the National Conference on Research and Development in Hardware & Systems (CSI-RDHS 2008) June 20-21, 2008.
  10. C. Desmouliers, E. Oruklu, S. Aslan, J. Saniie, and F. Martinez Vallina, "Image and Video Processing Platform for FPGAs Using High-Level Synthesis", Computers & Digital Techniques, IET, Vol. 6, No. 6, pp. 414-425, Nov. 2012. https://doi.org/10.1049/iet-cdt.2011.0156
  11. M. C Hanumantharaju et al, "A novel FPGA implementation of adaptive color image enhancement based on HSV color space", Computer Engineering & Systems (ICCES), pp. 202-207, Nov. 2013.
  12. D. Chai and K. N. Ngan, "Face segmentation using skin-color map in videophone applications", IEEE Trans. on Circuits and Systems for Video Technology, Vol. 9, No. 4, pp. 551-564, June 1999. https://doi.org/10.1109/76.767122
  13. Seon-Jong Kim, Joo-Man Kim, Hyeog-Soong Kwon "Design of Software Platform with FPGAs for Video Processing" Journal of IIT. Vol. 12, No. 11, pp.101-109, Nov. 30, 2014. ISSN 1598-8619
  14. Yong Joon Choi, Jung Rae Ryoo, "Image Cache for FPGA-based Real-time Image Warping" Journal of The Institute of Electronics and Information Engineers Vol.53, NO.6, June 2016
  15. 이준신, 이성은, 김도영,"디스플레이 공학", 홍릉과학출판사, pp. 03,04,105,447-451,453-459, 2009.
  16. 김억수, 문대규, 서종현, 이준협, 전재홍, 최희환, 홍성규, 홍완식 "디스플레이공학개론" 텍스트북, pp-3-13, 2014
  17. 이충기"레이더신호처리의실제" 레이더실무자워크샵2001.06.13.