DOI QR코드

DOI QR Code

A Study on Frequency Modulation Method to Reduce Time Interval Error

주파수 변조 기법에 의한 시간격 오차 개선에 대한 연구

  • Ahn, Tae-Won (School of Electrical Engineering, Dongyang Mirae University) ;
  • Lee, Won-Seok (School of Electrical Engineering, Dongyang Mirae University)
  • 안태원 (동양미래대학교 전기전자통신공학부) ;
  • 이원석 (동양미래대학교 전기전자통신공학부)
  • Received : 2015.12.17
  • Accepted : 2016.01.25
  • Published : 2016.02.25

Abstract

This paper presents a method to improve time interval error for asynchronous communication systems. The proposed method is designed and simulated with multi-phase VCO, interpolator, phase selector, up-down counter, comparator and adder. The simulation results for CAN communication system show that the maximum time interval error can be tightly managed for satisfying the required specification. The proposed frequency modulation method can be properly used for asynchronous communication systems requiring high reliability.

본 논문에서는 비동기식 통신 시스템에서 시간격 오차를 개선하기 위한 기법을 연구하였다. 최대 시간격 오차를 유지하기 위한 방법을 제안하기 위하여 다중 위상 전압 제어 발진기와 보간기, 위상 선택기, 업-다운 카운터, 비교기, 덧셈기를 이용하여 주파수 변조기를 설계하고 모의실험을 수행하였다. 비동기식 CAN 통신에 사용하는 클록을 변조하는 모의실험 결과, 최대 시간격 오차는 허용치 보다 낮게 유지할 수 있는 것을 확인할 수 있었다. 본 논문에서 제안한 주파수 변조 기법은 다중 위상 선택에 의한 주파수 변조 기법을 주축으로 하고 있으며, 높은 신뢰도가 요구되는 비동기식 통신 시스템의 구현에 효과적으로 적용 가능할 것으로 기대한다.

Keywords

References

  1. Seong-Sik Yang, el., "Design and Implementation of a Novel Frequency Modulation Circuit using Phase Locked Loop Synthesizer", Journal of Korea Electromagnetic Engineering Society, vol. 15, no. 6, pp. 599-607, June 2004.
  2. Young-Shin Kim, el., "A Design of PLL and Spread Spectrum Clock Generator for 2.7Gbps/1.62Gbps DisplayPort Transmitter", Journal of The Institute of Electronics and Information Engineers, vol. 47, no. 2, pp. 21-31, October 2010.
  3. Taiming Piao, el., "A Spread Spectrum Clock Generator Using Discontinuous Frequency Modulation Technique", IDEC Journal of Integrated Circuits and Systems, vol. 1, no. 1, pp. 22-27, May 2015.
  4. Thomas Steinecke, "Low Jitter Frequency Modulated PLL", IEEE EMC, pp. 329-333. 2011.