# Journal of the Korea Institute of Information and Communication Engineering

한국정보통신학회논문지(J. Korea Inst. Inf. Commun. Eng.) Vol. 19, No. 4: 903~908 Apr. 2015

# 도핑분포함수에 따른 비대칭 이중게이트 MOSFET의 문턱전압이동현상

정학기\*

# Threshold Voltage Shift for Doping Profile of Asymmetric Double Gate MOSFET

## Hakkee Jung\*

Department of Electronic Engineering, Kunsan National University, Gunsan 573-701, Korea

#### 요 익

본 연구에서는 비대칭 이중게이트(double gate; DG) MOSFET의 채널 내 도핑분포함수의 변화에 따른 문턱전압이동 현상에 대하여 분석하였다. 반도체소자를 도핑시킬 때는 주로 이온주입법을 사용하며 이때 분포함수는 가우스분포를 나타내고 있다. 가우스분포함수는 이온주입범위 및 분포편차에 따라 형태를 달리하며 이에 따라 전송특성도변화하게 된다. 그러므로 비대칭 DGMOSFET의 채널 내 도핑분포함수의 변화는 문턱전압에 영향을 미칠 것이다. 문턱전압은 트랜지스터가 동작하는 최소한의 게이트전압이므로 단위폭 당 드레인 전류가  $0.1\mu$ A 흐를 때 상단 게이트전압으로 정의하였다. 문턱전압을 구하기 위하여 해석학적 전위분포를 포아송방정식으로부터 급수형태로 유도하였다. 결과적으로 도핑농도가 증가하면 도핑분포함수에 따라 문턱전압은 크게 변하였으며 특히, 고 도핑 영역에서하단 게이트전압에 따라 이온주입범위 및 분포편차에 의한 문턱전압의 변화가 크게 나타나는 것을 알 수 있었다.

#### **ABSTRACT**

This paper has analyzed threshold voltage shift for doping profile of asymmetric double gate(DG) MOSFET. Ion implantation is usually used in process of doping for semiconductor device and doping profile becomes Gaussian distribution. Gaussian distribution function is changed for projected range and standard projected deviation, and influenced on transport characteristics. Therefore, doping profile in channel of asymmetric DGMOSFET is affected in threshold voltage. Threshold voltage is minimum gate voltage to operate transistor, and defined as top gate voltage when drain current is  $0.1\mu A$  per unit width. The analytical potential distribution of series form is derived from Poisson's equation to obtain threshold voltage. As a result, threshold voltage is greatly changed by doping profile in high doping range, and the shift of threshold voltage due to projected range and standard projected deviation significantly appears for bottom gate voltage in the region of high doping concentration.

키워드 : 비대칭 이중게이트, 문턱전압, 도핑분포, 포아송방정식, 가우스분포함수

Key word: asymmetric double gate, threshold voltage, doping profile, Poisson equation, Gaussian distribution function

Received 16 January 2015, Revised 05 February 2015, Accepted 17 February 2015

\* Corresponding Author Hakkee Jung(E-mail:hkjung@kunsan.ac.kr, Tel:+82-63-469-4684) Department of Electronic Engineering, Kunsan National University, Gunsan 573-701, Korea

Open Access http://dx.doi.org/10.6109/jkiice.2015.19.4.903

print ISSN: 2234-4772 online ISSN: 2288-4165

©This is an Open Access article distributed under the terms of the Creative Commons Attribution Non-Commercial License(http://creativecommons.org/li-censes/by-nc/3.0/) which permits unrestricted non-commercial use, distribution, and reproduction in any medium, provided the original work is properly cited. Copyright © The Korea Institute of Information and Communication Engineering.

## Ⅰ. 서 론

반도체 소자의 미세화는 반도체 산업 발전에 가장 핵 심이 되는 요소이다. 특히 집적회로에서 가장 핵심적인 역할을 담당하는 트랜지스터의 미세화는 고속 동작, 저 전력소비, 집적도향상 등 반도체산업의 높은 경쟁력을 유지하기 위한 필수 요건이 되고 있다. 그러나 트랜지 스터의 미세화는 단채널 효과의 증대 등 2차 효과의 발 생으로 쉽게 접근할 수 없는 기술이 되고 있다. 특히 최 소선폭을 10 nm이하로 제작한 CMOSFET에서 발생하 는 단채널 효과는 CMOSFET를 트랜지스터로 동작하 는데 제한을 가하고 있다. 즉, 문턱전압이하 스윙의 저 하, 문턱전압의 이동, 드레인유기 장벽감소 현상 등 트 랜지스터 동작 및 집적회로설계에 큰 방해 요소가 나타 나고 있다. 이러한 방해 요소를 감소시키기 위하여 집 적회로설계 기술을 개발하고 있으며 특히 3차원구조에 의한 집적도 향상에 노력하고 있다. 3차원적 설계기술 의 개발뿐만이 아니라 트랜지스터의 구조도 3차원적으 로 제작하기 위한 노력이 진행 중이며 이에 가장 부합 된 소자가 다중 게이트 MOSFET이다[1,2]. 다중 게이트 MOSFET는 채널주변에 게이트 단자를 여러 개 제작하 여 단채널 시 궁극적으로 채널길이의 증가효과 뿐만이 아니라 채널 내 반송자를 제어할 수 있는 능력을 향상 시킴으로써 전술한 단채널 효과를 감소시킬 수 있다. 다중 게이트 MOSFET중에서 가장 간단한 구조가 이중 게이트 (Double Gate; DG) MOSFET이다. DGMOSFET 는 상단과 하단에 게이트 단자를 제작하여 전류제어능 력을 약 2배정도 향상시킬 수 있어 단채널 효과를 감소 시킬 수 있다. 이러한 DGMOSFET에는 대칭형과 비대 칭형이 있다[3,4]. 대칭형은 상단과 하단의 게이트를 동 일단자로 하여 동일 전압을 인가시키는 3단자 소자이며 비대칭형은 상단과 하단의 게이트 구조를 달리 제작하 여 각각 다른 전압을 인가할 수 있도록 제작한 4단자 소 자이다. 비대칭형 DGMOSFET는 채널 내 반송자를 제 어할 수 있는 설계요소가 증가하여 효과적으로 단채널 효과를 감소시킬 수 있다는 장점이 있다. 본 연구에서 는 비대칭 DGMOSFET의 문턱전압이동현상에 대하여 관찰할 것이다. Ding 등[5]은 급수형태 전위분포함수를 이용하여 비대칭 DGMOSFET의 문턱전압이하 스윙을 해석하였으나 전위분포를 구하기 위하여 단지 일정한 도핑농도분포를 이용하였다. 그러나 본 연구에서는 도 핑전하분포로 가우스 분포함수를 이용하였다. 가우스 분포함수는 이온주입범위 및 분포편차에 의하여 형태가 결정되는 함수로써 본 연구에서는 가우스분포함수의 변수인 이온주입범위 및 분포편차에 따른 비대칭 DGMOSFET에 대한 문턱전압 이동현상을 관찰하였다. 문턱전압은 오프상태에서 드레인 전류가 단위 폭당  $0.1\mu A$  흐를 때 상단 게이트전압으로 정의하였다[6].

2장에서는 포아송방정식의 해석학적 전위모델 및 문 턱전압모델에 대하여 설명할 것이며 3장에서 이 모델을 적용하였을 경우, 문턱전압의 변화를 이온주입범위 및 분포편차에 따라 고찰하였다. 또한 4장에서 결론을 맺 을 것이다.

#### Ⅱ. 비대칭 DGMOSFET의 문턱전압 모델



그림 1. 비대칭 이중게이트 MOSFET의 개략도
Fig. 1 Schematic sectional diagram of asymmetric double gate MOSFET

그림 1에 비대칭 DGMOSFET의 개략도를 도시하였다. 상단 게이트 단자와 하단 게이트 단자에 각각  $V_{gf}$ 와  $V_{gb}$ 의 전압을 인가할 수 있으며 상단 게이트 산화막 두께  $t_{ox2}$ 를 다르게 제작할 수 있다. 채널 내부에 도시한 도핑농도 분포함수는 가우스 분포함수를 이용하였다. 도핑농도 분포함수는 단지 x방향으로만 변화하는 일차원적 요소만을 사용하였으며 소스에서 드레인 방향으로 반송자의 이동에 영향을 미치는 열이온방출 전류가 드레인 전류를 형성할 것이다. 이와 같은 드레인 전류는 그림 1의 채널 내에 표기한 에너지장벽의 높이에 의존할 것이다. 즉, 도핑

분포함수를 이용하여 포아송방정식에서 전위분포를 구하면 문턱전압이하 영역에서 드레인 전류를 구할 수 있을 것이다.

먼저 채널 내 전위분포함수를 구하기 위하여 가우스 분포함수를 도핑분포함수로 사용하여 다음과 같이 2차 원 포아송방정식을 풀었다.

$$\frac{\partial^2 \phi(x,y)}{\partial x^2} + \frac{\partial^2 \phi(x,y)}{\partial y^2} = \frac{qN_p}{\epsilon_S} \exp\left(-\frac{(x-R_p)^2}{2\sigma_p^2}\right) (1)$$

여기서  $\epsilon_{si}$ 는 실리콘의 유전율이며  $N_p$ 는 최대 도핑 분포 값,  $R_p$ 와  $\sigma_p$ 는 각각 이온주입범위 및 분포편차를 나타낸다.

Ding 등의 경계조건을 이용하여 식 (1)을 풀면 다음 과 같은 급수형태의 전위분포를 구할 수 있다[5].

$$\phi(x,y) = V_s + \frac{V_d}{L_q} y + \sum_{n=1}^{\infty} A_n(x) \sin \frac{n\pi y}{L_q}$$
 (2)

$$\begin{split} A_n(x) &= C_n e^{k_n x} + D_n e^{-k_n x} + B_1 erf \left(\tau + b_1/2\right) \\ &\quad + B_2 erf \left(\tau + b_2/2\right) + A \end{split} \tag{3}$$
 
$$\tau &= \left(x - R_p\right) / \sqrt{2} \, \sigma_p \label{eq:tau_n}$$

이며 여기서 n은 정수,  $k_n=n\pi/L_g$ 이며  $V_s$ 는 소스 전압,  $V_d$ 는 드레인 전압, A는 적분 상수이다.  $A_n(x)$ 에 나타나는 상수  $B_1,B_2,b_1,b_2,C_n,D_n$ 는 참고문한 [7]에 표기하였다.

식 (2)와 식 (3)에서 알 수 있듯이 전위분포는 이온주 입범위 및 분포편차에 따라 변화할 것이다. 이에 따라 변화하는 에너지장벽의 변화를 그림 2에 도시하였다. 그림 2에서 알 수 있듯이 에너지장벽의 높이는 이온주 입범위 및 분포편차에 따라 변화하므로 차단전류 역시 두 요소에 따라 변화할 것이다.

본 연구에서는 차단전류가 채널 폭 당  $0.1\mu A$ 일 때상단 게이트 전압으로 문턱전압을 정의하였다. 랜덤하게 운동하는 전자들은  $\pm x, \pm y, \pm z$ 의 6개 방향으로움직일 수 있으므로 전자들의 1/6이 소스에서 드레인으로 향할 것이며 단위시간당  $t_{si}$  W면적의 드레인에 도착하는 전자의 수를 이용하여 그림 2의 드레인 전류를구하면



그림 2. 이온주입범위 및 분포편차에 따른 채널 내 에너지장벽 Fig. 2 Energy barrier diagram in channel for projected range and standard projected deviation

$$I_d = \frac{q n_m(x_{eff}) v_{th} t_{si} W}{6} \tag{4}$$

$$n_m(x_{eff}) \approx (n_i^2/N_p)e^{q\phi_{\min}(x_{eff})/kT}$$
 (5)

$$x_{eff} = \int_{0}^{t_{si}} x e^{\phi(x, y_{\min})/V_t} dx / \int_{0}^{t_{si}} e^{\phi(x, y_{\min})/V_t} dx \qquad (6)$$

이다. 여기서  $v_{th}$ 는 열 속도이다. 전위장벽을 넘어 이동하는 캐리어의 수  $n_m$ 를 구하기 위하여 맥스웰-볼츠만통계를 이용하였다. 식 (4)의 드레인 전류가 문턱전압의정의에 의하여  $0.1\mu A$ 일 경우, 상단 게이트 전압을 구하여 문턱전압을 얻었다. 또한 식 (4)에서  $n_i$ 는 순수반도체 전자농도이며  $\phi_{\min}(x)$ 는 상단게이트의 표면전위 중최소값을 갖는  $y_{\min}$  값을 구한 후, 식 (2)에 대입하며 구한 최소 전위분포 값이다. 식 (4)에서  $x_{eff}$ 는 전도중심으로써 식 (6)과 같이 구하여 대입한다.

이상과 같이 식 (2)의 전위분포는 이온주입범위 및 분포편차에 의하여 변화할 것이며 차단전류는 식 (4)에 서 알 수 있듯이 전위분포에 따라 변화하므로 결국 차 단전류는 이온주입범위 및 분포편차에 따라 변화하여 문턱전압이 영향을 받게 될 것이다. 본 연구에서는 도 핑분포함수의 변수인 이온주입범위 및 분포편차에 따라 라 문턱전압의 변화를 고찰할 것이다.

## Ⅲ. 도핑분포함수에 따른 문턱전압결과 고찰



**그림 3.** 도핑농도를 파라미터로 구한 이온주입범위에 대한 문 턱전압의 변화

Fig. 3 The variation of threshold voltages for projected range with a parameter of doping concentration

본 연구에서 제시한 문턱전압 모델의 타당성은 참고 문헌[8]에서 이미 입증하였으므로 이 모델을 사용하여 이온주입범위 및 분포편차에 대한 문턱전압의 이동현 상을 고찰할 것이다.

그림 3에 도핑농도를 파라미터로 구한 이온주입범위 에 대한 문턱전압의 이동을 도시하였다. 분포편차가 1 nm에서 10 nm까지 변할 때의 평균값이다. 이온주입범 위 및 분포편차의 효과만을 관찰하기 위하여 상 하단 산화막 두께는 1 nm로 동일하게 고정하였다. 그림 3에 서 알 수 있듯이 주어진 조건에서 도핑농도가 증가하면 문턱전압이 증가하는 것을 알 수 있다. 또한 이온주입 범위가 비교적 작을 경우, 문턱전압의 변화는 그리 크 지 않으나 이온주입범위가 증가할수록 문턱전압의 변 화가 점점 심하게 나타나며 이러한 변화는 도핑농도가 증가할수록 더욱 심화되는 것을 관찰할 수 있다. 고 도 핑상태에서는 채널 내 주입된 캐리어의 절대 수가 증가 하므로 이온주입범위 및 분포편차에 따라 에너지장벽 의 변화가 심해지며 이는 차단전류 및 문턱전압의 변화 로 나타나고 있다는 것을 알 수 있다. 그러므로 채널이 저 도핑 상태에서는 이온주입범위 및 분포편차에 전혀 영향을 받지 않고 일정한 값을 갖는 것을 알 수 있다. 분 포편차에 대한 문턱전압의 이동현상을 관찰하기 위하 여 그림 4에 도핑농도를 파라미터로 한 문턱전압의 변 화를 도시하였다.



**그림 4.** 도핑농도를 파라미터로 구한 분포편차에 대한 문턱전 압의 변화

Fig. 4 The variation of threshold voltages for standard projected deviation with a parameter of doping concentration

전술한 바와 같이 도핑농도가 낮을 경우, 분포편차에 따른 문턱전압의 변화는 거의 관찰되지 않는다는 것을 그림 4에서도 알 수 있다. 그러나 도핑농도가 증가하고 분포편차가 증가할수록 문턱전압의 변화는 더욱 심화되는 것을 알 수 있다. 그림 3과 비교해보면 이온주입범위나 분포편차가 증가할수록 문턱전압의 변화가 심하게 나타나며 분포편차의 증가보단 이온주입범위의 증가가 문턱전압의 변화에 더욱 큰 영향을 미치고 있다는 것을 관찰할 수 있다. 그러므로 문턱전압 이동현상을 감소시키기 위해선 가능하면 이온주입범위 및 분포편차는 작은 값을 사용하여야만 할 것이다.

비대칭 DGMOSFET가 단채널 효과를 제어할 수 있는 또 다른 요소는 상단과 하단 게이트의 전압을 다르게 인가할 수 있다는 사실이다. 그러므로 하단 게이트 전압에 따라 전송특성에 영향을 미처 결국 문턱전압의 이동현상을 발생시킬 것이다. 이때 이온주입범위 및 분포편차에 따른 문턱전압이동현상을 관찰하기 위하여 그림 5에 하단 게이트 전압에 따른 문턱전압의 변화를 이온주입범위를 파라미터로 하여 도시하였다. 이온주입범위만의 영향을 고려하기 위하여 분포편차는 5 nm로 고정하였다. 그림 5a)와 같이 도핑농도가 낮을 경우, 전술한 바와 같이 이온주입범위에 따른 문턱전압이동 현상은 발생하고 있지 않는다는 것을 알 수 있다. 그러나 하단 게이트 전압의 증가에 따라 문턱전압은 감소하고 있었다.



그림 5. 이온주입범위를 파라미터로 구한 하단 게이트 전압에 대한 문턱전압의 변화 a)  $N_p=10^{14}/cm^3$ 일 때 b) $N_p=10^{16}/cm^3$ 일 때 c)  $N_p=10^{18}/cm^3$ 

**Fig. 5** The variation of threshold voltages for bottom gate voltage with a parameter of projected range in the case of a)  $N_p=10^{14}/cm^3$ , b) $N_p=10^{16}/cm^3$ , and c)  $N_p=10^{18}/cm^3$ 

그림 5b)와 같이 도핑농도가  $10^{16}/cm^3$ 정도로 증가하 면 문턱전압은 약간 상승하며 하단게이트 전압의 증가 에 따라 문턱전압이 선형적으로 감소하고 있다는 것을 관찰할 수 있다. 그러나 그림 5a)와 마찬가지로 이온주 입범위에 따른 문턱전압의 변화는 나타나고 있지 않았 다. 그림 5c)와 같이 도핑농도를  $10^{18}/cm^3$ 까지 증가시 키면 이온주입범위에 따른 문턱전압의 변화가 나타나 기 시작한다. 즉, 이온주입범위가 1 nm에서 7 nm까지 는 이온주입범위에 따른 문턱전압의 변화가 거의 나타 나고 있지 않으나  $R_p = 8 nm$ 로 상승하면 문턱전압이 증가하면서 변화를 보이고 있다. 이온주입범위가 9 nm 까지 상승하면 문턱전압은 더욱 상승하여 큰 변화를 보 이고 있다. 이와 같이 고도핑된 채널을 갖는 비대칭 DGMOSFET의 경우는 이온주입범위에 따라 문턱전압 이 큰 변화를 겪고 있었다. 그러나 이온주입범위가 8 nm이상에서 하단 게이트 전압에 따른 문턱전압의 변화 는 거의 관찰되고 있지 않았다는 것을 주의할 필요가 있다.



그림 6. 분포편차를 파라미터로 구한 하단 게이트 전압에 대한 문턱전압의 변화 a)  $N_p=10^{14}/cm^3$ 일 때 b) $N_p=10^{16}/cm^3$ 일 때 c)  $N_p=10^{18}/cm^3$ 

**Fig. 6** The variation of threshold voltages for bottom gate voltage with a parameter of standard projected deviation in the case of a)  $N_p=10^{14}/cm^3$ , b)  $N_p=10^{16}/cm^3$ , and c)  $N_p=10^{18}/cm^3$ 

분포편차의 변화를 파라미터로 하여 하단 게이트 전 압에 대한 문턱전압의 변화를 그림 6에 도시하였다. 모 든 조건은 그림 5와 동일하며 이온주입범위에 대한 문 턱전압의 변화 효과를 무시하기 위하여 5 nm로 고정하 여 계산하였다. 도핑농도가 증가할수록 문턱전압이 증 가하는 것은 그림 5에서 설명한 바와 같이 동일하다. 채 널을 저 도핑 시켰을 경우, 분포편차에 따라 약간의 문 턱전압변화가 발생하나 거의 일정한 분포를 보이고 있 다. 저 도핑의 경우, 그림 5a)와 같이 그림 6a)에서도 하 단 게이트 전압이 증가하면 문턱전압이 감소하는 경향 을 보이고 있다. 도핑농도가 증가하면 문턱전압도 증가 하나 분포편차에 대한 문턱전압의 변화는 관찰되고 있 지 않았다. 그러나 도핑농도가  $10^{18}/cm^3$ 까지 상승하면 분포편차에 의한 문턱전압의 변화가 더욱 증가하는 추 세를 보이고 있으며 하단 게이트 전압에 따라 거의 선 형적으로 역 비례하는 관계를 보이고 있다.

## Ⅳ. 결 론

본 연구에서는 비대칭 이중게이트 MOSFET의 채 널 내 도핑분포함수의 변화를 결정하는 이온주입범위 및 분포편차에 따른 문턱전압이동 현상에 대하여 분 석하였다. 도핑분포함수로 주로 사용되는 가우스분포 함수는 이온주입범위와 분포편차에 따라 그 모양을 달 리하며 이는 에너지장벽의 높이 및 형태에 변화를 일 으킨다. 그러므로 차단전류의 크기가 이 두 요소에 따 라 변화하며 결국 문턱전압의 변화에 영향을 미치게 된다는 것을 알 수 있었다. 결과적으로 도핑농도가 증 가하면 문턱전압도 증가하며 이온주입범위 및 분포편 차가 클 때 문턱전압은 크게 변하였다. 특히, 하단 게 이트전압이 증가할수록 저 도핑에서 이온주입범위 및 분포편차에 따른 문턱전압의 변화가 크게 나타나는 것 을 알 수 있었으며 고 도핑에서 이온주입범위 및 분포 편차에 따른 문턱전압의 변화가 크게 나타나는 것을 알 수 있었다.

#### REFERENCES

[1] G. Deng and C. Chen, "Binary Multiplication Using Hybrid MOS and Multi-Gate Single-Electron Transistors", *IEEE Trans. on VLSI systems*, vol.21, no.9, pp.1573-1582, 2013.

- [2] P. Zhang, E. Jacques, R. Rogel and O. Bonnaud, "P-type and N-type multi-gate polycrystalline silicon vertical thin film transistors based on low-temperature," *Solid-state electronics*, vol.86, no.1, pp.1-5, 2013.
- [3] S. Jandhyala and S. Mahapatra, "Inclusion of body doping in compact models for fully-depleted common double gate MOSFET adapted to gate-oxide thickness asymmetry", *Electronics Lett.*, vol.48, no.13, pp.794-795, 2012.
- [4] R. Vaddi, S. Dasgupta and R.P. Agarwal, "Analytical modeling of subthreshold current and subthreshold swing of an underlap DGMOSFET with tied independent gate and symmetric asymmetric options," *Microelectronics J.*, vol.42, no.5, pp.798-807, 2011.
- [5] Z. Ding, G. Hu, J. Gu, R. Liu, L. Wang and T. Tang, "An analytical model for channel potential and subthreshold swing of the symmetric and asymmetric double-gate MOSFETs," *Microelectronics J.*, vol.42, pp.515-519, 2011.
- [6] TCAD Manual, Part.4: INSPEC, ISE Integrated Systems Engineering AG, Zurich, Switzerland, 2001, p.56. ver.7.5.
- [7] H.K. Jung and D.S. Cheong, "Analysis for Relation of Oxide Thickness and Subthreshold Swing of Asymmetric Double Gate MOSFET," Conference on Information and Communication Eng., vol.17, no.2, pp.698-701, 2013.
- [8] H.K Jung and O.S. Kwon, "Analysis of Channel Dimension Dependent Threshold Voltage for Asymmetric DGMOSFET," 2014 International Conference on Future Information & Communication Engineering, vol.6, no.1, pp.299-302, 2014.



정학기(Hak Kee Jung)

1983,3 아주대학교 전자공학과 B.S. 1985,3 연세대학교 전자공학과M.S. 1990,8 연세대학교전자공학과 Ph.D 1995,8 일본 오사카대학 교환교수 2005,8 호주 그리피스대학 교환교수 1990,3 ~ 현재 군산대학교 전자공학과 교수 2014.1 ~ 현재 한국정보통신학회 회장

※관심분야: 반도체소자 시뮬레이션, 몬테칼로 시뮬레이션, 회로 및 시스템 해석 등