DOI QR코드

DOI QR Code

공진 제어기를 이용한 계통 연계형 인버터의 데드타임 보상

Dead Time Compensation of Grid-connected Inverter Using Resonant Controller

  • 한상협 (경북대 대학원 전자전기컴퓨터학부) ;
  • 박종형 (경북대 대학원 전자전기컴퓨터학부) ;
  • 김홍근 (경북대 IT대학 전기공학과) ;
  • 차헌녕 (경북대 에너지공학부) ;
  • 전태원 (울산대 전기전자정보시스템공학부) ;
  • 노의철 (부경대 전기공학과)
  • 투고 : 2011.09.09
  • 심사 : 2011.10.28
  • 발행 : 2011.12.20

초록

본 논문에서는 PWM 인버터에 적합한 새로운 데드타임 보상방법을 제안한다. 최근 PWM 인버터는 교류전동기, 분산전원용 계통연계 시스템, 정지형보상기 등의 다양한 산업에 사용되고 있다. 그러나 사용되는 전력용 소자의 비선형적인 특성과 데드타임에 의해 전력의 품질이 저하되고 전류에 고조파가 발생하게 된다. 데드타임에 의한 고조파는 정지좌표계상에서는 제 5, 7 고조파가, 동기좌표계상에서는 제 6 고조파가 가장 현저하다. 본 논문에서는 동기좌표계상에서 공진제어기를 사용하여 제 6 고조파를 보상하는 방법을 제안한다. 제안된 방법은 시스템의 안정도를 유지하면서도 데드타임에 의한 전류의 고조파를 억제하여 전력품질을 향상시킬 수 있고, 제 6 고조파를 검출하기 위한 별도의 연산이나 외부적인 하드웨어, 추가적인 실험이 필요하지 않다는 장점이 있다.

This paper proposes a new dead time compensation method for a PWM inverter. Recently, PWM inverters are extensively used for industry applications, such as ac motor drives, distributed grid-connected systems and a static synchronous compensator (STATCOM). Nonlinear characteristics of the switch and the inverter dead time cause a current distortion and deterioration of power quality. The dominant harmonics in the output current are the $5^{th}$ and $7^{th}$ harmonics in the stationary frame, and the $6^{th}$ harmonics in the synchronous rotating frame. In this paper, a resonant controller which compensates the $6^{th}$ harmonics in the synchronous rotating frame is proposed. This method does not require any off-line experimental measurements, additional hardware and complicated mathematical computations. Furthermore, the proposed method is easy to implement and does not cause any stability problem.

키워드

참고문헌

  1. J. W. Choi and S. K. Seol, "Inverter output voltage synthesis using novel dead time compensation," IEEE Trans. Power Electron, vol. 11, no. 2. pp. 221-227, March 1996.
  2. IEEE standard for interconnecting distributed resouce with electric power systems, IEEE Standard 1547, 2005.
  3. Y. Murai, T. Watanabe and H. Iwasaki, "Waveform distortion and correction circuit for PWM inverters with switching lag-times," IEEE. Trans Ind. Appl., vol. IA-23, no. 5, pp. 881-886, Sep./Oct. 1987. https://doi.org/10.1109/TIA.1987.4504998
  4. Takashi Sukegawa. et al, "Fully digital vector controlled PWM VSI-fed ac drives with an inverter dead-time compensation strategy," IEEE Trans. Ind. App, vol. 27 no. 3, pp. 522-559. May.1991.
  5. A. Cichowski and J. Nieznanski,"Self-tuning dead-time compensation method for voltage-source inverters," IEEE Power Electron, vol. 3, no. 2. pp. 72-75, June. 2005. https://doi.org/10.1109/LPEL.2005.851310
  6. K. R. Cho and J. K. Seok, "Inverter nonliearity compensation in the presence of current measurement errors and switching device parameter uncertainties," IEEE Trans on Power Electron, vol. 22, no. 2, pp. 576--583, Mar. 2007. https://doi.org/10.1109/TPEL.2006.889999
  7. S. H. Hwang and J. M. Kim, "Dead time compensation method for voltage-fed PWM inverter," IEEE Trans. Energy Converts. vol. 25 no.1, pp. 1-10. March. 2010. https://doi.org/10.1109/TEC.2009.2031811
  8. B. K. bose. "Base/gate drive suppression of inactive power devices of a voltage-fed inverter and precision synthesis of ac voltage and dc link current waves," IEEE-IECON Conf. Rec, vol. 2. pp. 1030-1040, 1990.
  9. Adrian Timbus and Frede Blaabjerg, "Evaluation of current controllers for distributed power generation systems," IEEE Trans on Power Electronics, vol. 24, no. 3, Mar. 2009.
  10. 박종형, 지민훈, 김흥근, 전태원, 노의철 "총고조파 왜율과 리플 감쇄율을 이용한 계통연계형 PCS용 LCL필터 설계" 전력전자학회 논문지, 제15권 3호, pp. 167-258, 2010.

피인용 문헌

  1. High Efficiency H-Bridge Multilevel Inverter System Using Bidirectional Switches vol.28, pp.10, 2014, https://doi.org/10.5207/JIEIE.2014.28.10.016
  2. DC-link Voltage Control of Grid Connected PV System using Quasi Z-Source Inverter vol.19, pp.3, 2014, https://doi.org/10.6113/TKPE.2014.19.3.201