ECMA 표준에 기반한 Multi-Gigabit Packet 수신기 알고리듬 설계 및 구현

Design and Implementation of Multi-Gigabit Packet Receiver Algorithms based on ECMA Standard

  • 이용욱 (충남대학교 정보통신공학과) ;
  • 오왕록 (충남대학교 전기정보통신공학부)
  • Lee, Yong-Wook (Division of Electrical and Computer Engineering, Chungnam National University) ;
  • Oh, Wang-Rok (Division of Electrical and Computer Engineering, Chungnam National University)
  • 발행 : 2009.03.25

초록

60 GHz 대역에서 multi-gigabit 전송률을 달성하기 위하여 제안된 ECMA 표준은 프리앰블과 데이터 부분으로 구성된 버스트 (burst)를 통하여 데이터 송수신을 수행하며 프리앰블과 데이터 부분에서는 동작 모드에 따라 다양한 변조 방식이 사용된다. 따라서 다양한 변조 방식을 지원할 수 있는 수신 알고리듬의 설계가 필수적이다. 본 논문에서는 ECMA 표준 중 DBPSK (Differential Binary Phase Shift Keying)와 DQPSK (Differential Quadrature Phase Shift Keying) 그리고 OOK (On-Off Keying) 변조 방식을 지원하는 multi-gigabit packet 송수신 시스템을 위한 수신 알고리듬을 설계하였다. 설계된 수신 알고리듬은 동일한 구조 및 동작 방식을 통하여 고려한 모든 변조 방식들을 지원할 수 있을 뿐만 아니라 하드웨어 구현 복잡도가 낮은 장점을 지닌다.

In this paper, we propose the receiver algorithms suitable for the ECMA standard proposed for multi-gigabit packet transmission in 60 GHz band. In the ECMA standard, various modulation schemes are used for system flexibility. Hence, it is crucial to develop receiver algorithms supporting various modulation schemes with an uniform hardware structure. In this paper, we propose the receiver algorithms supporting DBPSK, DQPSK and OOK modulation schemes simultaneously. The proposed algorithms are not only hardware efficient but also support various modulation schemes with an uniform hardware structure.

키워드

참고문헌

  1. PHY and MAC Layers for 60 GHz Wireless Networktc; 6th Draft Standard ECMA-XXX; TC48/2008/050, Mar 2008
  2. Merged 60 GHz AD PHY Proposal; ECMA/TC32-TG20/2007/124, 2007
  3. Floyd M. Gardner, 'A BPSK/QPSK Timing- Error Detector for Sampled Receivers,' IEEE Trans. on Commun., vol. 34, no. 5, May 1986 https://doi.org/10.1109/TCOM.1986.1096561