An On-chip ESD Protection Method for Preventing Current Crowding on a Guard-ring Structure

가드링 구조에서 전류 과밀 현상 억제를 위한 온-칩 정전기 보호 방법

  • Published : 2009.12.25

Abstract

In this paper, we investigated abnormal ESD failure on guard-rings in the smart power IC fabricated with $0.35{\mu}m$ Bipolar-CMOS-DMOS (BCD) technology. Initially, ESD failure occurred below 200 V in the Machine Model (MM) test due to current crowding in the parasitic diode associated with the guard-rings which are generally adopted to prevent latch-up in high voltage devices. Optical Beam Induced Resistance Charge (OBIRCH) and Scanning Electronic Microscope (SEM) were used to find the failure spot and 3-D TCAD was used to verify cause of failure. According to the simulation results, excessive current flows at the comer of the guard-ring isolated by Local Oxidation of Silicon (LOCOS) in the ESD event. Eventually, the ESD failure occurs at that comer of the guard-ring. The modified comer design of the guard-ring is proposed to resolve such ESD failure. The test chips designed by the proposed modification passed MM test over 200 V. Analyzing the test chips statistically, ESD immunity was increased over 20 % in MM mode test. In order to avoid such ESD failure, the automatic method to check the weak point in the guard-ring is also proposed by modifying the Design Rule Check (DRC) used in BCD technology. This DRC was used to check other similar products and 24 errors were found. After correcting the errors, the measured ESD level fulfilled the general industry specification such as HBM 2000 V and MM 200V.

본 논문에서는 $0.35{\mu}m$ Bipolar-CMOS-DMOS(BCD)공정으로 설계한 스마트 파워 IC 내의 가드링 코너 영역에서 발생하는 비정상적인 정전기 불량을 관측하고 이를 분석하였다. 칩내에서 래치업(Latch-up)방지를 위한 고전압 소자의 가드링에 연결되어 있는 Vcc단과 Vss 사이에 존재하는 기생 다이오드에서 발생한 과도한 전류 과밀 현상으로 정전기 내성 평가에서 Machine Model(MM)에서는 200V를 만족하지 못하는 불량이 발생하였다. Optical Beam Induced Resistance Charge(OBIRCH)와 Scanning Electronic Microscope(SEM)을 사용하여 불량이 발생한 지점을 확인하였고, 3D T-CAD 시뮬레이션으로 원인을 검증하였다. 시뮬레이션 결과를 통해 Local Oxidation(LOCOS)형태의 Isolation구조에서 과도한 정전기 전류가 흘렀을 때 코너영역의 형태에 따라 문제가 발생하는 것을 검증하였다. 이를 통해 정전기 내성이 개선된 가드링 코너 디자인 방법을 제안하였고 제품에 적용한 결과, MM 정전기 내성 평가에서 200V이상의 결과를 얻었다. 통계적으로 Test chip을 분석한 결과 기존의 결과 대비 20%이상 정전기 내성이 향상된 것을 확인 할 수 있었다. 이 결과를 바탕으로 BCD공정을 사용하는 칩 설계 시, 가드링 구조의 정전기 취약 지점을 Design Rule Check(DRC) 툴을 사용하여 자동으로 찾을 수 있는 설계 방법도 제안하였다. 본 연구에서 제안된 자동 검증방법을 사용하여, 동종 제품에 적용한 결과 24개의 에러를 검출하였으며, 수정 완료 제품은 동일한 정전기 불량은 발생하지 않았고 일반적인 정전기 내성 요구수준인 HBM 2000V / MM 200V를 만족하는 결과를 얻었다.

Keywords

References

  1. Ban P. Wong, Nano-CMOS Circuit and Physical Design, A John Wiley & Sons, INC., Publication, England, 2005. p. 157-158
  2. 박재영, 송종규, 장창수, 김산홍, 정원영, 김택수, "고전압 집적회로를 위한 래치업-프리 구조의 HBM 12kV ESD 보호회로", 전자공학회논문지, 제46권 SD편 제1호, pp.1-5, 2009년 1월
  3. Ajith Arnerasekera, Charvaka Duvvury, ESD in Silicon Integrated Circuits, John Wiley & Sons, LTD Publication, England, 2002 .. pp.27-28
  4. R.G. Wagner. J. Soden, C.F. Hawkins, "Extent and Cost of EOS;ESD Damage In An IC Manufacturing Process", in proceedings of the 15th EOS/ESD symposium, pp.49-55, 1993
  5. JEDEC Standard JESD22-A114-B, "Electrostatic discharge(ESD) sensitivity testing human body model" June, 2000
  6. EIA/JEDEC Standard Test Method A115-A, "Electrostatic discharge(ESD) sensitivity testing machine model(MM)" EIA/JEDEC, 1997
  7. Mankoo Lee, "Influence of Machine Model ESD Stress on the Failure Thresholds of CMOS Protection Circuit Elements" circuits and systems, vol. 4, pp. 117-120, 1996
  8. Steven H. Voldman, ESD Physics And Devices, John Wiley & Sons, LTD Publication, England, 2004. pp.221-224
  9. Steven H. Voldman, ESD Physics And Devices, John Wiley & Sons, LTD Publication, England, 2004. pp.203-213
  10. Steven H Voldman, ESD Physics and Devices, John Wiley & Sons, LTD Publication, England, 2004. p. 203-207