Effect of Dual-Dicing Process Adopted for Silicon Wafer Separation on Thermal-Cycling Reliability of Semiconductor Devices

실리콘 웨이퍼에 2중 다이싱 공정의 도입이 반도체 디바이스의 T.C. 신뢰성에 미치는 영향

  • Lee, Seong-Min (Department of Materials Science & Engineering, University of Incheon)
  • 이성민 (인천대학교 신소재공학부)
  • Published : 2009.12.30

Abstract

This work shows how the adoption of a dual-dicing process for silicon wafer separation affects the thermal-cycling reliability (i.e. $-65^{\circ}C$ to $150^{\circ}C$) of the semiconductor devices utilizing lead-on-chip (LOC) die attach technique. In-situ examinations show that conventional single-dicing process directly attacks the edge region of diced devices but dual-dicing process effectively protects the edge region of diced devices from dicing-induced mechanical damage. Probably, this is because the preferential and sacrificial fracture of notched regions induced on the active surface of wafers saves the edge regions. It was also investigated through thermal-cycling tests that the number of thermal-cycling induced failures is much lower at the dual-dicing process than the single-dicing process.

본 연구에서는 실리콘 웨이퍼에 2중 다이싱 공정의 적용이 리드-온-칩 패키지로 조립되는 반도체 디바이스의 T.C. ($-65^{\circ}C$에서 $150^{\circ}C$까지의 온도변화에 지배되는 신뢰성 실험) 신뢰성에 어떠한 영향을 미치는 지를 보여준다. 기존 싱글 다이싱 공정은 웨이퍼에서 분리된 디바이스의 테두리 부위가 다이싱으로 인해 기계적으로 손상되는 결과를 보였으나, 2중 다이싱 공정은 분리된 디바이스의 테두리 부위가 거의 손상되지 않고 보존되는 것을 확인할 수 있었다. 이는 2중 다이싱의 경우 다이싱 동안 웨이퍼의 전면에 도입된 노치부위가 선택적으로 파손되면서 분리된 디바이스의 테두리 부위를 보호하기 때문으로 해석된다. 온도변화 실험을 통해 2중 다이싱 공정의 도입이 단일 다이싱 공정에 비해 T.C. 신뢰성에서도 대단히 좋은 결과를 보인다는 것을 확인할 수 있었다.

Keywords

References

  1. B. Prince, "Semiconductor Memories", John Wiley & Son, 15 (1991).
  2. R.R. Tummala, "Microelectronics Packaging Handbook", Van Nostrand Reinhold, 10, (1989).
  3. S. M. Lee, "In-Situ Examinations of Mechanical Dicing-Induced Damage in Semiconductor Wafer", ISFM-2009 Annual Meeting, Jinju, P-17 (2009).
  4. N. Morita, T.C. Wu and Y. Yoshida, "The Effect of the Interaction of Abrasive Grains on the Deformation and Fracture Behavior of Brittle Materials", Proc. of ASPE-1992 Annual Meeting, Florida, 390-393 (1992).
  5. S. M. Lee, "The Dependence of Thermal-Cycling-Induced Failure Mechanism on Topological Feature of Passivated Metallic Conductors in Plastic-Encapsulated Microelectronic Devices", IUMRS-ICA-2006, Jeju, 10 (2006).
  6. T. Abe, "A Future Technology for Silicon Wafer Processing for ULSI" Precision Engineering", Vol.13, No.4 (1991).
  7. S. M. Lee, "Thermomechanical Stability of Memory Package with LOC Structure", Metals & Materials International, Vol. 11, No. 1, 89-93 (2005). https://doi.org/10.1007/BF03027490